JPH11184456A - 描画表示方法および装置とナビゲーションシステム - Google Patents

描画表示方法および装置とナビゲーションシステム

Info

Publication number
JPH11184456A
JPH11184456A JP9357278A JP35727897A JPH11184456A JP H11184456 A JPH11184456 A JP H11184456A JP 9357278 A JP9357278 A JP 9357278A JP 35727897 A JP35727897 A JP 35727897A JP H11184456 A JPH11184456 A JP H11184456A
Authority
JP
Japan
Prior art keywords
information
memory
address
page
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9357278A
Other languages
English (en)
Inventor
Masao Watanabe
辺 征 男 渡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP9357278A priority Critical patent/JPH11184456A/ja
Publication of JPH11184456A publication Critical patent/JPH11184456A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Instructional Devices (AREA)
  • Navigation (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Traffic Control Systems (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】 【課題】 連続する描画情報の実行先メモリアドレスが
同一ページ内にあった場合に連続アクセスできるように
する。 【解決手段】 表示装置上に描画情報群を順次描画表示
する際に、最初の描画情報の実行と同時に、その実行先
メモリアドレスのページ値を、アクセスページ値として
アドレス比較手段9に一時的に記憶し、次の描画情報の
描画実行に際して、アドレス比較手段9において、その
実行先メモリアドレスのページ値とアクセスページ値と
を比較し、一致する場合には同一ページ内連続アクセス
でもって画像メモリに対し描画を実行し、一致しない場
合には改めて新たなページ指定を行うアクセスでもって
描画を実行する。これにより連続する描画情報の実行先
メモリアドレスが同一ページ内にある場合には、画像メ
モリに対し連続アクセスでもって高速に描画を実行で
き、描画処理性能のより高い描画表示装置を提供でき
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、車載用ナビゲーシ
ョンシステムや携帯情報端末などの画面表示において、
描画および表示処理を行う方法と装置およびそれを用い
たナビゲーションシステムに関する。
【0002】
【従来の技術】図6は従来のこの種の描画表示装置の一
例を示す概略ブロック図である。図6において、21は
演算処理装置、22は演算処理装置21に対する演算処
理すべき情報や演算した中間結果情報などを格納するワ
ークメモリ、23は表示情報を格納する画像メモリ、2
4は表示情報を表示する表示装置、25は、演算処理装
置21からのアドレス情報と書き込み情報からなる描画
情報を受けて画像メモリ23に対する描画のためのメモ
リ制御を行う描画制御手段、26は演算処理装置21か
らの表示制御情報に応じて画像メモリ23に対する表示
のためのメモリ制御および表示装置24に対するタイミ
ング制御を行う表示制御手段、27は描画制御手段25
と表示制御手段26との画像メモリ23に対するアクセ
スの調停を行う調停手段である。Bmはメインバス、B
sはサブバスである。
【0003】また図7は図6の描画制御手段25の構成
を示す概略ブロック図である。図7において、28は図
6の演算処理装置21からのアドレス情報と書き込み情
報からなる描画情報を一時的に格納する先読み先出しメ
モリ、29は先読み先出しメモリ28からの描画情報を
受けて、図6の画像メモリ23に対する描画のためのメ
モリ制御を行うメモリ制御手段である。
【0004】また図4は図6の表示装置24の画面上に
複数の画素を直線状に描画表示した状態の図であり、1
3はそれら画素Xから画素Yまでに直線状に並んだ画素
群を示す。
【0005】また図5は図7の先読み先出しメモリ28
に画素Xから画素Yまでの描画情報を格納した状態の図
であり、14はそれら描画情報群を示す。
【0006】また図8は図6の描画制御手段25が画像
メモリ23に描画のためのメモリ制御を行っている様子
を示した図であり、30〜34は図7のメモリ制御手段
29からのメモリ制御信号群で、30はページアドレス
指定信号、31はページ内アドレス指定信号、32はア
ドレス信号、33はデータ信号、34はライトイネーブ
ル信号である。
【0007】上記従来の構成において、以下その動作を
説明する。まず図6の演算処理装置21は、ワークメモ
リ22から演算すべき情報を読み出し、それらに対する
演算処理を行い、その結果としてのアドレス情報と書き
込み情報からなる図5に示す形の描画情報群14を図6
の描画制御手段25の内部にある図7の先読み先出しメ
モリ28に書き込む。例えば図4に示すような図6の表
示装置24の表示画面上に画素Xから画素Yまでの直線
状の画素群13を描画表示する場合、画素Xと画素Yの
座標情報を図6のワークメモリ22から読み出し、画素
Xから画素Yまでの直線状の図4の画素群13、すなわ
ち画素X、画素a1、画素a2、画素a3、画素a4、
画素Yの画像メモリ23上への描画実行先アドレスをそ
れぞれ算出し、それらをアドレス情報として書き込み情
報とともに、描画情報として図5に示す形で順次書き込
むといった具合である。ここで画素X、画素a1、画素
a2のページアドレスは共通のαで、ページ内アドレス
はそれぞれ1、2、3とし、画素a3、画素a4、画素
Yのページアドレスは共通のβで、ページ内アドレスは
それぞれ1、2、3とする。
【0008】書き込み情報は、具体的には図6の表示装
置24の画面上で表示される画素データそのものか、表
示制御手段26で画素データとして変換される前の表示
データである。なお図7の先読み先出しメモリ28が描
画情報で満たされた場合には、描画情報に基づく描画が
実行されて空きができるまで、図6の演算処理装置21
は次の描画情報の書き込みを行わず、待ち状態となる。
【0009】図7の先読み先出しメモリ28にこれら図
5の描画情報群14が格納されると、図7のメモリ制御
手段29は、図6のバス調停手段27に対して画像メモ
リ23のバス使用権要求信号を出力する。一方、表示制
御手段26は、演算処理装置21からの表示制御情報に
応じて画像メモリ23に対する読み出しのためのメモリ
制御を行い、格納されている表示データのうち指定され
た領域部分を一定の周期で読み出しては、表示装置24
に対してタイミング制御を行いながら、表示データを送
出する動作を繰り返している。
【0010】したがって、バス調停手段27は、図7の
メモリ制御手段29からの図6の画像メモリ23のバス
使用権要求信号に対して、表示制御手段26が画像メモ
リ23に対する読み出しのためのメモリ制御を行ってい
ない時間領域において、画像メモリ23のバス使用権許
可信号を図7のメモリ制御手段29に返す。メモリ制御
手段29は、これを受けて、先読み先出しメモリ28に
格納された図5の描画情報群14のうち、最初に格納さ
れた画素X用描画情報に基づき、図6の画像メモリ23
に対する描画のためのメモリ制御を開始する。この様子
を図8に示す。
【0011】図8のページアドレス指定信号30の立ち
下がり時に、画素Xの描画情報に含まれるアドレス情報
のページ値αを図7の先読み先出しメモリ28から受け
て、アドレス信号32上に出力することでページ値をま
ず指定し、次にページ内アドレス指定信号31の立ち下
がり時に、画素Xの描画情報に含まれるアドレス情報の
ページ内アドレス値1をアドレス信号32上に出力し
て、ページ内アドレスを指定する。
【0012】一方、画素Xの描画情報に含まれる書き込
み情報としてのデータ1は、データ信号33上に出力し
て書き込みデータを指定する。そしてページ内アドレス
指定信号31の立ち上がり時に、上記の過程によって指
定されたアドレス上に指定されたデータを書き込み、画
素Xの描画を終了する。ここでページ内アドレス指定信
号31の立ち上がると、図7の先読み先出しメモリ28
からは、次に描画すべき画素a1の描画情報が出力さ
れ、アドレス信号32、データ信号33、描画情報のな
かのアドレス情報は、それぞれ図8のように更新され
る。そしてページアドレス指定信号30およびライトイ
ネーブル信号34を一度図8のようにネゲートし、しば
らくしてから再びアサートする。これによってページア
ドレス指定信号30の立ち下がり時に、今度は画素a1
の描画情報に含まれるアドレス情報のページ値αを、図
7の先読み先出しメモリ28から受けて、アドレス信号
32上に出力することで、ページ値をまず再指定し、次
にページ内アドレス指定信号31の立ち下がり時に、画
素a1の描画情報に含まれるアドレス情報のページ内ア
ドレス値1をアドレス信号32上に出力して、ページ内
アドレスを指定する。
【0013】一方、画素a1の描画情報に含まれる書き
込み情報としてのデータ2は、データ信号33上に出力
して書き込みデータを指定する。そしてページ内アドレ
ス指定信号31の立ち上がり時に、上記の過程によって
指定されたアドレス上に指定されたデータを書き込み、
画素a1の描画を終了する。
【0014】このような動作をそれ以降の画素a2〜画
素Yまで繰り返し、図6の画像メモリ23には、図5の
画素X〜画素Yの描画情報群14が描画実行される。し
たがって、これらが図6の画像メモリ23上に描画され
た領域部分を、図6の表示制御手段26が読み出して、
表示装置24に対して表示データを送出することによ
り、表示装置24の画面上に図4のような画素Xと画素
Yとを結ぶ直線上の画素群13の描画表示を実現するこ
とができる。
【0015】
【発明が解決しようとする課題】しかしながら、従来の
上記描画表示装置においては、図6の画像メモリ23上
に描画制御手段25で演算処理装置21からの図5の描
画情報群14を順次実行するのに、描画情報それぞれに
対して、図8に示すようにアドレスページ値をその都度
指定する形でもってメモリ制御信号群30〜34を発生
して、描画情報の指定するアドレス上に指定されたデー
タを書き込んでいく動作を繰り返しているために、連続
する描画情報群のアドレスが、図6の画像メモリ23に
対して連続で高速にアクセスできる同一ページ内にあっ
たとしても、単一アクセスしかできず、結果的に描画制
御手段25が単位時間当たりに実行することのできる描
画情報数が少なくなってしまうという問題が発生する。
これにより演算処理装置21の描画制御手段25に対す
る描画情報の書き込み速度に比較して、描画制御手段2
5の画像メモリ23に対する描画情報の描画実行速度が
遅い場合には、描画制御手段25の描画実行速度が描画
表示装置全体の描画処理性能を決定づけ、描画処理性能
が描画制御手段25によって低下してしまうという問題
を有していた。
【0016】本発明は、上記従来の問題を解決するもの
で、連続する描画情報群のアドレスが同一ページ内にあ
る場合には、画像メモリに対して連続で高速にアクセス
することができ、これにより単位時間当たりに実行可能
な描画情報数を増やすことができ、描画処理性能の高い
優れた描画表示方法および装置とこの装置を用いたナビ
ゲーションシステムを提供することを目的とする。
【0017】
【課題を解決するための手段】上記問題を解決するため
に、本発明は、描画制御手段で演算処理装置からの描画
情報群を画像メモリ上に描画実行する際に、連続する描
画情報のアドレス情報に応じて、画像メモリに対しペー
ジ再指定を必要としない連続アクセスか、ページ再指定
を必要とするアクセスかの動作選択を行えるようにした
ものであり、これにより、連続する描画情報群のアドレ
スが同一ページ内にある場合には、画像メモリに対して
連続で高速にアクセスすることができ、これにより単位
時間当たりに実行可能な描画情報数を増やすことがで
き、描画処理性能の高い優れた描画表示方法および装置
を提供することができる。
【0018】
【発明の実施の形態】本発明の請求項1に記載の発明
は、表示装置上に描画情報群を順次描画表示する際に、
最初の描画情報の描画実行と同時に、その実行先メモリ
アドレスのページ値をアクセスページ値として一時的に
記憶し、次の描画情報の描画実行に際して、その実行先
メモリアドレスのページ値とアクセスページ値とを比較
し、一致する場合には同一ページ内連続アクセスでもっ
て画像メモリに対し描画を実行し、一致しない場合には
改めて新たなページ指定を行うアクセスでもって描画を
実行する描画表示方法であり、描画制御手段で演算処理
装置からの描画情報群を順次画像メモリ上に描画実行す
る際に、連続する描画情報群のアドレスが同一ページ内
にある場合には、画像メモリに対して連続で高速にアク
セスすることにより、単位時間当たりに実行可能な描画
情報数を増やすことができ、描画処理性能の高い優れた
描画表示方法を提供することができる。
【0019】本発明の請求項2に記載の発明は、演算処
理装置と、前記演算処理装置に対する演算処理すべき情
報および演算した中間結果情報を格納するワークメモリ
と、表示情報を格納する画像メモリと、表示情報を表示
する表示装置と、前記演算処理装置からのアドレス情報
と書き込み情報からなる描画情報に応じて前記画像メモ
リに対する描画のためのメモリ制御を行う描画制御手段
と、前記演算処理装置からの表示制御信号に応じて前記
画像メモリに対する表示のためのメモリ制御および前記
表示装置に対するタイミング制御を行う表示制御手段
と、前記描画制御手段と前記表示制御手段の画像メモリ
に対するアクセスの調停を行うバス調停手段とを備えた
描画表示装置において、前記描画制御手段が、描画のた
めに前記画像メモリに対してメモリ制御する際に、連続
する描画情報のアドレス情報に応じて同一ページ内連続
アクセスか、ページ再指定アクセスかの動作選択を行う
手段を備えていることを特徴とする描画表示装置であ
り、描画制御手段で演算処理装置からの描画情報群を順
次画像メモリ上に描画実行する際に、連続する描画情報
群のアドレスが同一ページ内にある場合には、画像メモ
リに対して連続で高速にアクセスすることにより、単位
時間当たりに実行可能な描画情報数を増やすことがで
き、描画処理性能の高い優れた描画表示装置を提供する
ことができる。
【0020】本発明の請求項3に記載の発明は、描画制
御手段が、演算処理装置からのアドレス情報と書き込み
情報からなる描画情報を一時的に格納する先読み先出し
メモリと、前記先読み先出しメモリの連続する描画情報
のアドレス情報を比較して同一ページ内か否かのアドレ
ス比較情報を出力するアドレス比較手段と、前記先読み
先出しメモリからの描画情報と前記アドレス比較情報に
応じて、画像メモリに対し、同一ページ内連続アクセス
もしくはページ再指定アクセスでもって描画のためのメ
モリ制御を行うメモリ制御手段とを備えた請求項2記載
の描画表示装置であり、描画制御手段で演算処理装置か
らの描画情報群を順次画像メモリ上に描画実行する際
に、連続する描画情報群のアドレスが同一ページ内にあ
る場合には、画像メモリに対して連続で高速にアクセス
することにより、単位時間当たりに実行可能な描画情報
数を増やすことができ、描画処理性能の高い優れた描画
表示装置を提供することができる。
【0021】本発明の請求項4に記載の発明は、請求項
2または3記載の描画表示装置を備えたナビゲーション
システムであり、本発明による描画表示装置を車両の現
在位置を地図情報とともに表示する車載用ナビゲーショ
ンシステムに適用することにより、高性能なナビゲーシ
ョンシステムを構築することができる。
【0022】(実施の形態)以下、本発明の実施の形態
について図面を参照しながら説明する。図1は本発明の
実施の形態における描画表示装置の構成を示している。
図1において、1はCPUやDSPなどの演算処理装
置、2は演算処理装置1に対する演算処理すべき情報や
演算した中間結果情報などを格納するワークメモリ、3
は表示情報を格納する画像メモリ、4は表示情報を表示
する表示装置、5は、演算処理装置1からのアドレス情
報と書き込み情報からなる描画情報を受けて、画像メモ
リ3に対する描画のためのメモリ制御を行う描画制御手
段、6は演算処理装置1からの表示制御情報に応じて画
像メモリ3に対する表示のためのメモリ制御および表示
装置4に対するタイミング制御を行う表示制御手段、7
は描画制御手段5と表示制御手段6との画像メモリ3に
対するアクセスの調停を行う調停手段である。Bmはメ
インバス、Bsはサブバスである。
【0023】図2は上記描画制御手段5の構成を示して
いる。図2において、8は図1の演算処理装置1からの
アドレス情報と書き込み情報からなる描画情報を一時的
に格納する先読み先出しメモリ、9は先読み先出しメモ
リ8の連続する描画情報のアドレス情報11を比較して
同一ページ内か否かのアドレス比較情報12を出力する
アドレス比較手段、10は先読み先出しメモリ8からの
描画情報とアドレス比較手段9からのアドレス比較情報
12に応じて、図1の画像メモリ3に対し、同一ページ
内連続アクセスまたはページ再指定アクセスでもって描
画のためのメモリ制御を行うメモリ制御手段である。
【0024】図3は本発明の実施の形態における描画制
御手段5の動作を示すタイミング図である。図3におい
て、15〜19は図2のメモリ制御手段10から図1の
画像メモリ3に対する描画のためのメモリ制御信号群
で、15はページアドレス指定信号、16はページ内ア
ドレス指定信号、17はアドレス信号、18はデータ信
号、19はライトイネーブル信号である。
【0025】以上のように構成された描画表示装置につ
いて、図1から図5を用いてその動作を詳しく説明す
る。まず図1の演算処理装置1は、ワークメモリ2から
演算すべき情報を読み出し、それらに対する演算処理を
行い、その結果としてのアドレス情報と書き込み情報か
らなる図5に示す形の描画情報群14を図1の描画制御
手段5の内部にある図2の先読み先出しメモリ8に順次
書き込む。例えば図4に示すような図1の表示装置4の
表示画面上に画素Xから画素Yまでの直線状の画素群1
3を描画表示する場合、画素Xと画素Yの座標情報を図
1のワークメモリ2から読み出し、画素Xから画素Yま
での直線状の図4の画素群13、すなわち画素X、画素
a1、画素a2、画素a3、画素a4、画素Yの画像メ
モリ3上への描画実行先アドレスをそれぞれ算出し、そ
れらをアドレス情報として書き込み情報とともに、描画
情報として図5に示す形で順次書き込むといった具合で
ある。ここで画素X、画素a1、画素a2のページアド
レスは共通のαで、ページ内アドレスはそれぞれ1、
2、3とし、画素a3、画素a4、画素Yのページアド
レスは共通のβで、ページ内アドレスはそれぞれ1、
2、3とする。
【0026】書き込み情報は、具体的には図1の表示装
置4の画面上で表示される画素データそのものか、表示
制御手段6で画素データとして変換される前の表示デー
タである。なお図2の先読み先出しメモリ8が描画情報
で満たされた場合には、描画情報に基づく描画が実行さ
れて空きができるまで、図1の演算処理装置1は次の描
画情報の書き込みを行わず、待ち状態となる。
【0027】図2の先読み先出しメモリ8にこれら図5
の描画情報群14が格納されると、図2のメモリ制御手
段10は、図1のバス調停手段7に対して画像メモリ3
のバス使用権要求信号を出力する。一方、表示制御手段
6は、演算処理装置1からの表示制御情報に応じて画像
メモリ3に対する読み出しのためのメモリ制御を行い、
格納されている表示データのうち指定された領域部分を
一定の周期で読み出しては、表示装置4に対してタイミ
ング制御を行いながら、表示データを送出する動作を繰
り返している。
【0028】したがってバス調停手段7は、図2のメモ
リ制御手段10からの図1の画像メモリ3のバス使用権
要求信号に対して、表示制御手段6が画像メモリ3に対
する読み出しのためのメモリ制御を行っていない時間領
域において、画像メモリ3のバス使用権許可信号を図2
のメモリ制御手段10に返す。メモリ制御手段10は、
これを受けて、先読み先出しメモリ8に格納された図5
の描画情報群14のうち、最初に格納された画素X用描
画情報に基づき、図1の画像メモリ3に対する描画のた
めのメモリ制御を開始する。この様子を図3に示す。
【0029】図3のページアドレス指定信号15の立ち
下がり時に、画素Xの描画情報に含まれるアドレス情報
11のページ値αを図2の先読み先出しメモリ8から受
けて、図3のアドレス信号17上に出力することでペー
ジ値をまず指定し、次にページ内アドレス指定信号16
の立ち下がり時に、画素Xの描画情報に含まれるアドレ
ス情報11のページ内アドレス値1をアドレス信号17
上に出力して、ページ内アドレスを指定する。また画素
Xの描画情報のうちアドレス情報11を、図2の先読み
先出しメモリ8からアドレス比較手段9へ同時に入力し
ておき、図3のページアドレス指定信号15の立ち下が
りで、ページ値αをアクセスページ値20として、アド
レス比較手段9の内部で一時的に記憶しておく。
【0030】一方、画素Xの描画情報に含まれる書き込
み情報としてのデータ1は、データ信号18上に出力し
て書き込みデータを指定する。そしてページ内アドレス
指定信号16の立ち上がり時に、上記の過程によって指
定されたアドレス上に指定されたデータを書き込むこと
で、画素Xの描画を終了する。ここでページ内アドレス
指定信号16が立ち上がると、図2の先読み先出しメモ
リ8からは、次に描画すべき画素a1の描画情報が出力
され、図3のアドレス信号17、データ信号18、描画
情報のなかのアドレス情報11は、それぞれ図3のよう
に更新される。
【0031】この時点で、図2のアドレス比較手段9
は、先程の一時的に記憶したアクセスページ値20とア
ドレス情報11のページ値との比較を行い、一致する、
一致しないのアドレス比較情報12を生成し、メモリ制
御手段10に入力する。この場合には、画素Xのページ
アドレスであるアクセスページ値20と、画素a1のペ
ージアドレスであるアドレス情報11のページ値がとも
にαで一致することから、アドレス比較情報12は”一
致する”という内容となり、メモリ制御手段10はこれ
を受けて、同一ページ内連続アクセスを行うためのメモ
リ制御信号群15〜19を図3の画素a1領域に示すよ
うな形で生成する。
【0032】具体的には、ページ内アドレス指定信号1
6を再び立ち下げての画素a1のページ内アドレス値2
の指定と、書き込み情報としてのデータ2の指定を行
い、ページ内アドレス指定信号16を再び立ち上げて、
指定したアドレス上に指定したデータを書き込み、画素
a1の描画を終了する。画素a2もページ値がαである
ので、同様に引続き同一ページ内連続アクセスを行っ
て、画素a2の描画を終了する。
【0033】一方、画素a3の描画においては、ページ
内アドレス指定信号16が立ち上がって画素a2の描画
を終了した時点で、アドレス情報11は、画素a3のア
ドレスβ1となるため、アクセスページ値20とはペー
ジ値が一致しなくなる。この結果、図2のアドレス比較
手段9からは、アドレス比較情報12として”一致しな
い”という内容がメモリ制御手段10に入力される。
【0034】この場合、メモリ制御手段10は、連続ア
クセスを行うメモリ制御を行わず、ページアドレス指定
信号15およびライトイネーブル信号19を一度図3の
ようにネゲートし、しばらくしてから再びアサートす
る。これによってページアドレス指定信号15の立ち下
がり時に、今度は画素a3の描画情報に含まれるアドレ
ス情報のページ値βを、図2の先読み先出しメモリ8か
ら受けて、図3のアドレス信号17上に出力して、新し
いページ値を指定し、次にページ内アドレス指定信号1
6の立ち下がり時に、画素a3の描画情報に含まれるア
ドレス情報のページ内アドレス値1をアドレス信号17
上に出力して、ページ内アドレスを指定する。またペー
ジアドレス指定信号15の立ち下がりでページ値βを新
たなアクセスページ値20として、図2のアドレス比較
手段9内部で一時的に記憶する。
【0035】一方、画素a3の描画情報に含まれる書き
込み情報としてのデータ4は、データ信号18上に出力
して書き込みデータを指定する。そしてページ内アドレ
ス指定信号16の立ち上がり時に、上記の過程によって
指定されたアドレス上に指定されたデータを書き込み、
画素a3の描画を終了する。それ以降の画素a4、画素
Yの描画は、先ほどの画素a1、画素a2の描画と同様
のメモリ制御により、連続アクセスでもって行われる。
【0036】以上のような過程を経て、図1の画像メモ
リ3には、画素X〜画素Yまでの画素群が描画される。
したがって、これら画素群が描画された描画領域部分
を、表示制御手段6が読み出して、表示装置4に対して
表示データを送出することにより、表示装置4の画面上
に図4のような画素Xと画素Yとを結ぶ直線上の画素群
13の描画表示を実現することができる。
【0037】このように、本実施の形態による描画表示
装置によれば、演算処理装置1からの描画情報群14を
描画制御手段5でもって画像メモリ3上に描画実行する
際に、最初の描画情報の描画実行と同時に、その描画情
報のアドレス情報11のページ値を、アクセスページ値
20としてアドレス比較手段9に一時的に記憶し、次の
描画情報の描画実行に先立ち、アドレス比較手段9にお
いて、その描画情報のアドレス情報11のページ値を、
アクセスページ値20と比較し、その結果としてのアド
レス比較情報12が”一致する”であれば、改めてペー
ジ指定を必要とせず、同一ページ内連続アクセスでもっ
て画像メモリ3に対し描画を行い、”一致しない”であ
れば、改めて新たなページ指定を行うアクセスでもって
描画を行うようにすることで、実行すべき描画情報のア
ドレスが一つ前に実行する描画情報のアドレスと同一ペ
ージ内にある場合には、画像メモリ3に対して連続で高
速に描画を実行することができる。
【0038】一般的に描画情報群のアドレスは、このよ
うな同一ページ内である傾向が極めて高く、したがって
単位時間当たりの描画情報数を増やすことができ、描画
表示装置の描画処理性能を著しく高くすることができ
る。特に描画プロセッサーのような描画処理を専用に行
うハードウェアを持たず、演算処理装置上のソフトウェ
アだけでもって描画処理を行う本発明のようなコストの
低さを要求される描画表示装置においては、描画のため
のメモリ制御を行う描画制御手段5に、上記に示した簡
単な機構を追加するだけでよく、コストアップを招かな
い、極めて有効な描画の高速化手段となり得る。
【0039】なお上記実施の形態では、図4に示す画素
Xと画素Yとを直線状に結ぶ画素群の描画でもって本発
明の基本動作と効果を説明したが、描画すべき画素群が
任意の形状であっても同様の動作と効果になる。特に描
画群の画像メモリ3に対する描画実行先アドレスが、同
一ページ内である傾向の著しく高い横方向の直線では、
本発明の効果がいかんなく発揮され、そうした横方向の
直線でもって多角形を塗りつぶすことにより、任意形状
の図形を高速に描画することができる。
【0040】また上記実施の形態では、図2の先読み先
出しメモリ8は、図5に示すように描画情報の格納数が
8個であるが、格納数は任意でよい。格納数としては、
図1の表示制御手段6が画像メモリ3から表示データを
読み出していて、描画制御手段5が描画のために画像メ
モリ3のバス使用権を獲得できず、描画実行待ち状態の
期間中、演算処理装置1から図2の先読み先出しメモリ
8に対して書き込まれる描画情報の数だけあるのが好ま
しい。この場合であれば、図1の演算処理装置1は、図
2の先読み先出しメモリ8に対する描画情報の書き込み
に際して、先読み先出しメモリ8が満たされているため
に発生する待ち状態になることはなく、演算処理装置1
の単位時間当たりの描画情報書き込み数を増やし、より
高速な描画表示装置とすることができる。
【0041】また上記実施の形態では、描画制御手段5
で画像メモリ3に対して、描画のためのメモリ制御を行
うのに、図3に示すメモリ制御信号群15〜19を用い
て、図3に示すタイミングでもって行っているが、必ず
しもこれに習う必要はなく、画像メモリ3の種類に応じ
て、同様の動作となるようにすればよい。
【0042】
【発明の効果】以上のように、本発明は、表示装置上に
描画情報群を順次描画表示する際に、最初の描画情報の
実行と同時に、その実行先メモリアドレスのページ値
を、アクセスページ値としてアドレス比較手段に一時的
に記憶し、次の描画情報の実行に際して、アドレス比較
手段において、その実行先メモリアドレスのページ値と
アクセスページ値とを比較し、一致する場合には同一ペ
ージ内連続アクセスでもって画像メモリに対し描画を実
行し、一致しない場合には改めて新たなページ指定を行
うアクセスでもって描画を実行するので、連続する描画
情報の実行先メモリアドレスが同一ページ内にある場合
には、画像メモリに対しページ再指定を必要としない連
続アクセスでもって高速に描画を実行でき、描画処理性
能のより高い描画表示のための方法と装置およびその装
置を用いたナビゲーションシステムを実現することがで
きる。
【図面の簡単な説明】
【図1】本発明の実施の形態1における描画表示装置を
示す概略ブロック図
【図2】同描画表示装置に用いる描画制御手段を示す概
略ブロック図
【図3】描画表示装置に用いるメモリ制御手段の動作を
説明するためのタイミング図
【図4】描画表示装置に用いる表示装置上に画素群が描
画表示される様子を示した模式図
【図5】描画表示装置に用いる先読み先出しメモリの中
身を説明するための模式図
【図6】従来例の描画表示装置を示す概略ブロック図
【図7】従来例の描画表示装置に用いる描画制御手段を
示す概略ブロック図
【図8】従来例の描画表示装置に用いるメモリ制御手段
の動作を説明するためのタイミング図
【符号の説明】
1 演算処理装置 2 ワークメモリ 3 画像メモリ 4 表示装置 5 描画制御手段 6 表示制御手段 7 バス調停手段 8 先読み先出しメモリ 9 アドレス比較手段 10 メモリ制御手段 11 アドレス情報 12 アドレス比較情報 13 画素群 14 描画情報群 15 ページアドレス指定信号 16 ページ内アドレス指定信号 17 アドレス信号 18 データ信号 19 ライトイネーブル信号 20 アクセスページ値

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 表示装置上に描画情報群を順次描画表示
    する際に、最初の描画情報の描画実行と同時に、その実
    行先メモリアドレスのページ値をアクセスページ値とし
    て一時的に記憶し、次の描画情報の描画実行に際して、
    その実行先メモリアドレスのページ値とアクセスページ
    値とを比較し、一致する場合には同一ページ内連続アク
    セスでもって画像メモリに対し描画を実行し、一致しな
    い場合には改めて新たなページ指定を行うアクセスでも
    って描画を実行する描画表示方法。
  2. 【請求項2】 演算処理装置と、前記演算処理装置に対
    する演算処理すべき情報および演算した中間結果情報を
    格納するワークメモリと、表示情報を格納する画像メモ
    リと、表示情報を表示する表示装置と、前記演算処理装
    置からのアドレス情報と書き込み情報からなる描画情報
    に応じて前記画像メモリに対する描画のためのメモリ制
    御を行う描画制御手段と、前記演算処理装置からの表示
    制御信号に応じて前記画像メモリに対する表示のための
    メモリ制御および前記表示装置に対するタイミング制御
    を行う表示制御手段と、前記描画制御手段と前記表示制
    御手段の画像メモリに対するアクセスの調停を行うバス
    調停手段とを備えた描画表示装置において、前記描画制
    御手段が、描画のために前記画像メモリに対してメモリ
    制御する際に、連続する描画情報のアドレス情報に応じ
    て同一ページ内連続アクセスか、ページ再指定アクセス
    かの動作選択を行う手段を備えていることを特徴とする
    描画表示装置。
  3. 【請求項3】 描画制御手段が、演算処理装置からのア
    ドレス情報と書き込み情報からなる描画情報を一時的に
    格納する先読み先出しメモリと、前記先読み先出しメモ
    リの連続する描画情報のアドレス情報を比較して同一ペ
    ージ内か否かのアドレス比較情報を出力するアドレス比
    較手段と、前記先読み先出しメモリからの描画情報と前
    記アドレス比較情報に応じて、画像メモリに対し、同一
    ページ内連続アクセスもしくはページ再指定アクセスで
    もって描画のためのメモリ制御を行うメモリ制御手段と
    を備えた請求項2記載の描画表示装置。
  4. 【請求項4】 請求項2または3記載の描画表示装置を
    備えたナビゲーションシステム。
JP9357278A 1997-12-25 1997-12-25 描画表示方法および装置とナビゲーションシステム Pending JPH11184456A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9357278A JPH11184456A (ja) 1997-12-25 1997-12-25 描画表示方法および装置とナビゲーションシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9357278A JPH11184456A (ja) 1997-12-25 1997-12-25 描画表示方法および装置とナビゲーションシステム

Publications (1)

Publication Number Publication Date
JPH11184456A true JPH11184456A (ja) 1999-07-09

Family

ID=18453304

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9357278A Pending JPH11184456A (ja) 1997-12-25 1997-12-25 描画表示方法および装置とナビゲーションシステム

Country Status (1)

Country Link
JP (1) JPH11184456A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013225007A (ja) * 2012-04-20 2013-10-31 Yamaha Corp 電子パッド

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013225007A (ja) * 2012-04-20 2013-10-31 Yamaha Corp 電子パッド

Similar Documents

Publication Publication Date Title
EP1141930B1 (en) Method and apparatus for implementing dynamic display memory
US4945499A (en) Graphic display system
JPH0355832B2 (ja)
JP2892176B2 (ja) フォントメモリアクセス方式
JPH11184456A (ja) 描画表示方法および装置とナビゲーションシステム
JPS647393Y2 (ja)
JPH0728990A (ja) グラフィックスメモリアクセス回路
JP3039391B2 (ja) メモリシステム
JPH0588838A (ja) マルチウインドウ表示装置
JPH07319829A (ja) データ転送方法
JP2964504B2 (ja) 文書処理装置
JP2658077B2 (ja) 映像特殊効果装置
JP3009152B2 (ja) 画像処理装置
JP3077141B2 (ja) 画像処理装置
JPH0727556B2 (ja) バスアクセス方式
JP2003195847A (ja) グラフィック処理装置
JPH06231035A (ja) メモリアクセス装置
JPS58213371A (ja) デ−タ処理システム
JPH10247162A (ja) 電子計算機システム
JPH0719221B2 (ja) 記憶制御方式
JPH05143054A (ja) 表示制御装置
JPH0573424A (ja) 高速アドレス変換方式
JPH05108280A (ja) 印字装置
JPH07182236A (ja) 情報処理装置
JPH04278652A (ja) 図形描画装置及びそのメモリアクセス方式

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041216

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060324

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060425

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060829