JPH11177086A - 縦型電界効果トランジスタとその製造方法 - Google Patents
縦型電界効果トランジスタとその製造方法Info
- Publication number
- JPH11177086A JPH11177086A JP9338445A JP33844597A JPH11177086A JP H11177086 A JPH11177086 A JP H11177086A JP 9338445 A JP9338445 A JP 9338445A JP 33844597 A JP33844597 A JP 33844597A JP H11177086 A JPH11177086 A JP H11177086A
- Authority
- JP
- Japan
- Prior art keywords
- trench
- effect transistor
- resistance
- concentration
- low
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005669 field effect Effects 0.000 title claims abstract description 32
- 238000004519 manufacturing process Methods 0.000 title claims description 11
- 238000009792 diffusion process Methods 0.000 claims abstract description 26
- 238000005468 ion implantation Methods 0.000 claims description 5
- 230000015556 catabolic process Effects 0.000 abstract description 8
- 238000000034 method Methods 0.000 description 7
- 239000000758 substrate Substances 0.000 description 6
- 239000012535 impurity Substances 0.000 description 4
- 238000003892 spreading Methods 0.000 description 4
- 238000005530 etching Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
(57)【要約】 (修正有)
【課題】 トレンチ型電界効果トランジスタの同一耐圧
下での,オン抵抗低減限界をより低抵抗化し,同一チッ
プサイズにおいて現行のトレンチ型電界効果トランジス
タと比較し,より低抵抗の素子を提供する。 【解決手段】 トレンチ1直下且つ低濃度エピ層5の内
部且つチャネル拡散層3外部に位置し,低濃度エピ層と
同導電性を有する島状の高濃度領域7を形成する。オン
時には電流が,トレンチ直下を流れるため,トレンチ直
下に位置し且つ低濃度エピ層の内部に位置する,低濃度
エピ層と同導電性を有する島状の高濃度領域を形成する
ことにより,パンチスルー耐圧及びアバランシェ耐圧の
どちらの耐圧へも大きく影響を与えることなく,オン抵
抗低減を実現できる。従って,トレンチ型電界効果トラ
ンジスタの同一耐圧下での,オン抵抗低減限界をより低
抵抗化し,同一チップサイズにおいて現行のトレンチ型
電界効果トランジスタと比較し,より低抵抗の素子を提
供する。
下での,オン抵抗低減限界をより低抵抗化し,同一チッ
プサイズにおいて現行のトレンチ型電界効果トランジス
タと比較し,より低抵抗の素子を提供する。 【解決手段】 トレンチ1直下且つ低濃度エピ層5の内
部且つチャネル拡散層3外部に位置し,低濃度エピ層と
同導電性を有する島状の高濃度領域7を形成する。オン
時には電流が,トレンチ直下を流れるため,トレンチ直
下に位置し且つ低濃度エピ層の内部に位置する,低濃度
エピ層と同導電性を有する島状の高濃度領域を形成する
ことにより,パンチスルー耐圧及びアバランシェ耐圧の
どちらの耐圧へも大きく影響を与えることなく,オン抵
抗低減を実現できる。従って,トレンチ型電界効果トラ
ンジスタの同一耐圧下での,オン抵抗低減限界をより低
抵抗化し,同一チップサイズにおいて現行のトレンチ型
電界効果トランジスタと比較し,より低抵抗の素子を提
供する。
Description
【0001】
【発明の属する技術分野】本発明は, 縦型電界効果ト
ランジスタとその製造方法に関し,特に,チャネル部分
をトレンチ構造側壁にて構成する縦型電界効果トランジ
スタとその製造方法に関する。
ランジスタとその製造方法に関し,特に,チャネル部分
をトレンチ構造側壁にて構成する縦型電界効果トランジ
スタとその製造方法に関する。
【0002】
【従来の技術】縦型電界効果トランジスタは,高い耐圧
の要求されるパソコンのスイッチ部分等に利用され,一
般にパワーデバイスと呼ばれている。現在,ノートパソ
コンの需要拡大に伴い,パソコンの低消費電力に対する
要求が高まっており,スイッチング時の消費電力低減も
重要な課題となっている。
の要求されるパソコンのスイッチ部分等に利用され,一
般にパワーデバイスと呼ばれている。現在,ノートパソ
コンの需要拡大に伴い,パソコンの低消費電力に対する
要求が高まっており,スイッチング時の消費電力低減も
重要な課題となっている。
【0003】スイッチング時の消費電力を低減するため
には,縦型電界効果トランジスタのオン時の抵抗,すな
わちオン抵抗を低減する必要がある。オン抵抗低減に
は,チャネル部の空乏層の広がり抵抗を低減すること
が,重要な課題となる。
には,縦型電界効果トランジスタのオン時の抵抗,すな
わちオン抵抗を低減する必要がある。オン抵抗低減に
は,チャネル部の空乏層の広がり抵抗を低減すること
が,重要な課題となる。
【0004】この課題を克服するために,現在,チャネ
ル部分をトレンチ構造の側壁にて形成する縦型電界効果
トランジスタが特開平6-326320のように開発されてい
る。チャネル部分をトレンチ構造の側壁にて形成した場
合,チャネル部の空乏層の広がり抵抗は,零となり,オ
ン抵抗を低減できるだけではなく,素子の微細化も容易
となる。
ル部分をトレンチ構造の側壁にて形成する縦型電界効果
トランジスタが特開平6-326320のように開発されてい
る。チャネル部分をトレンチ構造の側壁にて形成した場
合,チャネル部の空乏層の広がり抵抗は,零となり,オ
ン抵抗を低減できるだけではなく,素子の微細化も容易
となる。
【0005】
【発明が解決しようとする課題】チャネル部分をトレン
チ構造の側壁にて形成する縦型電界効果トランジスタ
(トレンチ型電界効果トランジスタ)は,耐圧70Vに対
し,オン抵抗80mΩmm2程度までオン抵抗を低減できる。
しかし,エピ層の膜厚を薄くしたり,エピ濃度を高くす
ることにより,これ以上のオン抵抗の低減を図ると,耐
圧もそれに伴い急激に低下してしまう。従って,素子を
低抵抗にするには,チップサイズを大きくすることにな
り,素子のコスト増大をもたらす。
チ構造の側壁にて形成する縦型電界効果トランジスタ
(トレンチ型電界効果トランジスタ)は,耐圧70Vに対
し,オン抵抗80mΩmm2程度までオン抵抗を低減できる。
しかし,エピ層の膜厚を薄くしたり,エピ濃度を高くす
ることにより,これ以上のオン抵抗の低減を図ると,耐
圧もそれに伴い急激に低下してしまう。従って,素子を
低抵抗にするには,チップサイズを大きくすることにな
り,素子のコスト増大をもたらす。
【0006】本発明の目的は,トレンチ型電界効果トラ
ンジスタの同一耐圧下での,オン抵抗低減限界をより低
抵抗化し,同一チップサイズにおいて現行のトレンチ型
電界効果トランジスタと比較し,より低抵抗の素子を提
供することにある。
ンジスタの同一耐圧下での,オン抵抗低減限界をより低
抵抗化し,同一チップサイズにおいて現行のトレンチ型
電界効果トランジスタと比較し,より低抵抗の素子を提
供することにある。
【0007】
【課題を解決するための手段】トレンチ直下且つ,低濃
度エピ層内部且つ,チャネル拡散層外部に位置し,低濃
度エピ層と同導電性を有する島状の高濃度領域を形成す
る。
度エピ層内部且つ,チャネル拡散層外部に位置し,低濃
度エピ層と同導電性を有する島状の高濃度領域を形成す
る。
【0008】
【発明の実施の形態】本発明の一実施例を説明する前
に,従来トレンチ型電界効果トランジスタの構造を説明
する。従来トレンチ型電界効果トランジスタは,高濃度
基板6上に形成された低濃度エピ層5と,低濃度エピ層
5の内部に形成されるソース拡散層2及びチャネル拡散
層3を基本構造としている。本基本構造に対し,エッチ
ングにより溝すなわちトレンチを形成し,このトレンチ
に対し,トレンチゲート1及びゲート酸化膜4を形成し
ている。図2の構造では,チャネルはチャネル拡散層3
内部のトレンチゲート側壁に形成される。これにより,
本構造ではチャネル拡散層における空乏層の広がり抵抗
を零にでき,オン抵抗低減及びデバイスの微細化が可能
となる。本構造では,耐圧70Vに対し,オン抵抗80mΩmm
2程度までオン抵抗を低減できる。
に,従来トレンチ型電界効果トランジスタの構造を説明
する。従来トレンチ型電界効果トランジスタは,高濃度
基板6上に形成された低濃度エピ層5と,低濃度エピ層
5の内部に形成されるソース拡散層2及びチャネル拡散
層3を基本構造としている。本基本構造に対し,エッチ
ングにより溝すなわちトレンチを形成し,このトレンチ
に対し,トレンチゲート1及びゲート酸化膜4を形成し
ている。図2の構造では,チャネルはチャネル拡散層3
内部のトレンチゲート側壁に形成される。これにより,
本構造ではチャネル拡散層における空乏層の広がり抵抗
を零にでき,オン抵抗低減及びデバイスの微細化が可能
となる。本構造では,耐圧70Vに対し,オン抵抗80mΩmm
2程度までオン抵抗を低減できる。
【0009】しかし,エピ層の膜厚を薄くしたり,エピ
濃度を高くすることにより,これ以上のオン抵抗の低減
を図ると,耐圧もそれに伴い急激に低下してしまう。従
って,素子を低抵抗にするには,チップサイズを大きく
することになり,素子のコスト増大をもたらす。
濃度を高くすることにより,これ以上のオン抵抗の低減
を図ると,耐圧もそれに伴い急激に低下してしまう。従
って,素子を低抵抗にするには,チップサイズを大きく
することになり,素子のコスト増大をもたらす。
【0010】図1に,本発明の一実施例を示す。本発明
によるトレンチ型電界効果トランジスタは,高濃度基板
6上に形成された低濃度エピ層5と,低濃度エピ層5の
内部に形成されるソース拡散層2及びチャネル拡散層3
を基本構造としている。本基本構造に対し,エッチング
により溝すなわちトレンチを形成し,このトレンチに対
し,トレンチゲート1及びゲート酸化膜4を形成してい
る。以上従来技術と同一構造に対し,本発明の実施例で
は,トレンチゲート1直下に位置し且つ低濃度エピ層5
の内部に位置し,チャネル拡散層3とも重ならず,且つ
低濃度エピ層と同導電性を有する島状高濃度領域7を形
成する。島状高濃度領域7は,トレンチゲート1直下に
島状に位置するため,チャネル拡散層3の下端と高濃度
基板6の上端との距離で決まるアバランシェ耐圧に大き
な影響を与えない。また,島状高濃度領域7は,チャネ
ル拡散層3と重なっていないため,チャネル拡散層3と
低濃度エピ層5の濃度差により決まるパンチスルー耐圧
に対して大きな影響を与えない。これに対し,オン時の
電流は,主としてトレンチ直下を流れるためオン抵抗を
大きく低減できる。
によるトレンチ型電界効果トランジスタは,高濃度基板
6上に形成された低濃度エピ層5と,低濃度エピ層5の
内部に形成されるソース拡散層2及びチャネル拡散層3
を基本構造としている。本基本構造に対し,エッチング
により溝すなわちトレンチを形成し,このトレンチに対
し,トレンチゲート1及びゲート酸化膜4を形成してい
る。以上従来技術と同一構造に対し,本発明の実施例で
は,トレンチゲート1直下に位置し且つ低濃度エピ層5
の内部に位置し,チャネル拡散層3とも重ならず,且つ
低濃度エピ層と同導電性を有する島状高濃度領域7を形
成する。島状高濃度領域7は,トレンチゲート1直下に
島状に位置するため,チャネル拡散層3の下端と高濃度
基板6の上端との距離で決まるアバランシェ耐圧に大き
な影響を与えない。また,島状高濃度領域7は,チャネ
ル拡散層3と重なっていないため,チャネル拡散層3と
低濃度エピ層5の濃度差により決まるパンチスルー耐圧
に対して大きな影響を与えない。これに対し,オン時の
電流は,主としてトレンチ直下を流れるためオン抵抗を
大きく低減できる。
【0011】図3に本発明によるトレンチ型電界効果ト
ランジスタの,トレンチゲート1直下且つゲート酸化膜
4下端から深さ方向への不純物分布を示す。図3の横軸
は,ゲート酸化膜4下端からの深さ11,縦軸は不純物
濃度10を表わしている。図3中不純物は,全て同導電
性を持つ。高濃度基板6上に形成された低濃度エピ層5
の内部に,島状高濃度領域7が存在する。
ランジスタの,トレンチゲート1直下且つゲート酸化膜
4下端から深さ方向への不純物分布を示す。図3の横軸
は,ゲート酸化膜4下端からの深さ11,縦軸は不純物
濃度10を表わしている。図3中不純物は,全て同導電
性を持つ。高濃度基板6上に形成された低濃度エピ層5
の内部に,島状高濃度領域7が存在する。
【0012】図4から図9を用いて,本発明によるトレ
ンチ型電界効果トランジスタの製造方法を示す。図4
は,高濃度基板6上に低濃度エピ層5をエピタキシャル
成長により形成した後,イオン打ち込み及び拡散工程に
より,チャネル拡散層3及びソース拡散層2を形成した
状態を示す。図5は,図4に示す構造に対して,レジス
ト塗布及びホト工程により,トレンチ形成箇所のレジス
トを除去し,更にドライエッチングによりトレンチ15
を形成した状態を示す。図6は,図5に示す構造に対し
て,イオン打ち込み13により,トレンチゲート1直下
に位置し且つ低濃度エピ層5の内部に位置し,チャネル
拡散層3とも重ならず,且つ低濃度エピ層と同導電性を
有する島状高濃度領域7を形成した状態を示す。図7
は,図6に示す構造に対し,酸化を行い,酸化膜14を
トレンチ15及びソース拡散層2表面及びチャネル拡散
層3表面に酸化膜を形成した状態を示す。図8は,図7
に示す構造に対し,ポリシリコン16をデポジションし
た状態を示す。図9は,図8に示す構造より,ソース拡
散層2表面及びチャネル拡散層3表面上の酸化膜14上
及びトレンチ15上のポリシリコン16をエッチングし
た状態を示す。図9に示す構造に対して,ソース拡散層
2表面及びチャネル拡散層3表面上の酸化膜14をエッ
チングすることにより,図1に示す構造が形成される。
ンチ型電界効果トランジスタの製造方法を示す。図4
は,高濃度基板6上に低濃度エピ層5をエピタキシャル
成長により形成した後,イオン打ち込み及び拡散工程に
より,チャネル拡散層3及びソース拡散層2を形成した
状態を示す。図5は,図4に示す構造に対して,レジス
ト塗布及びホト工程により,トレンチ形成箇所のレジス
トを除去し,更にドライエッチングによりトレンチ15
を形成した状態を示す。図6は,図5に示す構造に対し
て,イオン打ち込み13により,トレンチゲート1直下
に位置し且つ低濃度エピ層5の内部に位置し,チャネル
拡散層3とも重ならず,且つ低濃度エピ層と同導電性を
有する島状高濃度領域7を形成した状態を示す。図7
は,図6に示す構造に対し,酸化を行い,酸化膜14を
トレンチ15及びソース拡散層2表面及びチャネル拡散
層3表面に酸化膜を形成した状態を示す。図8は,図7
に示す構造に対し,ポリシリコン16をデポジションし
た状態を示す。図9は,図8に示す構造より,ソース拡
散層2表面及びチャネル拡散層3表面上の酸化膜14上
及びトレンチ15上のポリシリコン16をエッチングし
た状態を示す。図9に示す構造に対して,ソース拡散層
2表面及びチャネル拡散層3表面上の酸化膜14をエッ
チングすることにより,図1に示す構造が形成される。
【0013】図10は,本発明による一実施例であるト
レンチ型電界効果トランジスタのシミュレーションによ
る性能評価の結果である。図中横軸は,島状高濃度領域
7を形成する際のイオン打ち込み13ドーズ量,縦軸
は,耐圧及びオン抵抗を表わしている。本結果より,イ
オン打ち込み13ドーズ量を増加させた場合,オン抵抗
の低下に比べて,耐圧の低下が抑えられていることが分
かる。
レンチ型電界効果トランジスタのシミュレーションによ
る性能評価の結果である。図中横軸は,島状高濃度領域
7を形成する際のイオン打ち込み13ドーズ量,縦軸
は,耐圧及びオン抵抗を表わしている。本結果より,イ
オン打ち込み13ドーズ量を増加させた場合,オン抵抗
の低下に比べて,耐圧の低下が抑えられていることが分
かる。
【0014】
【発明の効果】トレンチ型電界効果トランジスタの同一
耐圧下での,オン抵抗低減限界をより低抵抗化し,同一
チップサイズにおいて現行のトレンチ型電界効果トラン
ジスタと比較し,より低抵抗の素子を提供する。
耐圧下での,オン抵抗低減限界をより低抵抗化し,同一
チップサイズにおいて現行のトレンチ型電界効果トラン
ジスタと比較し,より低抵抗の素子を提供する。
【図1】本発明の一実施例の説明図である。
【図2】従来技術の説明図である。
【図3】本発明の実施例におけるトレンチ直下の不純物
分布である。
分布である。
【図4】本発明によるトレンチ型電界効果トランジスタ
の製造方法の説明図1を示す。
の製造方法の説明図1を示す。
【図5】本発明によるトレンチ型電界効果トランジスタ
の製造方法の説明図2を示す。
の製造方法の説明図2を示す。
【図6】本発明によるトレンチ型電界効果トランジスタ
の製造方法の説明図3を示す。
の製造方法の説明図3を示す。
【図7】本発明によるトレンチ型電界効果トランジスタ
の製造方法の説明図4を示す。
の製造方法の説明図4を示す。
【図8】本発明によるトレンチ型電界効果トランジスタ
の製造方法の説明図5を示す。
の製造方法の説明図5を示す。
【図9】本発明によるトレンチ型電界効果トランジスタ
の製造方法の説明図6を示す。
の製造方法の説明図6を示す。
【図10】本発明の一実施例のシミュレーションによる
性能評価結果を示す。
性能評価結果を示す。
1…トレンチゲート,2…ソース拡散層,3…チャネル
拡散層,4…ゲート酸化膜,5…低濃度エピ層,6…高
濃度基板,7…島状高濃度領域,8…広がり抵抗,9…
ゲート。
拡散層,4…ゲート酸化膜,5…低濃度エピ層,6…高
濃度基板,7…島状高濃度領域,8…広がり抵抗,9…
ゲート。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 中嶋 伸恵 東京都小平市上水本町五丁目20番1号 株 式会社日立製作所半導体事業部内 (72)発明者 小林 正義 東京都小平市上水本町五丁目20番1号 株 式会社日立製作所半導体事業部内 (72)発明者 飯島 哲郎 東京都小平市上水本町五丁目20番1号 株 式会社日立製作所半導体事業部内
Claims (2)
- 【請求項1】チャネル部分をトレンチ構造にて形成する
縦型電界効果トランジスタにおいて、トレンチ直下且
つ,低濃度エピ層内部且つ,チャネル拡散層外部に位置
し,低濃度エピ層と同導電性を有する島状の高濃度領域
を有することを特徴とする縦型電界効果トランジスタ。 - 【請求項2】チャネル部分をトレンチ構造にて形成する
縦型電界効果トランジスタにおいて、トレンチ直下且
つ,低濃度エピ層内部且つ,チャネル拡散層外部に位置
し,低濃度エピ層と同導電性を有する島状の高濃度領域
をトレンチ形成後のイオン打ち込みにより形成すること
を特徴とする縦型電界効果トランジスタの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9338445A JPH11177086A (ja) | 1997-12-09 | 1997-12-09 | 縦型電界効果トランジスタとその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9338445A JPH11177086A (ja) | 1997-12-09 | 1997-12-09 | 縦型電界効果トランジスタとその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH11177086A true JPH11177086A (ja) | 1999-07-02 |
Family
ID=18318229
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9338445A Pending JPH11177086A (ja) | 1997-12-09 | 1997-12-09 | 縦型電界効果トランジスタとその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH11177086A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005236267A (ja) * | 2004-01-23 | 2005-09-02 | Toshiba Corp | 半導体装置 |
US7994570B2 (en) | 2008-04-15 | 2011-08-09 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
WO2013172124A1 (ja) * | 2012-05-18 | 2013-11-21 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
-
1997
- 1997-12-09 JP JP9338445A patent/JPH11177086A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005236267A (ja) * | 2004-01-23 | 2005-09-02 | Toshiba Corp | 半導体装置 |
US7994570B2 (en) | 2008-04-15 | 2011-08-09 | Renesas Electronics Corporation | Semiconductor device and method of manufacturing the same |
WO2013172124A1 (ja) * | 2012-05-18 | 2013-11-21 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
JP2013243179A (ja) * | 2012-05-18 | 2013-12-05 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置 |
US8878192B2 (en) | 2012-05-18 | 2014-11-04 | Sumitomo Electric Industries, Ltd. | Silicon carbide semiconductor device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5087581A (en) | Method of forming vertical FET device with low gate to source overlap capacitance | |
JP3221766B2 (ja) | 電界効果トランジスタの製造方法 | |
US5073519A (en) | Method of fabricating a vertical FET device with low gate to drain overlap capacitance | |
KR100854078B1 (ko) | 모스 게이트형 전력용 반도체소자 및 그 제조방법 | |
US20010023961A1 (en) | Trench DMOS transistor having a double gate structure | |
KR20040033313A (ko) | 셀 트렌치 게이트 전계 효과 트렌지스터 및 그 제조 방법 | |
KR20060051752A (ko) | Mos 장치, mos 장치 제조 방법 및 집적 회로 | |
JPH08274335A (ja) | シリコンカーバイドmosfet | |
JP2002164541A (ja) | 半導体装置およびその製造方法 | |
US6268626B1 (en) | DMOS field effect transistor with improved electrical characteristics and method for manufacturing the same | |
JPS6237965A (ja) | 縦形半導体装置およびその製造方法 | |
KR100871976B1 (ko) | 반도체 소자 및 그 제조 방법 | |
JPH11177086A (ja) | 縦型電界効果トランジスタとその製造方法 | |
US20030073289A1 (en) | Trench-gate semiconductor devices and their manufacture | |
JPH0493083A (ja) | 半導体装置およびその製造方法 | |
JP2009170598A (ja) | 半導体装置及びその製造方法 | |
US20120061748A1 (en) | Semiconductor device and method of manufacturing the same | |
JPH04348038A (ja) | Mos型電界効果トランジスタおよびその製造方法 | |
US6023087A (en) | Thin film transistor having an insulating membrane layer on a portion of its active layer | |
US20060145259A1 (en) | Fin field-effect transistor and method for fabricating the same | |
US20090020837A1 (en) | Semiconductor device and manufacturing method thereof | |
JPH03132077A (ja) | 半導体装置とその製造方法 | |
JP2000077659A (ja) | 半導体素子 | |
JP2012033841A (ja) | 半導体装置及びその製造方法 | |
JPS6246568A (ja) | 縦形半導体装置の製造方法 |