JPH1074891A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH1074891A
JPH1074891A JP9213272A JP21327297A JPH1074891A JP H1074891 A JPH1074891 A JP H1074891A JP 9213272 A JP9213272 A JP 9213272A JP 21327297 A JP21327297 A JP 21327297A JP H1074891 A JPH1074891 A JP H1074891A
Authority
JP
Japan
Prior art keywords
layer
chip
semiconductor device
electrodes
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9213272A
Other languages
English (en)
Inventor
宗司 ▲高▼橋
Soji Takahashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP9213272A priority Critical patent/JPH1074891A/ja
Publication of JPH1074891A publication Critical patent/JPH1074891A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Memories (AREA)

Abstract

(57)【要約】 【課題】 薄膜積層化による3次元ICで、微細ピッチ
に対応し、機械的な強度を有する縦方向のチップ間接続
方法と構造を提供する。 【解決手段】 あらかじめ形成された半導体デバイス1
0の絶縁膜上にスルーホール71を形成した後、接着剤
で支持基板4を接着し、裏面から研磨して薄膜化し、別
のデバイスの上に積層し、上層の支持基板と接着層を除
去した後、スルーホールをマスクとして接着層をO2
プラズマアッシングで除去して下層の電極を露出させ、
全面にめっき電極用導電性物質20を被覆し、めっき接
続を形成したい部分が露出するようにフォトレジストを
パターニングし、めっき接続を形成したい部分が露出す
るようにフォトレジストをパターニングし、電極に電流
を流しながらめっき液に浸すことでめっき膜40を形成
し、めっき膜をマスクとして導電性物質20をエッチン
グすることによって、上層と下層の電極を接続するめっ
き接続を形成する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、3次元ICおよび
マルチ・チップ・モジュールにおけるチップ間接続電極
の構造に関するものである。
【0002】
【従来の技術】半導体集積回路の微細化・高集積化の限
界を打破する技術として、従来から3次元ICやマルチ
・チップ・モジュール(MCM)等が知られている。
【0003】3次元ICには様々な製造方法があるが、
中でも図15に示すようなチップを積層化する手法は、
シリコンの結晶性が最も良いものとして有力視されてい
る(林ら、1990 VLSI・テクノロジー・シンポ
ジウム P.95〜96)。このチップ積層化による3
次元IC形成技術では、チップ間の電気的接続を高融点
金属であるWバンプ(90)および低融点合金であるA
u−Inプール(91)により行っている。しかし、こ
の方法ではバンプがプールに差し込まれるまでの間は接
着層間に間隙があるため、本質的に接着不良を起こしや
すい構造である。また、バンプの形成に通常の半導体プ
ロセスを適用しているためバンプの高さを数μmより大
きく稼ぐことができず、このため目合わせ積層化の際に
間に数μmのゴミが入ったり、薄膜化後の凹凸が数μm
あるだけでバンプがプールに届かず電気的接続がうまく
いかないという問題がある。
【0004】一方マルチ・チップ・モジュール(MC
M)技術は、図16に示したようなICベアチップ98
を配線が形成された基板へ直接実装することによって、
チップ間の配線を短くするとともに、実装モジュールに
寄生するインダクタンスやキャパシタンスを除去し、高
密度かつ高速なシステムを実現するものである。近年、
実装されるICの信号バスピン数を大きくしたいという
要求から信号パッドの間隔が狭くなりつつある。現在最
も狭い間隔に対応できる接続技術は、各種合金により形
成されたバンプを用いたフリップ−チップ−ボンディン
グ技術である。この方法の場合チップと配線基板に間隙
があるため、チップの発熱に起因した熱変形による応力
がすべて接続部に集中し、接続が破壊されてしまうとい
う問題がある。また、バンプの形成方法上50μmピッ
チぐらいがフリップ−チップ−ボンディングの限界と言
われている。
【0005】
【発明が解決しようとする課題】本発明は、微細ピッチ
に対応し、機械的な強度を有し、かつ3次元的な縦方向
の接続も可能であるチップ間接続の構造を提供するとと
もに、3次元ICとMCMを融合した新しい構造の半導
体装置を実現することを目的とするものである。
【0006】
【課題を解決するための手段】本発明はデバイスを薄膜
化しもう一つの別のデバイスに積層した後、各デバイス
の電極をめっきによって接続することを特徴としてい
る。めっきを用いる主な理由は、数μmオーダーの厚い
導電体膜はめっきが最も安定して成長させることができ
るためである。また、デバイスを薄膜化する工程を入れ
たのは、めっき電極導電膜を形成する時に断線してしま
うのを防ぐことおよびリソグラフィーにおけるフォーカ
スマージン内にめっきを形成することを目的として、上
層と下層の電極の段差を減らすためである。
【0007】めっきによって電極を接続する方法は、本
発明では二通りを提案している。一つは上層のデバイス
に形成されたスルーホールを通して接続するもの、もう
一つはチップのエッヂを通って接続されるものである。
前者はさらに、積層化した後スルーホールを形成する方
法と、薄膜化積層する前に予めスルーホールを形成する
方法の二通りを提案している。
【0008】また、各層デバイスの電極を露出させた
後、層間絶縁膜を被覆し上層の電極および下層の電極が
露出するようにパターニングする工程を入れることも本
発明で提案している。この工程には二つの目的がある。
一つは、上層のデバイスの薄膜化の際にデバイスの劣化
を避けるためにわざと薄膜化を途中で止めて基板を絶縁
層の下に少し残した場合、基板を介して電極がショート
することを防ぐために、絶縁膜を基板とめっき膜の間に
介在させることを目的とする。もう一つは、上層のデバ
イスあるいは接着層が厚く上層の電極と下層の電極の段
差が大きい場合、めっき電極用導電性膜の断線を避ける
ため、テーパーのついた絶縁膜を形成することを目的と
する。
【0009】さらに、本発明では3層以上の積層された
デバイス層の電極を、一度のめっき工程で同時に接続す
る方法も提案している。この方法を用いれば大幅なTA
T(ターン・アラウンド・タイム)の短縮が実現できる
だけでなく、この後に説明るチップの縦方向接続と横方
向接続を同時に形成する、3次元ICとMCMを融合し
たような新しい半導体装置の製造に応用することが可能
となる。
【0010】最後に、本発明では前述した電極の接続方
法を用いて、チップの縦方向接続と横方向接続を同時に
形成した半導体装置も提案している。縦方向の接続はス
ルーホールを用いた接続でも、チップのエッヂを這わせ
た配線でもどちらでもよい。また、3層以上の積層デバ
イスを接続するには、あらかじめ前述した方法を用いて
3次元ICを形成したものでもよいし、各層の電極を露
出させた後同時に接続することも可能である。
【0011】本発明によれば、微細ピッチに対応し、機
械的な強度を有し、かつ3次元的な縦方向の接続も可能
であるチップ間接続が実現することができ、しかも、3
次元ICとMCMを融合した新しい構造の半導体装置を
実現することも可能となる。
【0012】
【発明の実施の形態】次に、本発明について図面を参照
して説明する。
【0013】図1,2は、本発明における接続方法の実
施例を示す断面図である。この図ではデバイスが形成さ
れている部分は省略し電極部分だけを示している。まず
予め積層するためのデバイス10を形成する(図1
(a))。接着剤50を用いて支持基板4に固定した後
(図1(b))。デバイス10の裏面から研磨によって
薄膜化し(図1(c))、この薄膜化されたデバイス1
1をもう一つのデバイスに接着剤52を用いて圧着する
(図1(d)、わかりやすくするために上層の接着剤を
51、下層の接着剤を52として説明する)。支持基板
を研磨、ドライエッチングあるいはウェットエッチング
などで除去した後(図1(e))、上層の接着層を除去
する(図1(f))。ここで、例えば基板1にはSi
を、絶縁膜3にSiO2 膜を、電極2、6にアルミニ
ウム、上層および下層の接着剤51、52にポリイミド
を用いれば、O2 プラズマアッシングによって上層の
接着層51は容易に除去でき、しかも絶縁膜や配線層は
エッチングされないようにすることができる。パターニ
ングおよびエッチングによって絶縁膜にスルーホールを
形成した後、ふたたびO2 プラズマアッシングによっ
て下層の電極表面が露出するまで接着層をエッチング
し、スルーホール70を形成する(図1(g))。オー
バーアッシングによって配線表面に絶縁膜が形成されて
しまう恐れがあるが、Arスパッタリングなどによって
表面処理を行えば問題ない。その後、めっき用電極膜2
0を形成し(図1(h))、めっき接続を形成したい部
分を抜くようにレジストパターニングを行い(図2
(a))、例えば図2(b)のようにしてめっき膜40
を成長させる(図2c))。レジストを除去した後(図
2(d))、めっき電極用膜20をめっき接続をマスク
としてエッチングすれば出来上がる(図2(e))。
【0014】図3は、本発明における接続方法の実施例
の一部を示す断面図である。この図でもデバイスが形成
されている部分は省略し電極部分だけを示している。図
1,2で示した例との違いは、絶縁膜のスルーホール7
1の形成(図3(b))を、支持基板の圧着(図3
(c))の前に行っていることである。これにより、図
3(g)でスルーホールの形成をO2 プラズマアッシ
ングによって上層の接着層の除去と同時に行うことがで
きる。この後は、図2(a)〜(e)に従って接続電極
を形成すればよい。
【0015】図4は、本発明における接続方法の実施例
を示す断面図である。ここでは上層の電極と下層の電極
の接続をスルーホールを介したものでなく、チップのエ
ッジをまたいで形成したものである(図4(e))。必
然的に上層のデバイスのチップの大きさは下層のそれよ
りも小さくなる。
【0016】図5,6は、本発明における絶縁膜被覆を
用いた接続の実施例を示す断面図である。薄膜積層化し
た後、図5(b)のように絶縁膜を被覆し、電極表面が
露出するようにパターニングする工程を設ける例であ
る。図5はスルーホールを介した接続に適用した例、図
6はチップのエッジをまたいだ接続に適用した例であ
る。これにより、めっき電極20が基板を介して別のめ
っき電極にショートすることを防ぐことができる。ま
た、絶縁膜にテーパーがつくようにエッチングすること
によって急峻な段差によるめっき電極膜20の断線を防
ぐことができる。例えば絶縁膜9として感光性ポリイミ
ド膜を用いればパターニングを直接行うことができ、か
つ熱処理してポリイミドを軟化させることでテーパー形
状も容易に得られる。
【0017】図7は、本発明における3層以上の層間電
極の形成方法の実施例を示す断面図である。図7では3
層の層間電極を接続した例を示している。まず、2層の
デバイス202が積層された3次元IC(図7(a))
に3層目の薄膜デバイス203を積層する(図7
(b))。3層目の薄膜デバイスの電極と2層目の薄膜
デバイスの電極をめっきによって接続する(図7
(c))。この工程を繰り返し行うことによって、何層
のデバイスでも積層することが可能である。
【0018】図8,9は、3層以上の層間電極の接続を
一度のめっき工程で実現する方法の実施例を示した断面
図である。ここでは4層の層間電極を接続した例を示し
ている。3層目デバイスには2層目デバイスの電極10
2と2層目デバイスのスルーホール302を含んだスル
ーホール303を形成する。同様に4層目デバイスには
3層目デバイスの電極103と3層目デバイスのスルー
ホール303を含んだスルーホール304を形成する。
こうすることにより、図7の方法よりも少ない工程で多
層の層間接続を行うことができる。ただ、この方法では
めっきパターンを形成する際のフォトレジスト工程のフ
ォーカスマージンで一度に接続できる層数が制限される
が、積層したい層数がこれを越える場合は図7の工程を
図6のように繰り返せばよい。
【0019】図10は、本発明の接続方法を用いて3次
元ICをMCM実装する方法の実施例を示す断面図であ
る。図10(d)で薄膜デバイスを目合わせ積層するこ
とを除いて図1,2や図3の工程をほぼそのまま適用で
きる。本実施例では、水平方向に2チップ、縦方向にも
2チップを積層実装した例を示したが、この数に限られ
ずめっき接続ができる限り水平方向にも縦方向にも何チ
ップでも実装することができる。
【0020】図11は、1層目のデバイス201が形成
された基板上に薄膜デバイスを3層積層し、縦方向のチ
ップ間接続44および横方向のチップ間接続43をチッ
プエッヂをまたいで同時に形成した実施例を示す。
【0021】図12は、1層目の配線基板210上に薄
膜デバイスを4層積層し、縦方向のチップ間接続45
を、スルーホールを通して行った実施例を示す。このよ
うに1層目の配線基板に形成された横方向チップ間配線
46を用いて、横方向の接続を行ってもよい。
【0022】図13にCPU500、1次キャッシュメ
モリ501、2次キャッシュメモリ502を配線基板5
03上に3次元−MCM実装したシステムの実施例を示
す。この図では縦方向の層間配線および横方向のチップ
間配設は省略している。高速の信号のやり取りが必要な
CPU−1次キャッシュ間は配線長が短くなるように積
層し、大容量の2次キャッシュはCPU−1次キャッシ
ュのまわりに配置することによって、高速の動作を実現
できる。
【0023】図14には、さらに3次元ICによるMC
M220をさらに薄膜化し、MCM間を接続する配線基
板211上に積層し、めっきにより接続したハイブリッ
ドMCMを形成した実施例を示す。この他に3次元IC
によるMCMをさらに縦方向に積層して接続してもよい
し、複数のハイブリッドMCMをさらに大きな領域を有
した配線基板にMCM的に実装して巨大なシステムを一
つの基板に集積することも可能である。このように、積
層数、実装数が増えれば増えるほど、本発明の長所であ
るチップ間配線長が短いという特性が活かされる。
【0024】
【発明の効果】以上説明したとおり本発明は、微細ピッ
チに対応し、機械的な強度を有し、かつ3次元的な縦方
向の接続も可能であるチップ間接続を実現するととも
に、3次元ICとMCMを融合した新しい構造の半導体
装置を実現することを可能とする。
【図面の簡単な説明】
【図1】本発明の接続方法の実施例を示す断面図であ
る。
【図2】図1にひきつづいて本発明における接続方法の
実施例を示す断面図である。
【図3】本発明の接続方法の実施例の一部を示す断面図
である。
【図4】本発明の接続方法の実施例を示す断面図であ
る。
【図5】本発明の絶縁膜被覆を用いた接続の実施例を示
す断面図である。
【図6】絶縁膜被覆を用いた接続の実施例を示す断面図
である。
【図7】3層以上の層間電極の形成方法の実施例を示す
断面図である。
【図8】3層以上の層間電極の接続を一度のめっき工程
で実現する方法の実施例を示した断面図である。
【図9】3層以上の層間電極の接続を一度のめっき工程
で実現する方法の実施例を示す断面図である。
【図10】本発明の接続方法を用いて3次元ICをMC
M実装する方法の実施例を示す断面図である。
【図11】複数の縦方向のチップ間接続および横方向の
チップ間接続をチップエッジをまたいで同時に形成した
実施例を示す断面図である。
【図12】配線基板上に薄膜デバイスを4層積層し、縦
方向のチップ間接続をスルーホールを通して行った実施
例を示す断面図である。
【図13】3次元−MCM実装したシステムの一実施例
を示す斜視図である。
【図14】ハイブリッドMCMを形成した実施例を示す
断面図である。
【図15】チップの薄膜積層による3次元ICの形成方
法を示す断面図である。
【図16】バンプを用いたフリップ−チップ−ボンディ
ングによるMCMの接続構造を示す断面図である。
【符号の説明】
1 基板 2 上層デバイスの電極 3 絶縁膜 4 支持基板 6 下層デバイスの電極 8 薄膜化工程で残された基板 9 パターニングされた絶縁膜 11 薄膜化されたデバイス 12 下層のデバイス 13 下層のデバイス 20 めっき電極用膜 21 パターニングされためっき電極用膜 30 パターニングされたレジスト 40 めっき膜 41 めっき接続 42 エッヂを通って形成されためっき接続 43 縦方向のチップ間接続部分 44 横方向のチップ間接続部分 45 縦方向のチップ間接続 46 横方向のチップ間配線 47 縦横同時に形成しためっき接続 50 接着層 51 上層の接着層 52 下層の接着層 70 パターニングされたスルーホール 71 絶縁膜上にパターニングされたスルーホール 72 パターニングされた絶縁膜 80 めっき液 81 正または負電極 82 81と反対の極性の電極 88 配線 89 多層配線基板 90 Wバンプ 91 Au−Inプール 93 裏面配線 94 Si活性層 95 素子分離酸化膜 96 ポリイミド接着層 97 支持基板 98 ベアチップ 99 合金バンプ 100 配線基板の電極 101 1層目デバイスの電極 102 2層目デバイスの電極 103 3層目デバイスの電極 104 4層目デバイスの電極 201 1層目のデバイス 202 2層目の薄膜化デバイス 203 3層目の薄膜化デバイス 204 4層目の薄膜化デバイス 205 1層目の薄膜化デバイス 210 1層目の配線基板 211 MCM間を接続する配線基板 220 3次元ICによるMCM 230 3次元IC−MCMを複数個実装したハイブリ
ッドMCM 302 2層目デバイスに形成したスルーホール 303 3層目デバイスに形成したスルーホール 304 4層目デバイスに形成したスルーホール 400 3次元デバイス 500 CPU 501 1次キャッシュメモリ 502 2次キャッシュメモリ 503 配線基板

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】第1層基板はそれぞれに半導体デバイスお
    よび電極を有する複数のチップが形成されたものであ
    り、前記各チップごとに少なくとも1層以上の薄膜化さ
    れ電極を有する半導体デバイス層が接着層を介して縦方
    向に積層されており、該縦方向に積層された半導体デバ
    イス層の電極と第1層基板上のチップの電極間はめっき
    電極膜によって接続され、かつ第1層基板上のチップの
    電極は他のチップの電極との間で横方向に接続されてい
    ることを特徴とする半導体装置。
  2. 【請求項2】前記第1層基板のチップ上に縦方向に積層
    された薄膜化された半導体デバイス層および接着層のう
    ちの最下層のものには前記チップに設けられた電極の少
    なくとも一部を露出するスルーホールが設けられ、半導
    体デバイス層の電極と第1層基板上のチップの電極間が
    該スルーホールに設置されためっき電極膜によって接続
    されたことを特徴とする請求項1に記載の半導体装置。
  3. 【請求項3】n個(ただしnは2以上の整数)の薄膜化
    された半導体デバイス層が接着層を介して縦方向に積層
    されており、下から第k層目の半導体デバイス層(ただ
    しkは1<k≦nを満たす整数)のスルーホールは第
    (k―1)層目の半導体デバイス層のスルーホールを全
    て露出すると共に第(k―1)層目の半導体デバイス層
    の電極の少なくとも一部を露出する領域に形成されるこ
    とを特徴とする請求項2に記載の半導体装置。
  4. 【請求項4】前記スルーホールが、スルーホール内に掲
    載された絶縁膜によってテーパ形状となっていることを
    特徴とする請求項2または請求項3に記載の半導体装
    置。
  5. 【請求項5】前記薄膜化された半導体デバイス層は、上
    層デバイスが下層デバイスまたはチップよりも小さく、
    かつ前記下層デバイスまたはチップの電極を露出するよ
    うに積層され、各半導体デバイス層のエッジ部分に設け
    られためっき電極膜により各デバイス層の電極および第
    1層基板上のチップの電極間が接続されていることを特
    徴とする請求項1に記載の半導体装置。
  6. 【請求項6】前記上層デバイスと前記下層デバイスまた
    はチップの電極間の段差が、その間に形成された絶縁膜
    によってテーパ形状となっていることを特徴とする請求
    項5に記載の半導体装置。
  7. 【請求項7】前記第1層基板のチップ電極間が、第1層
    基板表面上に設けられためっき電極膜により接続されて
    いることを特徴とする請求項1から6のいずれかに記載
    の半導体装置。
  8. 【請求項8】前記第1層基板のチップ電極間が、第1層
    基板内部にあらかじめ設けられた横方向チップ間配線に
    より接続されていることを特徴とする請求項1から6の
    いずれかに記載の半導体装置。
JP9213272A 1997-08-07 1997-08-07 半導体装置 Pending JPH1074891A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9213272A JPH1074891A (ja) 1997-08-07 1997-08-07 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9213272A JPH1074891A (ja) 1997-08-07 1997-08-07 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP5326671A Division JP2755143B2 (ja) 1993-12-24 1993-12-24 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPH1074891A true JPH1074891A (ja) 1998-03-17

Family

ID=16636364

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9213272A Pending JPH1074891A (ja) 1997-08-07 1997-08-07 半導体装置

Country Status (1)

Country Link
JP (1) JPH1074891A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003085734A1 (en) * 2002-04-02 2003-10-16 Hewlett-Packard Development Company, L.P. Interconnection structure and methods
US6875672B2 (en) 2003-01-14 2005-04-05 Mitsubishi Denki Kabushiki Kaisha Method of manufacturing a semiconductor device with penetration electrodes that protrude from a rear side of a substrate formed by thinning the substrate
JP2006514785A (ja) * 2003-02-28 2006-05-11 シーメンス アクチエンゲゼルシヤフト パワー半導体用の接続技術
US7510910B2 (en) 2003-09-26 2009-03-31 Sony Corporation Semiconductor device and production method thereof
WO2019230668A1 (ja) * 2018-05-28 2019-12-05 株式会社ダイセル 半導体装置製造方法

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003085734A1 (en) * 2002-04-02 2003-10-16 Hewlett-Packard Development Company, L.P. Interconnection structure and methods
CN100380654C (zh) * 2002-04-02 2008-04-09 惠普开发有限公司 互连结构及方法
US6875672B2 (en) 2003-01-14 2005-04-05 Mitsubishi Denki Kabushiki Kaisha Method of manufacturing a semiconductor device with penetration electrodes that protrude from a rear side of a substrate formed by thinning the substrate
JP2006514785A (ja) * 2003-02-28 2006-05-11 シーメンス アクチエンゲゼルシヤフト パワー半導体用の接続技術
US7855451B2 (en) 2003-02-28 2010-12-21 Siemens Aktiengesellschaft Device having a contacting structure
JP4763463B2 (ja) * 2003-02-28 2011-08-31 シーメンス アクチエンゲゼルシヤフト 基板とパワーエレクトロニクス素子を備えた装置およびその製造方法
US7510910B2 (en) 2003-09-26 2009-03-31 Sony Corporation Semiconductor device and production method thereof
WO2019230668A1 (ja) * 2018-05-28 2019-12-05 株式会社ダイセル 半導体装置製造方法
JPWO2019230668A1 (ja) * 2018-05-28 2021-06-24 株式会社ダイセル 半導体装置製造方法
US11502002B2 (en) 2018-05-28 2022-11-15 Daicel Corporation Method for manufacturing semiconductor device

Similar Documents

Publication Publication Date Title
US8810008B2 (en) Semiconductor element-embedded substrate, and method of manufacturing the substrate
JP4575782B2 (ja) 3次元デバイスの製造方法
US7397117B2 (en) Chip package with die and substrate
KR100403064B1 (ko) 3차원 집적 회로 어셈블리 및 이의 제조 방법
US5614277A (en) Monolithic electronic modules--fabrication and structures
JP5246831B2 (ja) 電子デバイス及びそれを形成する方法
JP6067679B2 (ja) 多孔質基板内のビア
US5373627A (en) Method of forming multi-chip module with high density interconnections
KR101729378B1 (ko) 반도체 디바이스 및 반도체 디바이스 제조 방법
US20140206147A1 (en) Stacked microelectronic assembly with tsvs formed in stages and carrier above chip
US20100013073A1 (en) Apparatus and methods for constructing semiconductor chip packages with silicon space transformer carriers
US7135378B2 (en) Process for fabricating a semiconductor device having a plurality of encrusted semiconductor chips
US8476753B2 (en) Process for enhanced 3D integration and structures generated using the same
EP2647044A1 (en) Microelectronic assembly with plural stacked active chips having through - silicon vias formed in stages
WO2021018014A1 (zh) 一种基于tsv的多芯片的封装结构及其制备方法
JP2000512083A (ja) バイアマトリックス層間接続を有する多層回路及びその製造方法
JP2005093980A (ja) 積み重ねが可能な層、ミニスタック、および積層型電子モジュール
JP2002100727A (ja) 半導体装置および電子装置
US7067352B1 (en) Vertical integrated package apparatus and method
JP2755143B2 (ja) 半導体装置の製造方法
JPH1074891A (ja) 半導体装置
CN111799188A (zh) 一种利用tsv和tgv的减薄晶圆封装工艺
CN114171406A (zh) 扇出式堆叠芯片的封装方法及封装结构
US20230352415A1 (en) Macrochip with interconnect stack for power delivery and signal routing
JP3735986B2 (ja) マルチチップモジュール及びその作製方法

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19991026