JPH084138B2 - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH084138B2
JPH084138B2 JP61119458A JP11945886A JPH084138B2 JP H084138 B2 JPH084138 B2 JP H084138B2 JP 61119458 A JP61119458 A JP 61119458A JP 11945886 A JP11945886 A JP 11945886A JP H084138 B2 JPH084138 B2 JP H084138B2
Authority
JP
Japan
Prior art keywords
semiconductor layer
semiconductor
layer
impurity density
control electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61119458A
Other languages
English (en)
Other versions
JPS62274783A (ja
Inventor
光 樋田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61119458A priority Critical patent/JPH084138B2/ja
Priority to DE3750310T priority patent/DE3750310T2/de
Priority to EP87107361A priority patent/EP0246641B1/en
Priority to US07/052,308 priority patent/US4807001A/en
Publication of JPS62274783A publication Critical patent/JPS62274783A/ja
Publication of JPH084138B2 publication Critical patent/JPH084138B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/26Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
    • H01L29/267Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、高電流駆動能力及び超高速機能を有す半導
体装置に関する。
(従来の技術) 従来、高速半導体素子として化合物半導体を用いた電
界効果型トランジスタ(以下MESFETと略す。)及びヘテ
ロ接合界面の高速キャリアを用いたトランジスタ(以下
2DEGFETと略す。)が注目され盛んに研究開発が進めら
れてきた。
しかしながら、例えばGaAsMESFETの場合、通常2×10
17cm-3程度に不純物ドープされたチャネル層を用いる
為、短チャネル長化に伴うしきい値電圧VTの大きなシフ
トが起こりVTの制御性が低下するばかりでなく、相互コ
ンダクタンスgmの伸びも、低いキャリア密度の為あまり
期待できない。一方、例えばアイトリプルイー・トラン
ザクション・オン・エレクトロン・デバイス(IEEE Tra
nsacions on Electron Devices)31巻、8号(1984)10
32頁の文献では、5×1018cm-3にドープしたチャネル層
を用い、VTの制御性を上げ、高いgmを実現している。し
かしながら、ゲート電極直下に高ドープ層が存在する
為、本来ゲートの逆耐圧及びドレイン耐圧の点で問題が
残るばかりでなく、不純物密度5×1018cm-3以上のキャ
リアを発生させることは不可能であった。従って、高電
流駆動能力の点で依然問題が残されていた。
一方、例えばAlGaAs/GaAsを用いた2DEGFETは、文献ア
イトリプルイー・トランザクション・オン・エレクトロ
ン・デバイス(IEEE Transactions on Electron Device
s)31巻、1号(1984)29頁にも述べられているよう
に、最大のgmとしては大きな値が得られるものの、チャ
ネル層の最大キャリア密度としては約1×1012cm-2程度
と低い為、やはり高電流駆動能力の点で問題であった。
(発明が解決しようとする問題点) 本発明の目的は、前記MESFET及び2DEGFETの利点を合
わせ持ち、しかも従来技術の問題点を解決した高耐圧、
高電流駆動能力を有す高速な半導体装置を提供すること
にある。
(問題点を解決するための手段) 本発明によれば、n型の第1の半導体層上に、低不純
物密度の第2の半導体層と、該第2の半導体より小さい
電子親和力を有する低不純物密度の第3の半導体層が順
次設けられ、更に該第3の半導体層上に制御電極を設
け、該制御電極を挟んで、該第1の半導体層及び該第2
の半導体層と電気的に接続した少くとも2つのオーミッ
ク性領域を設けたことを特徴とする半導体装置が得られ
る。
更に本発明によれば、p型の第1の半導体層上に、低
不純物密度の第2の半導体層と、第2の半導体より大き
い電子親和力とエネルギーギャップの和を有する低不純
物密度の第3の半導体層が順次設けられ、更に、該第3
の半導体層上に制御電極を設け、該制御電極を挟んで、
該第1の半導体層及び該第2の半導体層と電気的に接続
した少くとも2つのオーミック性領域を設けたことを特
徴とする半導体装置が得られる。
(作用) 以下、図面を参照し本発明の原理と特有の作用効果を
明らかにする。
第1図(a)は本願の第一の発明による半導体装置の
基本的構造の一例を示す模式的構造断面図である。第1
図(a)において、11は高抵抗基板であり、12は、例え
ば高純度の半導体バッファ層、13はn型の第1の半導体
層、14は低不純物密度の第2の半導体層、15はこの第2
の半導体より小さな電子親和力を有し、例えば低不純物
密度の第3の半導体層、16及び17はオーミック性領域、
18は制御電極である。但し、バッファ層12は結晶の高品
質化のために設けられたもので、本発明の本質ではな
い。
第1図(b)は、第1図(a)に示した本発明にかか
る半導体装置において、熱平衡状態下における制御電極
18直下でのエネルギーバンド図の一例である。第1図
(b)において、ECは伝導帯下端のエネルギー順位、EF
はフェルミ準位を示している。
また、第2図は、第1図(a)に示した本発明にかか
る半導体装置において、制御電極18にフラットバンド電
圧VFBより大きな電圧(VG>VFB)を印加した場合の制御
電極18直下でのエネルギーバンド図の一例である。第2
図おいて、21は高密度電子蓄積層である。
本発明の基本的特徴は、第1に制御電極18直下に例え
ば高純度の第3の半導体層15を設けることにより、従来
技術における制御電極18直下に直接高ドープ層を用いる
場合に比べ、制御電極18直下に加わる電界を低く抑え、
高耐圧下を計り、第2に、第2図に示したようにVG>V
FBの状態にして高密度な電子の蓄積層21を第2の半導体
層14中に形成して本来ドープした第1の半導体層13の不
純物密度NDより高い密度の電子Neをチャネル内に発生さ
せ、高い電流を得るものである。尚、VG>VFBにおいて
は、高密度電子層21が低不純物密度の第2の半導体層中
に形成されるため、イオン化不純物による散乱を受けに
くい効果を有しており、更にチャネル内ではNe>NDとな
るためこのイオン化不純物よるクーロン散乱を遮蔽する
効果を有しており、電子の移動度の向上、従って相互コ
ンダクタンス及び電流増大が見込めるという利点もあ
る。
本素子の動作原理は、しきい値電圧VTから電子蓄積層
21が形成されるまでの制御電圧VGに対してはMESFETと同
様で、制御電極18下の空乏層幅をVGによって変化させる
ことによりFET動作させる。また、電子蓄積層21が形成
されてからの電圧VGに対しては基本的に制御電極18上に
誘起された電荷に比例する形で第2の半導体層14と第3
の半導体層15のヘテロ接合界面に電子を発生させFET動
作させる。この時の発生電子の密度Qsはガウスの法則に
従い次式で与えられる。
Qs=εE/q (1) ここでεは第3の半導体層15の誘電率、qは電子の電荷
量、Eは表面電界である。但し、簡単の為、第3の半導
体層15の不純物密度は零とする。今、第3の半導体層15
をAl0.3Ga0.7Asとして、ε=12ε(εは真空誘電
率)とし、膜厚200ÅとしてQsを見積る。フラットバン
ド電圧VFBより更に正に1Vの電圧を印加した場合、E=
0.5MV/cm、Qs=3.3×1012cm-2と大きなQsを得ることが
できる。この値は、例えば第1の半導体層13の不純物密
度を3×1018cm-3、膜厚100Åとした時の最大電子密度
3×1012cm-2とほぼ同等であり、総電子密度としては約
2倍の6×1012cm-2が実現可能なことが理解される。従
って素子の流しうる最大の電流はこの総電子密度に比例
して大きくなることから、本素子が高い電流駆動能力を
有することが分かる。
以上、本発明に従えば、高耐圧で高電力駆動能力を有
した高速な素子が実現できることが分かる。
以上の第1の説明では、キャリアが電子となる場合に
つい述べたが、キャリアが正孔の場合についても本発明
の原理は同様に適用できる。
第4図(a)は本願第二の発明による正孔チャネルを
有する場合の半導体装置の基本的構造の一例を示す模式
的断面図である。第4図(a)において、41は高抵抗基
板、42は例えば高純度の半導体バッファ層、43はp型の
第1の半導体層、44は低不純物密度の第2の半導体層、
45はこの第2の半導体層44より大きな電子親和力とエネ
ルギーギャップの和を有し、かつ例えば高純度の第3の
半導体層、46及び47はオーミック領域、48は制御電極で
ある。
第4図(b)は、第4図(a)に示した本発明にかか
る半導体装置において、熱平衡状態下における制御電極
48直下でのエネルギーバンド図の一例である。ここで、
EVは価電子帯上端のエネルギー準位を示している。
本発明による半導体装置が、第1の発明の説明で示し
たキャリアに電子を用いた場合と原則的に同様の原理、
作用及び効果を有していることは言うまでもない。
(第一の実施例) 以下図示した実施例により本願の第一の発明について
具体的に説明する。本実施例における半導体装置の模式
的構造断面図は第1図(a)と同様である。第1図
(a)において、11は半絶縁性のGaAs基板を、12に不純
物密度が1×1015cm-3程度以下で、膜厚5000ÅのGaAs層
を、13にドナー不純物密度が3×1018cm-3程度で膜厚10
0Å程度のn型のGaAs層を、14に不純物密度が1×1015c
m-3程度以下で膜厚100ÅのGaAsを、15に不純物密度が1
×1015cm-3程度以下で膜厚200ÅのAl0.3Ga0.7Asを、16
及び17にAu/Ge/Niによるオーミック電極を、18にAlをそ
れぞれ用いる。
本実施例では、制御電極18に+1.4V程度まで電圧印加
が可能で最大の真性相互コンダクタンスとして約500mS/
nmを得た。また、最大の電流値も従来の1.5から2倍程
度を得た。更にゲート逆耐圧10V以上、ドレイン耐圧も2
0V程度と良好であった。従って、本発明によって、高耐
圧、高電流駆動能力有した高速な半導体装置を実現でき
ることが分る。尚、層15は、絶縁物例えばAl2O3でもよ
いが、界面準位の低減を十分計る必要がある。
(第2の実施例) 次に本願第一の発明による第2の実施例について具体
的に説明する。本実施例における半導体装置の模式的構
造断面図を第3図に示す。第3図において、11は半絶縁
性のGaAs基板を、12にアクセプタ不純物密度が1×1016
cm-3程度で膜厚5000Åのp型のGaAs層を、13にドナー不
純物密度が3×1018cm-3程度で膜厚200Å程度のn型のG
aAs層を、14に不純物密度が1×1015cm-3程度以下で膜
厚100ÅのGaAs層を、15に不純物密度が1×1015cm-3
度以下で膜厚100ÅのAl0.3Ga0.7As層を、31にドナー不
純物密度が2×1017cm-3程度で膜厚100Å程度のn型のG
aAs層を、32にアクセプタ不純物密度が3×1019cm-3
度で膜厚200Å程度のGaAs層を、16及び17にAu/Ge/Niに
よるオーミック電極を、18にWを用いる。また33は例え
ば5×1018cm-3程度のドナー不純物密度を有したn型の
領域でイオン注入あるいは気相エピタキシャル法などに
よる選択エピタキシャル層であり、寄生抵抗の低減が主
な狙いである。本実施例における基本原理は、実施例1
と同様であるが、バッファ層12を若干p型にすることに
より、短チォネル長化に伴うVTシフトを更に小さくして
いる。また、半導体層32は、p−n接合によって高いビ
ルトイン電圧を作り出し、例えばIC化を考えた場合の高
論理振巾を生み出すノーマリオフ型FETなどの実現に有
利である。また半導体層31はオーミック性を良好に保つ
ために設けたもので本発明の本質ではない。
本実施例においても、第一の実施例と同様な利点を有
した特性を実現できた。
尚、本発明においては例えば第2の実施例において第
2の半導体層14に第3の半導体15との電子親和力の差が
大きなInGaAs層などを用いて電子密度及び移動度の向上
を更に計り、素子特性の向上を実現できる。
(第3の実施例) 次に正孔とキャリアとして用いる第2の発明の一つの
実施例について説明する。本実施例における半導体装置
の模式的構造断面図は第4図(a)と同様である。本実
施例において、41は高抵抗GaAs基板を、42は不純物密度
が1×1015cm-3程度以下で膜厚約1μmのGe、43にアク
セプタ不純物密度が3×1018cm-3程度で膜厚100Å程度
のp型のGeを、44に不純物密度が1×1015cm-3程度以下
で膜厚100Å程度のGeを、45に不純物密度が1×1015cm
-3程度以下で膜厚200Å程度のGaAsを、46及び47にAu/Zn
によるオーミック電極を、48にAlによる電極を用いる。
本実施例においては、VFBより負側の制御電圧(VG<V
FB)を印加することにより高密度の正孔層が形成され
る。本実施例においても、高耐圧、高電流駆動能力の特
性を得た。
尚、本発明においても、電子チャネルを用いる第1の
発明の実施例で述べた内容は原則的にそのまま適用でき
ることは言うまでもない。
(発明の効果) 以上本発明によれば、表面電界を小さくできく為、高
耐圧化が計れ、またキャリアの蓄積層を低不純物密度の
半導体層内に形成できる為、高密度でしかも高移動度、
従って高電流駆動能力を有した、高速で高周波特性にも
優れた半導体装置が実現でき、本発明の効果は極めて大
きい。
【図面の簡単な説明】
第1図(a)及び第4図(a)は本発明の半導体装置の
基本的構造の一例を示す模式的断面図、第1図(b)、
第2図及び第4図(b)はエネルギーバンド図、第3図
は第1の発明の実施例2における模式的構造断面図であ
る。 11及び41……高抵抗基板 12及び42……バッファ層 13……n型の第1の半導体層 43……p型の第1の半導体層 14及び44……第2の半導体層 15及び45……第3の半導体層 21……高密度電子層 16,17,46及び47……オーミック領域 18及び48……制御電極 EC……伝導帯下端のエネルギー準位 EV……価電子帯上端のエネルギー準位 EF……フェルミ準位

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】n型の第1の半導体層上に、低不純物密度
    の第2の半導体層と、該第2の半導体より小さい電子親
    和力を有する低不純物密度の第3の半導体層が順次設け
    られ、更に該第3の半導体層上に制御電極を設け、該制
    御電極を挟んで、該第1の半導体層及び該第2の半導体
    層と電気的に接続した少くとも2つのオーミック性領域
    を設けたことを特徴とする半導体装置。
  2. 【請求項2】p型の第1の半導体層上に、低不純物密度
    の第2の半導体層と、第2の半導体より大きい電子親和
    力とエネルギーギャップの和を有する低不純物密度の第
    3の半導体層が順次設けられ、更に該第3の半導体層上
    に制御電極を設け、該制御電極を挟んで、該第1の半導
    体層及び該第2の半導体層と電気的に接続した少なくと
    も2つのオーミック性領域を設けたことを特徴とする半
    導体装置。
JP61119458A 1986-05-23 1986-05-23 半導体装置 Expired - Lifetime JPH084138B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP61119458A JPH084138B2 (ja) 1986-05-23 1986-05-23 半導体装置
DE3750310T DE3750310T2 (de) 1986-05-23 1987-05-20 Heteroübergangs-Feldeffektanordnung.
EP87107361A EP0246641B1 (en) 1986-05-23 1987-05-20 Heterojunction field-effect device
US07/052,308 US4807001A (en) 1986-05-23 1987-05-21 Heterojunction field-effect device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61119458A JPH084138B2 (ja) 1986-05-23 1986-05-23 半導体装置

Publications (2)

Publication Number Publication Date
JPS62274783A JPS62274783A (ja) 1987-11-28
JPH084138B2 true JPH084138B2 (ja) 1996-01-17

Family

ID=14761864

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61119458A Expired - Lifetime JPH084138B2 (ja) 1986-05-23 1986-05-23 半導体装置

Country Status (4)

Country Link
US (1) US4807001A (ja)
EP (1) EP0246641B1 (ja)
JP (1) JPH084138B2 (ja)
DE (1) DE3750310T2 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01132170A (ja) * 1987-11-18 1989-05-24 Toshiba Corp 電界効果トランジスタ
US4980750A (en) * 1987-12-29 1990-12-25 Nec Corporation Semiconductor crystal
JP2716136B2 (ja) * 1988-01-14 1998-02-18 日本電気株式会社 半導体装置
EP0334006A1 (en) * 1988-02-22 1989-09-27 Siemens Aktiengesellschaft Stacked channel heterojunction fet
US5021841A (en) * 1988-10-14 1991-06-04 University Of Illinois Semiconductor device with controlled negative differential resistance characteristic
US5227644A (en) * 1989-07-06 1993-07-13 Nec Corporation Heterojunction field effect transistor with improve carrier density and mobility
US5055891A (en) * 1990-05-31 1991-10-08 Hewlett-Packard Company Heterostructure transistor using real-space electron transfer
US5081511A (en) * 1990-09-06 1992-01-14 Motorola, Inc. Heterojunction field effect transistor with monolayers in channel region
US5124762A (en) * 1990-12-31 1992-06-23 Honeywell Inc. Gaas heterostructure metal-insulator-semiconductor integrated circuit technology
JP3135939B2 (ja) * 1991-06-20 2001-02-19 富士通株式会社 Hemt型半導体装置
JP2001284576A (ja) * 2000-03-30 2001-10-12 Toshiba Corp 高電子移動度トランジスタ及びその製造方法
US9040398B2 (en) * 2006-05-16 2015-05-26 Cree, Inc. Method of fabricating seminconductor devices including self aligned refractory contacts
US8541773B2 (en) 2011-05-02 2013-09-24 Intel Corporation Vertical tunneling negative differential resistance devices

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57208174A (en) * 1981-06-17 1982-12-21 Hitachi Ltd Semiconductor device
EP0067721B1 (en) * 1981-06-17 1989-04-26 Hitachi, Ltd. Heterojunction semiconductor device
JPS58188165A (ja) * 1982-04-28 1983-11-02 Nec Corp 半導体装置
JPH0624208B2 (ja) * 1982-07-29 1994-03-30 日本電気株式会社 半導体装置
JPS5932173A (ja) * 1982-08-16 1984-02-21 Toshiba Corp 電界効果トランジスタの製造方法
JPS59207667A (ja) * 1983-05-11 1984-11-24 Hitachi Ltd 半導体装置
JPS59210672A (ja) * 1983-05-16 1984-11-29 Hitachi Ltd 半導体装置
JPS6021572A (ja) * 1983-07-15 1985-02-02 Hitachi Ltd 半導体装置
US4641161A (en) * 1984-09-28 1987-02-03 Texas Instruments Incorporated Heterojunction device
JPS61161773A (ja) * 1985-01-11 1986-07-22 Matsushita Electric Ind Co Ltd 電界効果トランジスタ
JPS61176160A (ja) * 1985-01-31 1986-08-07 Hitachi Ltd 電界効果トランジスタ
US4616242A (en) * 1985-05-08 1986-10-07 International Business Machines Corporation Enhancement and depletion mode selection layer for field effect transistor

Also Published As

Publication number Publication date
DE3750310T2 (de) 1995-03-02
JPS62274783A (ja) 1987-11-28
EP0246641B1 (en) 1994-08-03
EP0246641A2 (en) 1987-11-25
DE3750310D1 (de) 1994-09-08
US4807001A (en) 1989-02-21
EP0246641A3 (en) 1988-05-18

Similar Documents

Publication Publication Date Title
US4471366A (en) Field effect transistor with high cut-off frequency and process for forming same
US4835581A (en) Electron gas hole gas tunneling transistor device
JPH05110086A (ja) トンネルトランジスタ
JP2604349B2 (ja) 半導体装置
JPH024140B2 (ja)
JPH084138B2 (ja) 半導体装置
JPS5922367A (ja) 半導体装置
US4903091A (en) Heterojunction transistor having bipolar characteristics
JPH0312769B2 (ja)
JPS61147577A (ja) 相補型半導体装置
JPH08255898A (ja) 半導体装置
JP2800675B2 (ja) トンネルトランジスタ
JPH084139B2 (ja) 半導体装置
EP0283878A1 (en) Field effect transistor
JPH08316461A (ja) 電界効果型半導体装置
JPH0789584B2 (ja) 半導体装置
JP3053862B2 (ja) 半導体装置
JPH0620142B2 (ja) 半導体装置
JPS62209866A (ja) 半導体装置
JP2655594B2 (ja) 集積型半導体装置
JPS62248263A (ja) 半導体装置
JPH0714056B2 (ja) 半導体装置
EP0237029A2 (en) A heterojunction field effect device operable at a high output current with a high withstand voltage
JP2659181B2 (ja) 半導体装置
JP2740166B2 (ja) 半導体積層構造

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term