JPH08242416A - ディスプレイ装置 - Google Patents
ディスプレイ装置Info
- Publication number
- JPH08242416A JPH08242416A JP7043975A JP4397595A JPH08242416A JP H08242416 A JPH08242416 A JP H08242416A JP 7043975 A JP7043975 A JP 7043975A JP 4397595 A JP4397595 A JP 4397595A JP H08242416 A JPH08242416 A JP H08242416A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- power supply
- signal
- control circuit
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/63—Generation or supply of power specially adapted for television receivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/005—Power supply circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Remote Sensing (AREA)
- Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Television Receiver Circuits (AREA)
- Synchronizing For Television (AREA)
- Details Of Television Scanning (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
とし、電源誤動作のないディスプレイ装置を得る。 【構成】 映像信号を増幅し陰極線管5に出力する映像
増幅回路1、同期分離回路2、偏向回路3、高圧回路
7、同期分離回路2からの同期信号の有無を判別して出
力するとともに、必要に応じて常に同期信号無しの出力
を出させる同期信号制御スイッチ11を有する同期信号
制御回路9、この同期信号制御回路9の出力(駆動信
号)により電源回路6を開閉する電源制御回路10、及
び電源端に接続された電源スイッチ8を備え、同期分離
回路2、同期信号制御回路9及び電源制御回路10には
電源スイッチ8から直接電源が供給され、その他の回路
には電源回路6から電源が供給されるようなされてい
る。
Description
て表示する陰極線管(以下CRTと呼ぶ)を用いたディ
スプレイ装置に関するものである。
号公報に示された従来のCRTディスプレイ装置の一例
を示すブロック図で、図において、1は映像信号SIを
増幅し、CRT5に出力する映像増幅回路、2は映像信
号SI中の同期信号を分離して取り出す同期分離回路、
3はこの同期分離回路2より出力する同期信号に同期し
た鋸歯状波電流をCRT5の偏向コイル4に流す偏向回
路、7は偏向回路3の出力を入力してCRT5に高電圧
を供給する高圧回路、6は主回路である上記1、2、
3、7に電源電圧を供給する電源回路、8は電源入力V
Iの入り切りを行う電源スイッチ、27は映像信号SI
中の同期信号を検出する同期検出回路、10はこの同期
検出回路27により検出された同期信号により電源回路
6を開閉する電源制御回路である。
が入力しているときは、映像信号SI中の同期信号が同
期検出回路27により検出され、この検出された同期信
号により電源制御回路10が動作せしめられて電源回路
6に電源入力VIが印加され、主な回路1、2、3、7
が電源供給を受けて動作することになる。一方、映像信
号SIが入力していないときは、同期検出回路27によ
り、映像信号SI中の同期信号が検出されないので、電
源回路6には電源入力VIが印加されず、同期検出回路
27以外の回路は動作することがない。
あっては、同期検出回路27により映像信号SI中の同
期信号を検出して、この検出された同期信号により電源
制御回路10の動作を入り切りしているので、回路構成
が複雑化するだけでなく、同期信号がなくなるまで電源
が断とならずに放置されたり、同期信号が誤って復帰す
ると、自動的に電源回路6が動作し、そのまま放置され
る、等の問題点があった。もちろん、従来装置におい
て、電源スイッチを切ると動作を完全に停止することが
できるのであるが、この場合、必要時の再起動に時間が
長くかかるため、電源スイッチはなるべく切りたくない
という要望があった。
るためになされたもので、同期信号を制御する外部スイ
ッチを設けることにより、誤って電源が入ることを防止
し、かつ、再起動時の速応性を得るものである。
レイ装置は、映像信号を増幅し陰極線管に出力する映像
増幅回路、映像信号中の同期信号を分離して取り出す同
期分離回路、この同期分離回路の出力に同期した鋸歯状
波電流を上記陰極線管の偏向コイルに流す偏向回路、こ
の偏向回路からの出力を入力して上記陰極線管に高電圧
を供給する高圧回路、上記同期信号分離回路からの同期
信号の有無を判別して出力するとともに、必要に応じて
常に同期信号無しの出力を出させる同期信号制御スイッ
チを有する同期信号制御回路、この同期信号制御回路の
出力(駆動信号)により電源回路を開閉する電源制御回
路、及び電源入力端に接続された電源スイッチを備え、
上記同期分離回路、同期信号制御回路並びに電源制御回
路には上記電源スイッチから直接電源が供給され、その
他の回路には上記電源回路から電源が供給されるような
されている。
は、同期信号制御回路からの駆動信号により、正電源制
御用トランジスタと負電源制御用トランジスタとを同時
に制御するようなされ、上記正電源及び負電源からなる
電源回路から電源が負荷に供給されるようになされてい
る。
信号制御回路からの駆動信号により制御されるフォトト
ランジスタにより制御されるようなされている。
クタと駆動回路とからなり、上記セレクタのセレクトポ
ートは同期信号制御スイッチに、1つの入力は一定レベ
ル(TTLレベル)に、もう1つの入力は同期信号に、
また、出力は上記駆動回路にそれぞれ接続されている。
号制御スイッチを動作させない(オフ)ときは、同期信
号制御回路からの同期信号「有り」「無し」の駆動信号
で電源制御回路が制御されるが、同期信号制御スイッチ
を動作させる(オン)と、同期信号の有無にかかわらず
同期信号制御回路からは同期信号「無し」の駆動信号が
電源制御回路に与えられるため、電源回路には電源入力
が与えられず、同期信号制御回路と同期分離回路以外の
回路は動作することがない。従って、同期信号制御スイ
ッチの操作により、電源の誤動作を防止することができ
る。
る。図1はこの発明の実施例1を示すブロック回路図
で、1は映像信号SIを増幅してCRT5に出力する映
像増幅回路、2は映像信号SI中の同期信号を分離して
取り出す同期分離回路、3はこの同期分離回路2より出
力する同期信号に同期した鋸歯状波電流をCRT5の偏
向コイル4に流す偏向回路、7は偏向回路3の出力を入
力してCRT5に高電圧を供給する高圧回路、6は上記
各回路1、3、7に電源電圧を供給する電源回路、8は
電源入力VIの入り切りを行う電源スイッチである。9
は映像信号SI中の同期信号を検出するとともに、外部
スイッチ11により同期信号が制御される同期信号制御
回路、10はこの同期信号制御回路9により制御され、
電源回路6を開閉する電源制御回路である。
源回路6の一例を示すもので、14は同期信号制御回路
9からの駆動信号AIが印加される駆動トランジスタ、
15はこの駆動トランジスタ14により制御される正電
源制御トランジスタで、正電源12(電圧+Vcc1)
がそのエミッタに接続され、エミッタ、ベース間に抵抗
13(抵抗値R1)が挿入されている。19は同期信号
制御回路9からの駆動信号AIが印加される駆動フォト
トランジスタ、20はこの駆動フォトトランジスタ19
により制御される負電源制御トランジスタで、負電源1
7(電圧−Vcc1)がそのコレクタに接続されてい
る。18は上記トランジスタ20のエミッタ、ベース間
に接続された抵抗(抵抗値R2)、22は−Vcc1>
−Vcc2の関係にある負電源(電圧−Vcc2)、2
3は負荷回路で、これは映像増幅回路1、偏向回路3、
高圧回路7等の電源部である。
細を示すブロック回路図であり、25は同期信号の有無
の判断を出力する2入力セレクタ、26は同期信号の有
無の判断となる駆動信号AIを電源制御回路10に伝え
る駆動回路、11は同期信号を制御する外部スイッチ、
24はハイレベル(TTLレベル)プルアップ抵抗であ
る。
て、同期信号制御用の外部スイッチ11がオフ状態にあ
るとき、同期信号が同期信号制御回路9により「有り」
と判断されたとき、この「有り」と判断された同期信号
に対応する駆動信号AIにより電源制御回路10が動作
せしめられて、電源回路6に電源入力VIが印加され、
主な回路1、3、7が動作することになる。一方、外部
スイッチ11がオン状態のときは、同期信号の有無にか
かわらず同期信号制御回路9により同期信号「無し」と
判断され、電源回路6には電源入力VIは印加されず、
同期信号制御回路9と同期分離回路2以外の回路は動作
することがない。即ち、外部スイッチ11がオフ状態で
あるときにのみ、同期信号が「有り」と判断され、電源
制御回路10を動作させ、電源回路6に電源入力VIを
印加し、全ての回路1、2、3、6、7、9、10を動
作させることになる。
電源回路6は、図2に示すように、同期信号の有無を判
断する駆動信号AIがハイ信号(TTLレベル)、つま
り同期信号が「有り」と判断されたとき、駆動トランジ
スタ14及び駆動フォトトランジスタ19が導通し、正
電源12がエミッタに接続されているトランジスタ1
5、及び負電源17がコレクタに接続されているトラン
ジスタ20がそれぞれ導通する。次いで、正電源電流i
1及び負電源電流i2が流れ、抵抗13により正電源1
2、また、抵抗18により負電源17が検出され、これ
らがそれぞれ負荷回路23に供給されることになる。
AIがロー信号(TTLレベル)、つまり同期信号「無
し」と判断されたときは、駆動トランジスタ14及び駆
動フォトトランジスタ19がともに非導通となり、正電
源12及び負電源17がともに検出されず、負荷回路2
3にこれら電源が供給されることはない。即ち、同期信
号の有無を判別する駆動信号AIがハイ信号(TTLレ
ベル)、つまり同期信号「有り」と判断されたときにの
み、正電源12及び負電源17の両方が同時に負荷回路
23に供給されることになる。
がオフ状態のとき、2入力セレクタ25において、プル
アップ抵抗24により、同期信号が選択され、同期信号
が「有り」と判断され、駆動回路26の出力に駆動信号
AIとしてハイ信号(TTLレベル)が出力されること
になる。一方外部スイッチ11がオンのときは、同期信
号が選択されず、映像信号SI中の同期信号が「無し」
と判断され、駆動回路26の出力に駆動信号AIとして
ロー信号(TTLレベル)が出力されることになる。即
ち、外部スイッチ11がオフ状態のときにのみ、駆動回
路26の出力に駆動信号AIとしてハイ信号(TTLレ
ベル)が出力されることになる。従って、同期信号制御
スイッチ11をオン、オフすることにより、電源の誤動
作を防止できる。
信号制御用の外部スイッチを操作する使用者の意志で直
接電源を断とすることができるようになり、装置の不使
用時の電源の放置防止、電力の節電化、高圧回路の動作
による危険防止、装置の寿命の延長、同期信号の自動復
帰による電源回路の誤動作の防止、再起動時の速応性を
図ることができ、数多くのCRTディスプレイ装置を使
用したシステムでは特に有効となる。
正電源制御回路と負電源制御回路の2系統を同時に制御
する構成としているので、正負複数の電源の負荷回路へ
の供給を同時に制御することができ、装置で使われる全
ての電源電力の省力化を図ることができる。
は、スイッチ素子としてフォトトランジスタを使用した
回路を採用したので、安価にでき、応答速度の改善を図
ることができる。
は、使用者の意志を直接伝える同期信号制御スイッチを
外部スイッチとして備え、これを2入力セレクタと組み
合わせて構成しているので、回路構成の簡素化、応答速
度の改善を図ることができる。
ある。
回路図である。
図である。
4 偏向コイル、5 CRT、6 電源回路、7 高圧
回路、8 電源スイッチ、9 同期信号制御回路、10
電源制御回路、11 同期信号制御スイッチ、12
正電源、13、18 抵抗、14、15、20 トラン
ジスタ、17、22 負電源、19 フォトトランジス
タ、負荷回路、24 抵抗、25 2入力セレクタ、2
6 駆動回路。
Claims (4)
- 【請求項1】 映像信号を増幅し陰極線管に出力する映
像増幅回路、映像信号中の同期信号を分離して取り出す
同期分離回路、この同期分離回路の出力に同期した鋸歯
状波電流を上記陰極線管の偏向コイルに流す偏向回路、
この偏向回路からの出力を入力して上記陰極線管に高電
圧を供給する高圧回路、上記同期分離回路で得られた同
期信号の有無を判別して出力するとともに、必要に応じ
て常に同期信号無しの出力を出させる同期信号制御スイ
ッチを有する同期信号制御回路、この同期信号制御回路
の出力(駆動信号)により電源回路を開閉する電源制御
回路、及び電源入力端に接続された電源スイッチを備
え、上記同期分離回路、同期信号制御回路並びに電源制
御回路には上記電源スイッチから直接電源が供給され、
その他の回路には上記電源回路から電源が供給されるよ
うなされたことを特徴とするディスプレイ装置。 - 【請求項2】 電源制御回路は、同期信号制御回路から
の駆動信号により、正電源制御用トランジスタと負電源
制御用トランジスタとを同時に制御するようなされ、上
記正電源及び負電源からなる電源回路から負荷に電源が
供給されるようになされたことを特徴とする請求項1記
載のディスプレイ装置。 - 【請求項3】 負電源制御用トランジスタは、同期信号
制御回路からの駆動信号により制御されるフォトトラン
ジスタにより制御されるようなされたことを特徴とする
請求項2記載のディスプレイ装置。 - 【請求項4】 同期信号制御回路は、2入力のセレクタ
と駆動回路とからなり、上記セレクタのセレクトポート
は同期信号制御スイッチに、1つの入力は一定レベル
(TTLレベル)に、もう1つの入力は同期信号に、ま
た、出力は上記駆動回路にそれぞれ接続されていること
を特徴とする請求項1乃至請求項3のいずれか一項記載
のディスプレイ装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04397595A JP3361909B2 (ja) | 1995-03-03 | 1995-03-03 | ディスプレイ装置 |
US08/523,525 US5671017A (en) | 1995-03-03 | 1995-09-01 | Display unit including circuit for controlling connection to a power source based on presence or absence of a sync signal |
DE19534729A DE19534729C2 (de) | 1995-03-03 | 1995-09-19 | Anzeigeeinheit |
KR1019950033237A KR100191095B1 (ko) | 1995-03-03 | 1995-09-30 | 디스플레이 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04397595A JP3361909B2 (ja) | 1995-03-03 | 1995-03-03 | ディスプレイ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH08242416A true JPH08242416A (ja) | 1996-09-17 |
JP3361909B2 JP3361909B2 (ja) | 2003-01-07 |
Family
ID=12678728
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP04397595A Expired - Fee Related JP3361909B2 (ja) | 1995-03-03 | 1995-03-03 | ディスプレイ装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5671017A (ja) |
JP (1) | JP3361909B2 (ja) |
KR (1) | KR100191095B1 (ja) |
DE (1) | DE19534729C2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100474256B1 (ko) * | 1997-03-11 | 2005-07-07 | 삼성전자주식회사 | 기울기보정용코일의소비전력제어회로 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW421772B (en) * | 1996-07-11 | 2001-02-11 | Samsung Electronics Co Ltd | Cathode ray tube display apparatus |
KR100222079B1 (ko) * | 1996-10-17 | 1999-10-01 | 윤종용 | 모니터보호장치 |
JPH11122506A (ja) * | 1997-10-16 | 1999-04-30 | Fujitsu Ltd | 映像信号処理回路およびコンピュータシステム |
JP2000020185A (ja) * | 1998-06-30 | 2000-01-21 | Sony Corp | 表示装置 |
US6339314B1 (en) | 2000-12-27 | 2002-01-15 | Philips Electronics North America Corporation | Battery charger circuit with low standby power dissipation |
KR100801153B1 (ko) * | 2001-12-31 | 2008-02-05 | 엘지.필립스 엘시디 주식회사 | 횡전계방식 액정표시장치용 어레이기판과 그 제조방법 |
US7000127B2 (en) * | 2002-04-30 | 2006-02-14 | Dell Products L.P. | Power saving circuit for display system |
JP2012019381A (ja) * | 2010-07-08 | 2012-01-26 | Sony Corp | 画像処理装置及び画像処理方法 |
JP5839942B2 (ja) * | 2011-11-04 | 2016-01-06 | ラピスセミコンダクタ株式会社 | 信号処理装置、半導体装置及び映像表示装置 |
JP2016218553A (ja) * | 2015-05-15 | 2016-12-22 | キヤノン株式会社 | 情報処理装置及びその制御方法、プログラム |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4749919A (en) * | 1982-05-10 | 1988-06-07 | Zenith Electronics Corporation | Shutdown circuit for video monitor |
JPH03214871A (ja) * | 1990-01-19 | 1991-09-20 | Kokusai Electric Co Ltd | Crtディスプレイ装置 |
US5089754A (en) * | 1990-04-30 | 1992-02-18 | Thomson Consumer Electronics, Inc. | Protection circuit for a cathode ray tube |
DE69120756T2 (de) * | 1990-09-26 | 1996-12-05 | Matsushita Electric Ind Co Ltd | Stromversorgungsgerät für Fernsehempfänger und damit ausgestatteter Fernsehempfänger |
GB9113924D0 (en) * | 1991-06-27 | 1991-08-14 | Thomson Consumer Electronics | Fault protection using microprocessor power up reset |
US5389952A (en) * | 1992-12-02 | 1995-02-14 | Cordata Inc. | Low-power-consumption monitor standby system |
US5555032A (en) * | 1994-05-09 | 1996-09-10 | Weltrend Semiconductor, Inc. | Integrated circuit for economizing power consumption of a monitor by using two reference values for discrminating the input signal |
-
1995
- 1995-03-03 JP JP04397595A patent/JP3361909B2/ja not_active Expired - Fee Related
- 1995-09-01 US US08/523,525 patent/US5671017A/en not_active Expired - Fee Related
- 1995-09-19 DE DE19534729A patent/DE19534729C2/de not_active Expired - Fee Related
- 1995-09-30 KR KR1019950033237A patent/KR100191095B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100474256B1 (ko) * | 1997-03-11 | 2005-07-07 | 삼성전자주식회사 | 기울기보정용코일의소비전력제어회로 |
Also Published As
Publication number | Publication date |
---|---|
KR100191095B1 (ko) | 1999-06-15 |
JP3361909B2 (ja) | 2003-01-07 |
KR960036533A (ko) | 1996-10-28 |
DE19534729A1 (de) | 1996-09-12 |
US5671017A (en) | 1997-09-23 |
DE19534729C2 (de) | 1998-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3361909B2 (ja) | ディスプレイ装置 | |
JPH07203302A (ja) | ビデオ信号の自動選択回路 | |
JPH01257893A (ja) | 電源装置 | |
JPH077679A (ja) | 映像信号切換装置 | |
JPH07154716A (ja) | 映像信号表示装置 | |
US5812120A (en) | BNC/D-sub signal auto-selection circuit | |
JPH0795495A (ja) | パワーセーブ回路 | |
JPH0556433A (ja) | カメラアダプタ装置 | |
JPH0593955A (ja) | プロジエクタ装置 | |
KR100307447B1 (ko) | 영상투영상태에따른자동편향절체장치를구비한프러젝션장치 | |
JPH10336538A (ja) | テレビジョン受信機 | |
JPH0830248A (ja) | 省電力型映像表示システム | |
KR960001153B1 (ko) | 무신호시 온-스크린 디스플레이 표시장치 | |
JP3344041B2 (ja) | 映像表示装置 | |
KR950007872B1 (ko) | 오디오/비디오 자동 절환장치 및 방법 | |
JPH06110396A (ja) | Crtディスプレイ装置およびその電源制御方法 | |
KR970002367B1 (ko) | 비엔씨/디-서브 자동 선택 오동작 방지 회로 | |
KR960016385B1 (ko) | 텔레비전리모콘의 원터치자동채널입력방법 | |
KR0164527B1 (ko) | 동기신호의 입력 극성 제어 회로 | |
JPH08340500A (ja) | コンピュータ内蔵テレビ受像機 | |
KR20010094423A (ko) | 다중입력 모니터의 전력소모 제어장치 및 방법 | |
JPH07219687A (ja) | 省電力モード制御回路 | |
JP2000069379A (ja) | テレビ受信装置 | |
KR19990043803A (ko) | 비디오 입력에 따른 텔레비전의 전원 제어방법 | |
JPH09102751A (ja) | 音声ミュート回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081018 Year of fee payment: 6 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081018 Year of fee payment: 6 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091018 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091018 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101018 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111018 Year of fee payment: 9 |
|
LAPS | Cancellation because of no payment of annual fees |