JPH0793436B2 - 縦型mosfet - Google Patents
縦型mosfetInfo
- Publication number
- JPH0793436B2 JPH0793436B2 JP1295931A JP29593189A JPH0793436B2 JP H0793436 B2 JPH0793436 B2 JP H0793436B2 JP 1295931 A JP1295931 A JP 1295931A JP 29593189 A JP29593189 A JP 29593189A JP H0793436 B2 JPH0793436 B2 JP H0793436B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- conductivity type
- epitaxial layer
- well region
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000009792 diffusion process Methods 0.000 claims description 19
- 239000004065 semiconductor Substances 0.000 claims description 13
- 239000000758 substrate Substances 0.000 claims description 11
- 239000012535 impurity Substances 0.000 claims description 2
- 230000015556 catabolic process Effects 0.000 description 12
- 230000003071 parasitic effect Effects 0.000 description 9
- 230000006378 damage Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7811—Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0873—Drain regions
- H01L29/0878—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7803—Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
- H01L29/7808—Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a breakdown diode, e.g. Zener diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0626—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a localised breakdown region, e.g. built-in avalanching region
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
【発明の詳細な説明】 (イ)産業上の利用分野 本発明はアバランシェ降伏による破壊耐量を増大した縦
型MOSFETに関する。
型MOSFETに関する。
(ロ)従来の技術 縦型MOSFETは、第3図に示すように、底部に高濃度N+型
層(1)を有するN-型シリコン基板(2)をドレインと
して、その表面上に所定の間隔でゲート電極(ポリSiゲ
ート)(3)が配置され、このゲート電極(3)の下に
チャンネル部を作るように基体(2)表面にP型拡散領
域(4)とN+型ソース領域(5)を形成したもので、ゲ
ートへの電圧印加によってゲート下のP型拡散領域
(4)(チャンネル部)を通るドレイン電流IDSを制御
するようにMOSFETを動作させるものである(例えば、特
開昭63−260176号公報)。(6)はAl電極、(7)はガ
ードリングである。
層(1)を有するN-型シリコン基板(2)をドレインと
して、その表面上に所定の間隔でゲート電極(ポリSiゲ
ート)(3)が配置され、このゲート電極(3)の下に
チャンネル部を作るように基体(2)表面にP型拡散領
域(4)とN+型ソース領域(5)を形成したもので、ゲ
ートへの電圧印加によってゲート下のP型拡散領域
(4)(チャンネル部)を通るドレイン電流IDSを制御
するようにMOSFETを動作させるものである(例えば、特
開昭63−260176号公報)。(6)はAl電極、(7)はガ
ードリングである。
斯る縦型MOSFETは、大電流高速スイッチングが可能なの
で、モータ制御、スイッチングレギュレータ、CRT偏向
用として多用されている。
で、モータ制御、スイッチングレギュレータ、CRT偏向
用として多用されている。
(ハ)発明が解決しようとする課題 しかしながら、第4図のようにリアクトル負荷(8)を
MOSトランジスタ(9)でスイッチングする場合、コイ
ル負荷(8)を遮断した瞬間に高い電流変化率di/dtで
大きなサージ電圧(10)が発生し、このようなサージ電
圧がMOSトランジスタ(9)のソース・ドレイン間に印
加されることによりMOSトランジスタ(9)は容易にア
バランシェ領域まで印加される。
MOSトランジスタ(9)でスイッチングする場合、コイ
ル負荷(8)を遮断した瞬間に高い電流変化率di/dtで
大きなサージ電圧(10)が発生し、このようなサージ電
圧がMOSトランジスタ(9)のソース・ドレイン間に印
加されることによりMOSトランジスタ(9)は容易にア
バランシェ領域まで印加される。
アバランシェ領域まで印加されたMOSトランジスタ
(9)は、第5図に示すように主にP型拡散領域(4)
とN-型基板(2)とが形成する接合ダイオード(11)が
なだれ降伏することにより電流を吸収しようとする。と
ころが、MOSトランジスタ(9)はN+ソース領域(5)
をエミッタ、P型拡散領域(4)をベース、N-型基体
(2)をコレクタとする寄生トランジスタ(12)が不可
避的に形成されてしまい、また、N+ソース領域(5)の
底部はピンチ構造となるため、ソース領域(5)とP型
拡散領域(4)とのPN接合はピンチ抵抗(13)により順
バイアスされる電位差に容易に達して寄生トランジスタ
(12)が導通してしまう。一旦寄生トランジスタ(12)
が導通すると、MOSトランジスタの阻止耐圧は寄生トラ
ンジスタ(12)のVCEOまで低下するので、アバランシェ
電流が制御がきかない状態で能動化したセルを流れ、結
果的に素子が破壊されてしまう現象がある。
(9)は、第5図に示すように主にP型拡散領域(4)
とN-型基板(2)とが形成する接合ダイオード(11)が
なだれ降伏することにより電流を吸収しようとする。と
ころが、MOSトランジスタ(9)はN+ソース領域(5)
をエミッタ、P型拡散領域(4)をベース、N-型基体
(2)をコレクタとする寄生トランジスタ(12)が不可
避的に形成されてしまい、また、N+ソース領域(5)の
底部はピンチ構造となるため、ソース領域(5)とP型
拡散領域(4)とのPN接合はピンチ抵抗(13)により順
バイアスされる電位差に容易に達して寄生トランジスタ
(12)が導通してしまう。一旦寄生トランジスタ(12)
が導通すると、MOSトランジスタの阻止耐圧は寄生トラ
ンジスタ(12)のVCEOまで低下するので、アバランシェ
電流が制御がきかない状態で能動化したセルを流れ、結
果的に素子が破壊されてしまう現象がある。
このように、従来の縦型MOSFETはアバランシェ降伏に対
して無防備であり、破壊に至り易い欠点があった。
して無防備であり、破壊に至り易い欠点があった。
(ニ)課題を解決するための手段 本発明は上記従来の欠点に鑑み成されたもので、MOSセ
ルのP型拡散領域(24)を囲むようにP型ウェル領域
(25)を設け、ウェル領域(25)をソース電極(32)に
接続すると共に、ウェル領域(25)の底部に高濃度埋込
層(33)を設けることにより、アバランシェ耐量を増大
した縦型MOSFETを提供するものである。
ルのP型拡散領域(24)を囲むようにP型ウェル領域
(25)を設け、ウェル領域(25)をソース電極(32)に
接続すると共に、ウェル領域(25)の底部に高濃度埋込
層(33)を設けることにより、アバランシェ耐量を増大
した縦型MOSFETを提供するものである。
(ホ)作用 本発明によれば、高濃度埋込層(33)を設けたことによ
り基板(21)周囲部分において空乏層(34)の伸びが抑
制され、その内部電界が部分的に高くなるので、MOSセ
ル内部のアバランシェ降伏電圧より周囲のアバランシェ
降伏電圧を小さくできる。すると、アバランシェ降伏は
先ず基板(21)周囲部分で発生し、その降伏電流は、ウ
ェル領域(25)を介してソース電極(32)に流れる。ウ
ェル領域(25)はP型拡散領域(24)と分離形成されて
いるので、前記降伏電流iがMOSセル内で寄生トランジ
スタを導通させることが無く、さらにウェル領域(25)
にはN+型ソース領域(29)が存在しないので、ウェル領
域(25)で寄生トランジスタ効果が生じることも無い。
従って、アバランシェ降伏電流iを積極的にウェル領域
(25)へ流すことによって、MOSセル部の破壊を防止で
きる。
り基板(21)周囲部分において空乏層(34)の伸びが抑
制され、その内部電界が部分的に高くなるので、MOSセ
ル内部のアバランシェ降伏電圧より周囲のアバランシェ
降伏電圧を小さくできる。すると、アバランシェ降伏は
先ず基板(21)周囲部分で発生し、その降伏電流は、ウ
ェル領域(25)を介してソース電極(32)に流れる。ウ
ェル領域(25)はP型拡散領域(24)と分離形成されて
いるので、前記降伏電流iがMOSセル内で寄生トランジ
スタを導通させることが無く、さらにウェル領域(25)
にはN+型ソース領域(29)が存在しないので、ウェル領
域(25)で寄生トランジスタ効果が生じることも無い。
従って、アバランシェ降伏電流iを積極的にウェル領域
(25)へ流すことによって、MOSセル部の破壊を防止で
きる。
(ヘ)実施例 以下に本発明の一実施例を図面を参照しながら詳細に説
明する。第1図と第2図は夫々本発明の縦型MOSFETを示
す断面図と平面図である。
明する。第1図と第2図は夫々本発明の縦型MOSFETを示
す断面図と平面図である。
共通ドレインとなるシリコン半導体基体(21)は、裏面
電極形成用のN+型半導体層(22)と、N-型エピタキシャ
ル層(23)との2層構造から成る。エピタキシャル層
(23)の表面には、P型拡散領域(24)が形成され、そ
の周囲を取り囲むようにしてP型のウェル領域(25)が
形成されている。ウェル領域(25)の周囲には、これを
さらに取り囲むようにP型のガードリング(26)が幾重
にも形成される。(27)はN+型チャンネルストッパ、
(28)はフィールド電極である。
電極形成用のN+型半導体層(22)と、N-型エピタキシャ
ル層(23)との2層構造から成る。エピタキシャル層
(23)の表面には、P型拡散領域(24)が形成され、そ
の周囲を取り囲むようにしてP型のウェル領域(25)が
形成されている。ウェル領域(25)の周囲には、これを
さらに取り囲むようにP型のガードリング(26)が幾重
にも形成される。(27)はN+型チャンネルストッパ、
(28)はフィールド電極である。
P型拡散領域(24)の表面には、N+型ソース領域(29)
が形成され、ソース領域(29)とエピタキシャル層(2
3)表面で挟まれたP型拡散領域(24)の表面をチャン
ネル部とする。チャンネル部上には、シリコン酸化膜か
ら成るゲート絶縁膜(30)を介してポリシリコンのゲー
ト電極(31)が配置されている。尚、縦型MOSFETのパタ
ーンには、P型拡散領域(24)が点在しゲート電極(3
1)が格子状になるメッシュゲート型と、P型拡散領域
(24)が格子状になりゲート電極(31)が格子部分に点
在するマルチゲート型との2種類があり、第2図はマル
チゲート型のパターンを示している。
が形成され、ソース領域(29)とエピタキシャル層(2
3)表面で挟まれたP型拡散領域(24)の表面をチャン
ネル部とする。チャンネル部上には、シリコン酸化膜か
ら成るゲート絶縁膜(30)を介してポリシリコンのゲー
ト電極(31)が配置されている。尚、縦型MOSFETのパタ
ーンには、P型拡散領域(24)が点在しゲート電極(3
1)が格子状になるメッシュゲート型と、P型拡散領域
(24)が格子状になりゲート電極(31)が格子部分に点
在するマルチゲート型との2種類があり、第2図はマル
チゲート型のパターンを示している。
ウェル領域(25)の表面にはソース領域(29)も何も設
けない。これで、P型ウェル領域(25)はMOSセルとし
て動作できないフローティングの状態となる。マルチゲ
ート型の場合、個々に独立したゲート電極(31)は、櫛
歯状のアルミ電極によって共通接続され外部接続用の図
示せぬボンディングパッドに接続されている。P型拡散
領域(24)の表面には、P型拡散領域(24)とソース領
域(29)の両方にコンタクトするソース電極(32)が櫛
歯状に形成されて図示せぬソースボンディングパッドに
接続されている。
けない。これで、P型ウェル領域(25)はMOSセルとし
て動作できないフローティングの状態となる。マルチゲ
ート型の場合、個々に独立したゲート電極(31)は、櫛
歯状のアルミ電極によって共通接続され外部接続用の図
示せぬボンディングパッドに接続されている。P型拡散
領域(24)の表面には、P型拡散領域(24)とソース領
域(29)の両方にコンタクトするソース電極(32)が櫛
歯状に形成されて図示せぬソースボンディングパッドに
接続されている。
高濃度埋込層(33)は、基体(21)のN+型半導体層(2
2)とN-型エピタキシャル層(23)との境界部分に設け
られ、その境界から上下に一定厚みだけ拡散形成されて
いる。また、高濃度埋込層(33)は、MOSセル部分を除
き、少くともP型ウェル領域(25)の底部に位置するよ
うに選択的に設けられる。その埋込層(33)は、先ずN+
型半導体層(22)をウェハとし、この表面にアンチモン
(Sb)を選択的にデポジットし、ウェハ上に所望厚みの
エピタキシャル層(23)をエピタキシャル成長すること
で得られる。不純物濃度はエピタキシャル層(23)より
高いものとする。
2)とN-型エピタキシャル層(23)との境界部分に設け
られ、その境界から上下に一定厚みだけ拡散形成されて
いる。また、高濃度埋込層(33)は、MOSセル部分を除
き、少くともP型ウェル領域(25)の底部に位置するよ
うに選択的に設けられる。その埋込層(33)は、先ずN+
型半導体層(22)をウェハとし、この表面にアンチモン
(Sb)を選択的にデポジットし、ウェハ上に所望厚みの
エピタキシャル層(23)をエピタキシャル成長すること
で得られる。不純物濃度はエピタキシャル層(23)より
高いものとする。
高濃度埋込層(33)が上方向に拡散された結果、P型ウ
ェル領域(25)底部におけるエピタキシャル層(23)の
実質的な厚みt1は、MOSセル部のP型拡散領域(24)底
部におけるエピタキシャル層(23)の実施的な厚みt2よ
り小さくなる。従って、ウェル領域(25)の底部では空
乏層(34)の伸びが高濃度埋込層(33)に阻止されるこ
とになる。
ェル領域(25)底部におけるエピタキシャル層(23)の
実質的な厚みt1は、MOSセル部のP型拡散領域(24)底
部におけるエピタキシャル層(23)の実施的な厚みt2よ
り小さくなる。従って、ウェル領域(25)の底部では空
乏層(34)の伸びが高濃度埋込層(33)に阻止されるこ
とになる。
斯る構成の縦型MOSFETにおいて、ソース・ドレイン間に
リアクトル負荷の逆起電力によって逆方向電圧が印加さ
れた場合、高濃度埋込層(33)によって空乏層(34)の
伸びが抑制されるので、素子のアバランシェ降伏はMOS
セル部より先に埋込層(33)を設けた部分で発生し、そ
の降伏電流は、ウェル領域(25)にソース電極(32)が
コンタクトしているので、ウェル領域(25)を介してソ
ース電極(32)に流れる。ウェル領域(25)には寄生ト
ランジスタが存在しないので、この部分でラッチアップ
が生じるはずも無く、且つウェル領域(25)とP型拡散
領域(24)とは分離されているので、ウェル領域(25)
に流れたアバランシェ電流がMOS部分でラッチアップさ
せることも無い。従って、MOSセル部分において寄生ト
ランジスタを導通させることが無いので、素子を破壊か
ら保護できる。
リアクトル負荷の逆起電力によって逆方向電圧が印加さ
れた場合、高濃度埋込層(33)によって空乏層(34)の
伸びが抑制されるので、素子のアバランシェ降伏はMOS
セル部より先に埋込層(33)を設けた部分で発生し、そ
の降伏電流は、ウェル領域(25)にソース電極(32)が
コンタクトしているので、ウェル領域(25)を介してソ
ース電極(32)に流れる。ウェル領域(25)には寄生ト
ランジスタが存在しないので、この部分でラッチアップ
が生じるはずも無く、且つウェル領域(25)とP型拡散
領域(24)とは分離されているので、ウェル領域(25)
に流れたアバランシェ電流がMOS部分でラッチアップさ
せることも無い。従って、MOSセル部分において寄生ト
ランジスタを導通させることが無いので、素子を破壊か
ら保護できる。
(ト)発明の効果 以上の説明した通り、本発明によれば高濃度埋込層(3
3)を形成することによって、アバランシェ電流を積極
的にウェル領域(25)に流すので、MOSセルの寄生トラ
ンジスタを導通させることが無く、従って素子を破壊か
ら保護することができる利点を有する。
3)を形成することによって、アバランシェ電流を積極
的にウェル領域(25)に流すので、MOSセルの寄生トラ
ンジスタを導通させることが無く、従って素子を破壊か
ら保護することができる利点を有する。
第1図と第2図は夫々本発明を説明するための断面図と
平面図、第3図〜第5図は夫々従来例を説明するための
断面図、回路図、拡大断面図である。
平面図、第3図〜第5図は夫々従来例を説明するための
断面図、回路図、拡大断面図である。
Claims (2)
- 【請求項1】一導電型半導体基板の表面に形成したエピ
タキシャル層と、 前記エピタキシャル層の表面に形成した逆導電型の半導
体領域と、 前記半導体領域の表面に形成した一導電型のソース領域
と、 前記半導体領域のチャンネル部上に絶縁膜を介して配置
したゲート電極と、 前記半導体領域、ソース領域およびゲート電極からなる
単位セルを多数個並列接続したセル領域と、 前記セル領域を囲むように形成した逆導電型のウェル領
域と、 前記ウェル領域の更に外側を囲む逆導電型のガードリン
グ領域と、 前記ウェル領域下部の前記半導体基板と前記エピタキシ
ャル層との境界部分に形成した、前記エピタキシャル層
よりは高不純物濃度の一導電型埋込層と、 前記半導体領域とソース領域、および前記ウェル領域に
コンタクトするソース電極とを具備し、 前記半導体基板の表面から前記逆導電型半導体領域底部
までのエピタキシャル層の実質的な厚みより、前記埋込
層の表面から前記ウェル領域底部までのエピタキシャル
層の実質的な厚みを小さくしたことを特徴とする縦型MO
SFET。 - 【請求項2】前記逆導電型の拡散領域は前記エピタキシ
ャル層の表面に格子状に設けられその周囲を囲むように
前記ウェル領域が前記逆導電型拡散領域とは分離して設
けられていることを特徴とする請求項第1項に記載の縦
型MOSFET。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1295931A JPH0793436B2 (ja) | 1989-11-14 | 1989-11-14 | 縦型mosfet |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1295931A JPH0793436B2 (ja) | 1989-11-14 | 1989-11-14 | 縦型mosfet |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03155678A JPH03155678A (ja) | 1991-07-03 |
JPH0793436B2 true JPH0793436B2 (ja) | 1995-10-09 |
Family
ID=17826973
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1295931A Expired - Fee Related JPH0793436B2 (ja) | 1989-11-14 | 1989-11-14 | 縦型mosfet |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0793436B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4765104B2 (ja) * | 1998-11-11 | 2011-09-07 | 富士電機株式会社 | 超接合半導体素子の製造方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59149058A (ja) * | 1983-02-15 | 1984-08-25 | Matsushita Electric Works Ltd | Mos型トランジスタ |
JP2515745B2 (ja) * | 1986-07-14 | 1996-07-10 | 株式会社日立製作所 | 半導体装置の製造方法 |
JPS63138779A (ja) * | 1986-11-29 | 1988-06-10 | Nec Kansai Ltd | 半導体素子 |
-
1989
- 1989-11-14 JP JP1295931A patent/JPH0793436B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH03155678A (ja) | 1991-07-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2597412B2 (ja) | 半導体装置およびその製造方法 | |
JP2692350B2 (ja) | Mos型半導体素子 | |
US6407413B1 (en) | Semiconductor device with guard ring and Zener diode layer thereover | |
JP3346825B2 (ja) | 電力半導体素子及びその製造方法 | |
JPH0434311B2 (ja) | ||
JP2003224273A (ja) | 半導体装置 | |
JPH08306937A (ja) | 高耐圧半導体装置 | |
JPH02275675A (ja) | Mos型半導体装置 | |
US11264451B2 (en) | Semiconductor device exhibiting soft recovery characteristics | |
JP2003174169A (ja) | 半導体装置 | |
JPH07130996A (ja) | 高耐圧半導体素子 | |
JPS62176168A (ja) | 縦型mosトランジスタ | |
JP4122113B2 (ja) | 高破壊耐量電界効果型トランジスタ | |
JPH0851197A (ja) | 電流飽和特性を有するmos制御サイリスタ | |
WO1999056323A1 (fr) | Dispositif semi-conducteur et son procede de fabrication | |
JPH0465552B2 (ja) | ||
JP4177229B2 (ja) | 半導体装置とその製造方法 | |
JPH0888357A (ja) | 横型igbt | |
JP3297087B2 (ja) | 高耐圧半導体装置 | |
JPH03156977A (ja) | 縦型mosfet | |
JPH0793436B2 (ja) | 縦型mosfet | |
JPH03155167A (ja) | 縦型mosfet | |
JPH08130312A (ja) | 横型半導体装置およびその使用方法 | |
JPS6373670A (ja) | 導電変調型mosfet | |
JP2002141505A (ja) | 電界効果トランジスタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |