JPH0787472B2 - 位相同期制御方式 - Google Patents

位相同期制御方式

Info

Publication number
JPH0787472B2
JPH0787472B2 JP59085758A JP8575884A JPH0787472B2 JP H0787472 B2 JPH0787472 B2 JP H0787472B2 JP 59085758 A JP59085758 A JP 59085758A JP 8575884 A JP8575884 A JP 8575884A JP H0787472 B2 JPH0787472 B2 JP H0787472B2
Authority
JP
Japan
Prior art keywords
phase
signal
control
sampling
sampling signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59085758A
Other languages
English (en)
Other versions
JPS60229558A (ja
Inventor
光男 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP59085758A priority Critical patent/JPH0787472B2/ja
Publication of JPS60229558A publication Critical patent/JPS60229558A/ja
Publication of JPH0787472B2 publication Critical patent/JPH0787472B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2271Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals
    • H04L27/2272Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses only the demodulated signals using phase locked loops

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、位相同期式変復調装置において復調装置側の
受信側サンプリング信号の位相を変調装置側の送信側サ
ンプリング信号の位相に同期させる位相同期制御方式に
関するものである。
〔発明の技術的背景〕
従来の位相同期式変復調装置として、位相変調または振
幅変調された伝送信号(受信信号)を受信側サンプリン
グ信号の位相を送信側サンプリング信号の位相に同期さ
せて復調する変復調装置がある。
ここで、受信側サンプリング信号は、復調側の基準搬送
波を受信信号とは独立に発生する同期検波方式による復
調をディジタル信号処理で行う場合の基準搬送波に相当
するものである。そして、同期検波を行うには、受信信
号に対し位相差が既知の基準搬送波を必要とし、この既
知の基準搬送波を生成しなければならず、ディジタル信
号処理による復調を行う場合は、この復調側の既知の基
準搬送波に相当する受信サンプリング信号を送信側サン
プリング信号に位相同期させる必要がある。
第3図はこの種の復調装置の従来の構成を示す図であ
り、図示しない変調装置から出力された搬送波帯の信号
である受信信号RDは、分周器1から発生されるサンプリ
ング信号に基づきAD変換部2で順次サンプリングされて
ディジタル信号に変換される。この後、復調部3で復調
され、復調信号を外部に出力するとともに、さらにタイ
ミング抽出部4で送信側サンプリングタイミングと受信
側サンプリングタイミングとの位相差が抽出される。こ
の位相差を表す信号は、送信側サンプリングタイミング
を基準位相とした位相平面におけるベクトルを表す2つ
の信号(以下、I信号およびQ信号という)で構成さ
れ、第4図に示すようにθ=0の基準位相であるI軸と
で成す角度θで送信側サンプリングタイミングと受信側
サンプリングタイミングの位相差を表すようになってい
る。
そこで、送信側サンプリングタイミングと受信側サンプ
リングタイミングの位相を所定範囲内に収めて同期させ
るため、タイミング抽出部4で抽出されたI信号および
Q信号はタイミング制御回路5に入力され、このタイミ
ング制御回路5による分周器1の分周比制御に利用され
る。これにより、送信側サンプリングタイミングと受信
側サンプリングタイミングとの同期化が図られる。
ところで、従来、このような分周器の分周比制御による
サンプリング信号の位相同期化は次のようにして行われ
ていた。
すなわち、タイミング制御部5は第6図に示すようにI,
Q信号を受けた後、受信側サンプリングタイミングと送
信側サンプリングタイミングの位相差θが第4図の位相
平面を8分割した領域10〜17のうちどの領域に属するか
を判定し、領域10,14に属する場合はサンプリング信号S
Pの位相を に遅らせ、領域11,15に属する場合は 遅らせ、さらに領域12,16に属する場合は 進ませ、また領域13,17に属する場合は 進ませ、位相差θが第5図に示すように4つの領域18〜
21の範囲に収まるように制御する。この後、第5図の領
域20,21に制御された場合には、π(rad)の位相反転を
行うことにより、最終的に位相差θが領域18,19に収ま
るように制御する。
具体的には、タイミング制御部5は分周器1の分周比を
1/24,1/25,1/23のいずれかを選択制御し、この分周比で
の分周によりサンプリング信号SPの位相を だけ進ませるか、あるいは遅らせるという制御を6回あ
るいは18回繰返し行うことにより、位相差θが第5図の
領域18〜21で示される所定範囲に収まるように制御す
る。そして、領域20,21に制御された場合には、例えば
1シンボル当り4回のサンプリングを行っているなら
ば、基準サンプリング位置SPPを2サンプル時間2τだ
け遅らせる(SPP→2τ)ことによってπ(rad)の位相
反転を行う。
これによって、受信側サンプリングタイミングと送信側
サンプリングタイミングとの位相差が2π(rad)のど
の範囲にあっても領域18,19の に収まり、同期化が図られる。
〔背景技術の問題点〕
ところが上述した従来の位相同期制御においては、受信
側サンプリング信号SPの位相を最高で だけずらす必要があり、 の進相制御または遅相制御を18回繰返し実行しなければ
ならない。このため、位相の同期が図られるまでに長い
時間を必要とするという問題点がある。
〔発明の目的〕
本発明は上記欠点を除去し、位相同期を短時間で実現す
ることができる位相同期制御方式を提供することを目的
とする。
〔発明の概要〕
本発明は、受信側サンプリングタイミングと送信側サン
プリングタイミングとの位相差がπ/4〜3π/4(rad)
であれば、少なくとも受信側サンプリング信号のπ/2の
進相制御あるいは遅相制御を実行した後、予め設定され
た分周器の粗分周比の選択による進相制御または遅相制
御を予め設定された同一の連続繰り返し回数実行するこ
とにより、当該位相差が最終的に±π/8である同期許容
範囲内に収まるようにして上記目的を達成している。
〔発明の実施例〕
以下、実施例に基づき本発明を詳細に説明する。
第1図は本発明の一実施例を示すブロック図であり、従
来構成に対してタイミング制御部5から復調部に制御信
号CONTが新たに供給されている点が異なる。
この制御信号CONTは、1シンボルの基準サンプリング位
置を制御するための信号である。この構成において、AD
変換部2は、入力された受信信号RDを1シンボル当たり
4サンプル点のサンプリングを行い、各サンプリングタ
イミングで8ビットのディジタル信号に変換し、復調部
3は、この8ビットのディジタル信号を複素数演算して
I,Q座標に展開し、復調信号として外部の出力するとと
もに、この復調信号をタイミング抽出部4に出力する。
そして、タイミング抽出部4は、I,Q座標に展開された
複素数の変調信号から送信側サンプリング信号と受信側
サンプリング信号との基準サンプリング位置の位相差を
抽出し、I,Q信号としてタイミング制御部5に出力す
る。以下、第2図のフローチャートを参照して位相同期
までの動作を説明する。
まず、タイミング制御部5はタイミング抽出部4からI,
Q信号が供給されると、このI,Q信号によって受信側サン
プリングタイミングと送信側サンプリングタイミングと
の位相差θが第4図の位相平面を4分割する破線30,31
で作られる領域A〜Dのうちいずれに属するかを判定す
る。この判定の結果、位相差θがAあるいはCの領域に
属する場合には、制御信号CONTを発生して1シンボルの
基準サンプリング位置SPPを1サンプル時間τだけ遅ら
せる(SPP→+τ)。
これにより、位相差θが領域Aに属する場合は領域Dに
制御され、また、領域Cに属する場合は領域Bに制御さ
れる。
すなわち、位相差θがどのような場合であってもまず領
域BまたはDになるように位相制御される。
タイミング制御部5はこの制御を実行した後、従来と同
様に、分周器1の分周比を1/24,1/25,1/23のいずれかに
選択制御し、この分周比での分周比によりサンプリング
信号SPの位相を だけ進ませる、あるいは遅らせる制御を実行する。この
時、既に位相差θは基準サンプリング位置の制御によっ
て領域BまたはDにあるため、分周器1の分周動作の繰
返し回数を6回だけ行うのみで第5図で示した領域18〜
21に収まることになる。そして、領域20,21に制御され
た場合には従来と同様に、基準サンプリング位置を2サ
ンプル分だけ遅らせる(SPP→+2τ)ことによりπ(r
ad)の位相反転が行われる。この結果、位相差θを第5
図の領域18,19に収めることができる。
このように本実施例によれば、受信側サンプリングタイ
ミングと送信側サンプリングタイミングとの位相差θに
応じて最初に1/2π(rad)の位相制御を行った後、分周
器の分周動作による位相制御に移っているため、制御が
簡単になって同期化までの所要時間を大幅に短くするこ
とができる。例えば初期の位相差θが第4図の領域11に
あった場合、従来方式と本実施例の方式との分周回数の
差は12回であるため、サンプリング周波数が9600Hzの場
合、位相同期の所要時間の差tは となり、従来の1/3に短縮することができる。
〔発明の効果〕
以上の説明から明らかなように本発明によれば、送信側
と受信側とのサンプリングタイミングの位相同期を従来
の1/3の時間で実現できるという効果がある。また、制
御が簡単になり、制御のための処理時間も短くできると
いう効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
本発明における位相同期制御動作を示すフローチャー
ト、第3図は従来の変復調装置の構成を示すブロック
図、第4図および第5図は受信側と送信側のサンプリン
グタイミングの位相差を判定するための位相平面図、第
6図は従来の位相同期制御動作を示すフローチャートで
ある。 1……分周器、2……AD変換部、3……復調部、4……
タイミング抽出部、5……タイミング制御部。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】伝送信号の送信側サンプリング信号の基準
    サンプリング位置と受信側サンプリング信号の基準サン
    プリング位置との位相差を検出し、この検出した位相差
    が、2πラジアンを複数分割した分割領域のいづれに属
    するか判定し、この位相差が分割領域判定結果に応じて
    分周器の分周比を選択して受信側サンプリング信号の進
    相制御および遅相制御を複数回実行し、伝送信号の送信
    側サンプリング信号の基準サンプリング位置との位相差
    を所望の周期許容範囲に収めて受信側サンプリング信号
    の基準サンプリング位置の位相を同期させて伝送信号を
    サンプリングして復調する位相同期制御方式において、 前記分割領域判定結果が示す分割領域に対応させて前記
    受信側サンプリング信号の1サンプリング期間の整数倍
    の進相制御あるいは遅相制御をする第1の位相制御を行
    った後、 前記分割領域判定結果が示す分割領域に対応する前記分
    周器の予め設定された粗分周比により、予め設定された
    同一の連続繰り返し回数の位相制御を行う第2の位相制
    御を行って、前記所望の同期許容範囲内に前記受信側サ
    ンプリング信号の基準サンプリング位置を収め、 その後、前記粗分周比より小なる固定の分周比による微
    細な進相制御あるいは遅相制御を行うことにより、受信
    サンプリング信号の基準サンプリング位置を送信側サン
    プリング信号の基準サンプリング位置に同期される ことを特徴とする位相同期制御方式。
JP59085758A 1984-04-27 1984-04-27 位相同期制御方式 Expired - Lifetime JPH0787472B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59085758A JPH0787472B2 (ja) 1984-04-27 1984-04-27 位相同期制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59085758A JPH0787472B2 (ja) 1984-04-27 1984-04-27 位相同期制御方式

Publications (2)

Publication Number Publication Date
JPS60229558A JPS60229558A (ja) 1985-11-14
JPH0787472B2 true JPH0787472B2 (ja) 1995-09-20

Family

ID=13867757

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59085758A Expired - Lifetime JPH0787472B2 (ja) 1984-04-27 1984-04-27 位相同期制御方式

Country Status (1)

Country Link
JP (1) JPH0787472B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1125027A (zh) * 1993-06-07 1996-06-19 株式会社东芝 相位检测设备
FR2712761B1 (fr) * 1993-11-17 1996-02-02 Sgs Thomson Microelectronics Circuit d'acquisition du signal d'échantillonnage dans un modem.

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5890856A (ja) * 1981-11-26 1983-05-30 Toshiba Corp サンプリング位相同期回路

Also Published As

Publication number Publication date
JPS60229558A (ja) 1985-11-14

Similar Documents

Publication Publication Date Title
US3689841A (en) Communication system for eliminating time delay effects when used in a multipath transmission medium
US5602835A (en) OFDM synchronization demodulation circuit
KR100375906B1 (ko) 다중캐리어에의해전달된신호를복조하기위한방법및장치
JPH06188776A (ja) 伝送システムと伝送システム用受信器
US5475684A (en) Time-division multiplex communication transmission apparatus
AU4964490A (en) A method of controlling the frequency of a coherent radio receiver and apparatus for carrying out the method
WO1992015163A1 (en) Method and apparatus for real-time demodulation of a gmsk signal by a non-coherent receiver
JP2884792B2 (ja) タイミング抽出装置
CA2338922C (en) Method and apparatus for reproducing timing, and a demodulating apparatus that uses the method and apparatus for reproducing timing
EP0053939B1 (en) Digital phase locked loop pull-in circuitry
MY117729A (en) Digital variable symbol timing recovery system for qam
JPH0787472B2 (ja) 位相同期制御方式
JP2007312371A (ja) パルス送信装置、パルス受信装置、パルス伝送方法、及びパルス復調方法
US5463664A (en) DQPSK delay detection circuit that produces stable clock signal in response to both I and Q signals
EP0151394B1 (en) Demodulator for ditital fm signals
US4249252A (en) Timing frequency recovery
US3748385A (en) Data signal transmission system employing phase modulation
JP2701745B2 (ja) シンボルクロック制御装置
JP2000244591A (ja) 復調及び変調回路並びに復調及び変調方法
EP0134860B1 (en) Improved modem signal acquisition technique
JP2015162873A (ja) 信号変換装置及びシンボルタイミング検出方法
JPH10308716A (ja) 受信装置および受信方法
JPH066397A (ja) 遅延検波器
JPS60189354A (ja) 通信方式
JPS60223243A (ja) タイミング位相同期装置