JP2000244591A - 復調及び変調回路並びに復調及び変調方法 - Google Patents

復調及び変調回路並びに復調及び変調方法

Info

Publication number
JP2000244591A
JP2000244591A JP11045636A JP4563699A JP2000244591A JP 2000244591 A JP2000244591 A JP 2000244591A JP 11045636 A JP11045636 A JP 11045636A JP 4563699 A JP4563699 A JP 4563699A JP 2000244591 A JP2000244591 A JP 2000244591A
Authority
JP
Japan
Prior art keywords
signal
digital
phase
known signal
demodulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11045636A
Other languages
English (en)
Other versions
JP3252820B2 (ja
Inventor
Koichi Tamura
浩一 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP04563699A priority Critical patent/JP3252820B2/ja
Priority to AU16431/00A priority patent/AU756524B2/en
Priority to US09/510,861 priority patent/US7110476B1/en
Priority to GB0104978A priority patent/GB2358116B/en
Priority to CNB001054007A priority patent/CN1146201C/zh
Priority to GB0004418A priority patent/GB2348786B/en
Publication of JP2000244591A publication Critical patent/JP2000244591A/ja
Priority to GBGB0108369.0A priority patent/GB0108369D0/en
Application granted granted Critical
Publication of JP3252820B2 publication Critical patent/JP3252820B2/ja
Priority to US10/663,462 priority patent/US20050190847A1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2332Demodulator circuits; Receiver circuits using non-coherent demodulation using a non-coherent carrier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0063Elements of loops
    • H04L2027/0065Frequency error detectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0063Elements of loops
    • H04L2027/0067Phase error detectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0083Signalling arrangements
    • H04L2027/0087Out-of-band signals, (e.g. pilots)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0083Signalling arrangements
    • H04L2027/0089In-band signals
    • H04L2027/0093Intermittant signals
    • H04L2027/0095Intermittant signals in a preamble or similar structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】 【課題】 消費電力の低減を図りつつサンプリングタイ
ミングの最適化を図ること。 【解決手段】 送信データに既知信号を予め挿入してお
き、この信号を受信部1で受信しさらにA/D変換器
7,8でディジタルデータに変換する。比較部15はこ
のディジタルデータより既知信号を取出し記憶部16に
記憶されている送信時の既知データと比較する。その比
較結果に基づき位相シフト制御部14が位相シフト器
3,4を制御して受信信号の位相をA/D変換に適した
位相に制御する。サンプリング周波数を低く保ったまま
サンプリングタイミングの最適化を行うため消費電力は
低減する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は復調及び変調回路並
びに復調及び変調方法に関し、特に携帯電話端末に使用
されるディジタル伝送信号の復調及び変調回路並びに復
調及び変調方法に関する。
【0002】
【従来の技術】従来、このような復調回路でのA/D
(アナログ/ディジタル)変換器におけるサンプリング
は送受信間の周波数オフセットにより位相シフトを生
じ、必ずしも最適サンプリングタイミングでサンプリン
グできるとは限らなかった。
【0003】そのため、サンプリングタイミングによっ
ては受信信号のゼロクロス(符号が正から負あるいは負
から正に変わる境界点)近辺をサンプリングすることに
よる符号判定誤りを生じるため著しくその受信特性を損
なう場合があった。
【0004】下式に周波数オフセットによる復調への影
響を示す。変調波を s(t)=A(t)cos[2πfct+φ(t)] ただしA(t)は+1又は−1とし、上式変調波の搬送
波成分cos[2πfct]を基準信号:pi(t)と
して用いると直交復調器出力I成分は I(t)=s(t)×pi(t) =A(t)cos[2πfct+φ(t)]×cos[2πfct] =(A(t)/2)×[cos(4πfct+φ(t))+cosφ(t)] となる。
【0005】右辺第2項cos(4πfct+φ
(t))をLPFによりカットすれば I(t)=(A(t)/2)×cosφ(t) となり、PSK変調波のI成分位相情報を得られる。同
様に、基準信号:pq(t)として位相をπ/2進ませ
た−sin[2πfct]を用いると、PSK変調波の
Q成分位相情報を得られる。 Q(t)=A(t)cos[2πfct+φ(t)]×
(ーsin[2πfct])=(A(t)/2)×co
sφ(t) しかし、実際の回路では送受信間の周波数オフセットΔ
θ(t)が生じるため基準信号は各々 pi(t)=cos[2πfct+Δθ(t)] pq(t)=―sin[2πfct+Δθ(t)] となり、直交復調出力は上式基準信号と変調波を乗じ、
高周波成分をLPFによりカットすれば、 I(t)=A(t)cos[2πfct+φ(t)]×
cos[2πfct+Δθ(t)]=(A(t)/2)
×cos(φ(t)―Δθ(t)) Q(t)=A(t)cos[2πfct+φ(t)]×
ーsin[2πfct+Δθ(t)]=(A(t)/
2)×cos(φ(t)―Δθ(t)) となり、直交復調出力に周波数オフセットの影響が現れ
る。それによりA/D変換器入力信号の位相がシフト
し、所望のサンプリングタイミングからずれていく。
【0006】この種の従来技術の一例が(1)特開平8
−223132号公報、(2)特開平10−26065
3号公報及び(3)特許第2570126号公報(以
下、夫々先行技術1乃至3という)に記載されている。
【0007】先行技術1は送信信号にパイロット信号を
挿入し、そのパイロット信号の送信周波数kと受信周波
数k´とに基づき、周波数ずれΔkとサンプリングタイ
ミングの同期ずれδを求め、そのずれがともに0となる
ようにサンプリングタイミング周期と周波数変換器の発
信周波数とを制御する、というものである。
【0008】先行技術2はサンプリングクロックの遅延
量を制御することにより、入力映像信号S1のサンプリ
ングクロック信号の位相を入力映像信号S1に適した位
相に制御する、というものである。
【0009】先行技術3は復調ベースバンド信号からク
ロック信号成分を抽出し、そのクロック信号成分に同期
した信号を発生してサンプリングクロックとして出力す
る、というものである。
【0010】このように、先行技術1乃至3ではサンプ
リング周波数を制御することにより、A/D変換器入力
信号の位相がシフトし、所望のサンプリングタイミング
からずれていくという課題を解決していた。
【0011】
【発明が解決しようとする課題】しかし、符号判定誤り
を減少させるためA/D変換器におけるサンプリング周
波数を高くするとその周波数に比例した消費電力増加に
繋がる。
【0012】しかし、現在の携帯電話端末のように通信
端末の小型化・長時間使用が望まれている中で消費電力
増大は問題である。
【0013】そこで本発明の目的は、消費電力の低減を
図りつつサンプリングタイミングの最適化を図ることが
可能な復調回路及び復調方法を提供することにある。
【0014】
【課題を解決するための手段】前記課題を解決するため
に本発明による第1の発明は、ディジタル伝送信号を復
調する復調回路であって、前記ディジタル伝送信号には
送信時に予め既知信号が挿入されており、前記回路は前
記ディジタル伝送信号を復調して得られるベースバンド
信号をA/D変換するA/D変換手段と、このA/D変
換手段でディジタル変換後の前記既知信号と送信時の前
記既知信号とに基づき前記ディジタル伝送信号又はベー
スバンド信号の位相をシフトさせる位相シフト手段を含
むことを特徴とする。
【0015】又、本発明による第2の発明は、ディジタ
ル信号を変調する変調回路であって、その回路は前記デ
ィジタル信号に予め既知信号を挿入する既知信号挿入手
段と、この既知信号挿入後のディジタル信号を変調する
変調手段とを含むことを特徴とする。
【0016】又、本発明による第3の発明は、ディジタ
ル伝送信号を復調する復調方法であって、前記ディジタ
ル伝送信号には送信時に予め既知信号が挿入されてお
り、前記方法は前記ディジタル伝送信号を復調して得ら
れるベースバンド信号をA/D変換する第1ステップ
と、この第1ステップでディジタル変換後の前記既知信
号と送信時の前記既知信号とに基づき前記ディジタル伝
送信号又はベースバンド信号の位相をシフトさせる第2
ステップとを含むことを特徴とする。
【0017】又、本発明による第4の発明は、ディジタ
ル信号を変調する変調方法であって、その方法は前記デ
ィジタル信号に予め既知信号を挿入する第5ステップ
と、この第5ステップにて既知信号挿入後のディジタル
信号を変調する第6ステップとを含むことを特徴とす
る。
【0018】第1の発明乃至第4の発明によれば、送信
側でディジタル信号に予め既知信号を挿入して送信し、
受信側でそのディジタル伝送信号を受信し、A/D変換
手段に入力されるそのディジタル伝送信号の位相を位相
シフト手段で所定量位相シフトさせることにより、送受
信間の周波数オフセットにより生じるサンプリングタイ
ミングのずれを減少させる。
【0019】即ち、サンプリング周波数を上げることな
くサンプリングタイミングの最適化を図ることができる
ため、消費電力の低減が可能となる。
【0020】又、サンプリングタイミングの最適化によ
り受信品質を良好に保持することも可能となる。
【0021】
【発明の実施の形態】以下、本発明の実施の形態につい
て添付図面を参照しながら説明する。本発明におけるデ
ィジタル伝送信号は直交変調された信号である。
【0022】まず、第1の実施の形態について説明す
る。図1は第1の実施の形態の構成図である。第1の実
施の形態は復調回路51に関するものである。
【0023】図1を参照して、復調回路51はアンテナ
21と、このアンテナ21からの信号を受信する高周波
受信部1と、この高周波受信部1からの信号を直交復調
する直交復調部(ODEM;Orthogonal D
EModulator)2と、この直交復調部2からの
信号を位相シフトする位相シフト器3,4と、この位相
シフト器3,4からの信号の低域を通過させるローパス
フィルタ(LPF)5,6と、このローパスフィルタ
5,6からの信号をA/D変換するA/D変換器7,8
と、このA/D変換器7,8からの信号の所定周波数域
を通過させるディジタルフィルタ9,10と、このディ
ジタルフィルタ9,10からの信号の符号判定を行う符
号判定部11と、この符号判定部11からの並列信号を
直列信号に変換するパラレル/シリアル(P/S)変換
器12と、このパラレル/シリアル(P/S)変換器1
2からの信号を受信データ処理する受信データ処理部1
3と、この受信データ処理部13からの信号を位相シフ
ト制御する位相シフト制御部14と、送信時の既知信号
が予め格納されている記憶部16と、符号判定部11か
らの並列信号から既知信号を取出し記憶部16格納され
ている送信時の既知信号と比較する比較部15とを含ん
で構成されている。
【0024】詳細については後述するが、本発明では送
信データ内に既知信号を挿入しておき、符号判定部11
による既知信号符号判定結果と送信既知信号を比較した
結果を位相シフト制御部14に入力し、比較結果に基づ
きA/D変換器7,8に入力される信号の位相をシフト
する。
【0025】図8は次に、図8を参照しつつ復調回路5
1の動作について説明する。受信波はアンテナ21及び
高周波受信部1を経由して、直交復調器2にてベースバ
ンド信号が取り出される(S1)。次に、直交復調部2
の出力であるI成分およびQ成分は各々位相シフト器3
及び4を通過し、ローパスフィルタ5及び6にて不要成
分を除去したのち、A/D変換器7及び8にてA/D変
換される。A/D変換出力は符号間干渉を防ぐためディ
ジタルフィルタ9及び10により適切な波形整形を施さ
れ、符号判定部11に入力される(S2)。符号判定出
力はP/S(パラレル/シリアル)変換器12によって
シリアルデータとなり、受信データ処理部13により所
望の復調出力信号を取り出す。
【0026】一方、比較部15は符号判定部11の出力
から既知信号を取出し、その既知信号を記憶部16に記
憶された既知信号と比較する(S3)。位相シフト制御
部14は比較部15での比較結果に基づき位相シフト器
3,4にベースバンド信号の位相をシフトさせる(S
4)。
【0027】次に、送信データ内に挿入される既知信号
の挿入方法について説明する。図3及び図4は送信デー
タ内に挿入される既知信号の挿入方法を示す模式説明図
である。送信データ内に既知信号を挿入する方法は2種
類ある。図3は第1の方法、図4は第2の方法を示して
いる。
【0028】まず、第1の既知信号挿入方法について説
明する。図3を参照して、第1の既知信号挿入方法は既
知データシンボル31と情報データシンボル32とを時
間多重するものである。この時間多重されたディジタル
伝送信号が直交復調部2に入力される。
【0029】次に、第2の既知信号挿入方法について説
明する。図4を参照して、Iチャネルに情報データシン
ボル32を割当て、Qチャネルに既知データシンボル3
1を割当てる。そしてこれらIチャネル及びQチャネル
を多重する。なお、Qチャネルに情報データシンボル3
2を割当て、Iチャネルに既知データシンボル31を割
当ててもよい。
【0030】次に、比較部15での比較方法について説
明する。図5は比較部15での比較方法を示すフローチ
ャートである。図5を参照して、まず比較部15である
比較結果が出力されると位相シフト制御部14はその比
較結果に基づく位相シフト量を位相シフト器3及び4に
出力する(S11)。位相シフト器3及び4はその位相
シフト量だけベースバンド信号の位相をシフトさせる。
その位相シフト後のベースバンド信号はローパスフィル
タ5,6を介してA/D変換器7,8に入力されA/D
変換される(S12)。
【0031】A/D変換後の信号はディジタルフィルタ
9,10を介して符号判定部11に入力され符号判定さ
れる。比較部15は符号判定部11から既知信号を取出
し、記憶部16に記憶された送信時の既知信号と比較す
る(S13)。その比較結果は位相シフト制御部14内
の不図示の格納部に格納される。
【0032】比較部15はN(Nは2以上の整数)回比
較したか否かを調べ(S14)、N回に達していない場
合はS11からS13までを繰り返す。N回に達したな
らば、次にN個の比較結果より最適位相シフト量を検出
する(S15)。この最適位相シフト量も位相シフト制
御部14内の不図示の格納部に格納される。
【0033】次に、この最適位相シフト量の検出をM
(Mは正の整数)回行ったか否かを調べ(S16)、M
回に達していない場合はS11からS15までを繰り返
す。M回に達したならば、次にM回平均最適位相シフト
量を検出する(S17)。次に、位相シフト制御部14
はそのM回平均最適位相シフト量に位相シフト器3及び
4を制御する(S18)。
【0034】次に、S15の「最適位相シフト量」とは
いかなる量であるかについて説明する。比較部15は送
信時の既知データ列と受信時の既知データ列との相関値
を求めることでこれを比較結果とする。
【0035】いま、一例として送信時の既知データ列
を”+1+1−1+1−1−1+1+1”(8ビット列
データ)とする。これを受信側で受信し、符号判定部1
1で判定した結果も同じ”+1+1−1+1−1−1+
1+1”であれば、比較部15はデータ数で正規化した
相関値として”1”を得る。
【0036】一方、符号判定部11で判定した結果が”
−1+1−1+1−1−1+1−1”(2ビットエラ
ー)であるとすると、4/8=0.5という相関値が得
られる。即ち、最新の位相シフト量に対する相関値が
0.5であるということになる。即ち、相関値が1に近
づくほどエラーが少なくなる。
【0037】次に、2ビットエラーの場合の相関値がな
ぜ0.5になるかについて説明する。送信時のデータ
が”+1”で受信時のデータも”+1”であればこれら
の積は”+1”である。同様に、送信時のデータが”−
1”で受信時のデータも”−1”であればこれらの積
も”+1”である。即ち、積が”+1”であればビット
エラーは生じていないと判定できる。
【0038】一方、送信時のデータが”+1”で受信時
のデータが”−1”であればこれらの積は”−1”であ
る。同様に、送信時のデータが”−1”で受信時のデー
タが”+1”であればこれらの積も”−1”である。即
ち、積が”−1”であればビットエラーが生じていると
判定できる。
【0039】従って、このビットエラーが2箇所あれば
積”−1”が2つ出る。正しいビットが6ビット(+
6)、エラービットが2ビット(−2)、全ビット数が
8ビットなので、6−2=4となる。この4が前述の相
関値の分子、全ビット数の8が前述の相関値の分母を示
す。同様に、ビットエラーが2以外の場合も同様に説明
できる。
【0040】位相シフト制御部14より出力される位相
量(サンプリングタイミング位相差)と相関値との関係
を図6に示す。同図は位相差θ1に対する相関値がr1
であり、…、位相差θNに対する相関値がrNであるこ
とを示している。
【0041】S15では相関値r1〜rNから最大値を
求める。そしてその最大値に対する位相差を最適位相シ
フト量とするのである。
【0042】次に、第2の実施の形態について説明す
る。図2は第2の実施の形態の構成図である。第2の実
施の形態は復調回路52に関するものである。なお、第
1の実施の形態(図1)と同様の構成部分については同
一番号を付し、その説明を省略する。
【0043】図2を参照して、第2の実施の形態が第1
の実施の形態と異なる点は比較部17をP/S変換器1
2の出力側に接続した点である。
【0044】図9及び図10は第2の実施の形態の動作
を示すフローチャートである。なお、第1の実施の形態
のフローチャート(図8)と同様のフロー部分について
は同一番号を付し、その説明を省略する。次に、図9及
び図10を参照しつつ復調回路52の動作について説明
する。
【0045】A/D変換出力は符号判定部11に送ら
れ、ここで符号判定された後P/S変換器12に送られ
パラレルデータからシリアルデータに変換される(S
5)。次に、比較部17はシリアルデータに変換された
データから既知データを取出し記憶部16に記憶された
送信時の既知データと比較する(S3)。
【0046】又、S3と並行してシリアルデータに変換
されたデータは受信データ処理部13に送られ、ここで
既知信号が除去され(S6)、情報データのみが出力さ
れる。その他の動作は第1の実施の形態と同様である。
【0047】なお、比較部17と記憶部16とを受信デ
ータ処理部13と別個に設けたが、これらを一括して受
信データ処理部18とすることも可能である。
【0048】次に、第3の実施の形態について説明す
る。図7は本発明に係る復調回路の第3の実施の形態の
構成図である。第3の実施の形態は復調回路53に関す
るものである。なお、第1及び第2の実施の形態(図1
及び図2)と同様の構成部分については同一番号を付
し、その説明を省略する。
【0049】図7を参照して、第3の実施の形態が第1
及び第2の実施の形態と異なる点は位相シフト器35を
高周波受信部1と直交復調部2間に接続した点である。
このようにすることにより位相シフト器35は1個で足
りることになる。
【0050】図11は第3の実施の形態の動作を示すフ
ローチャートである。次に、第3の実施の形態の動作に
ついて図11を参照しながら説明する。まず、第1の実
施の形態をベースにした動作から説明する。図11とと
もに図8を参照して、比較部15で既知信号同士を比較
した(S3)後、位相シフト制御部14はその比較結果
に基づく位相シフト量を位相シフト器35に出力し、位
相シフト器35に高周波受信部1の出力であるディジタ
ル伝送信号の位相をシフトさせる(S7)。
【0051】次に、第2の実施の形態をベースにした動
作について説明する。図11とともに図9を参照して、
比較部17で既知信号同士を比較した(S3)後、位相
シフト制御部14はその比較結果に基づく位相シフト量
を位相シフト器35に出力し、位相シフト器35に高周
波受信部1の出力であるディジタル伝送信号の位相をシ
フトさせる(S7)。
【0052】次に、第4の実施の形態について説明す
る。図12は第4の実施の形態の構成図である。第4の
実施の形態は変調回路61に関するものである。図12
を参照して、変調回路61は時間多重部62と、シリア
ル/パラレル(S/P)変換器63と、直交変調部64
(64a及び64b)とを含んで構成される。
【0053】図14は第4の実施の形態の動作を示すフ
ローチャートである。図14を参照しつつ変調回路61
の動作について説明する。まず、時間多重部62にて情
報データ30は複数の情報データ32に分割され、既知
データ31と時間多重される(S21)。即ち、情報デ
ータ32と既知データ31とが交互に時系列に出力され
る。次に、その時間多重データはS/P変換器63でパ
ラレルデータに変換された後、各々のデータは直交変調
部64a及び64bで直交変調される(S22)。そし
て、この直交変調されたディジタル伝送データが受信側
の復調器51乃至53で受信される。
【0054】次に、第5の実施の形態について説明す
る。図13は第5の実施の形態の構成図である。第5の
実施の形態は変調回路65に関するものである。なお、
第4の実施の形態(図12)と同様の構成部分には同一
番号を付し、その説明を省略する。
【0055】図13を参照して、変調回路65は直交変
調部64a及び64bを含んで構成される。
【0056】図15は第5の実施の形態の動作を示すフ
ローチャートである。図15を参照しつつ変調回路65
の動作について説明する。まず、Iチャネルに情報デー
タ32が、Qチャネルに既知データ31が割当てられ
(S31)、次に直交変調部64a及び64bにて情報
データ32と既知データ31とが直交変調される(S3
2)。そして、この直交変調されたディジタル伝送デー
タが受信側の復調器51乃至53で受信される。
【0057】
【発明の効果】本発明による第1の発明によれば、ディ
ジタル伝送信号を復調する復調回路であって、前記ディ
ジタル伝送信号には送信時に予め既知信号が挿入されて
おり、前記回路は前記ディジタル伝送信号を復調して得
られるベースバンド信号をA/D変換するA/D変換手
段と、このA/D変換手段でディジタル変換後の前記既
知信号と送信時の前記既知信号とに基づき前記ディジタ
ル伝送信号又はベースバンド信号の位相をシフトさせる
位相シフト手段を含むため、消費電力の低減を図りつつ
サンプリングタイミングの最適化を図ることが可能とな
る。
【0058】又、本発明による第2の発明によれば、デ
ィジタル信号を変調する変調回路であって、その回路は
前記ディジタル信号に予め既知信号を挿入する既知信号
挿入手段と、この既知信号挿入後のディジタル信号を変
調する変調手段とを含むため、第1の発明と同様の効果
を奏する。
【0059】又、本発明による第3の発明によれば、デ
ィジタル伝送信号を復調する復調方法であって、前記デ
ィジタル伝送信号には送信時に予め既知信号が挿入され
ており、前記方法は前記ディジタル伝送信号を復調して
得られるベースバンド信号をA/D変換する第1ステッ
プと、この第1ステップでディジタル変換後の前記既知
信号と送信時の前記既知信号とに基づき前記ディジタル
伝送信号又はベースバンド信号の位相をシフトさせる第
2ステップとを含むため、第1の発明と同様の効果を奏
する。
【0060】又、本発明による第4の発明によれば、デ
ィジタル信号を変調する変調方法であって、その方法は
前記ディジタル信号に予め既知信号を挿入する第5ステ
ップと、この第5ステップにて既知信号挿入後のディジ
タル信号を変調する第6ステップとを含むため、第1の
発明と同様の効果を奏する。
【0061】その理由は、A/D変換器入力信号の位相
をシフトさせることによりサンプリング周波数は低く保
ったままタイミングの最適化を行うため、周波数に比例
して増大する消費電力を低減させることができるからで
ある。
【0062】さらに、符号判定誤りを低減させ、良好な
受信特性を得ることができるという効果も奏する。その
理由は位相シフト制御部および位相シフト器によってA
/D変換器のサンプリングタイミングを最適に保つこと
ができるからである。
【図面の簡単な説明】
【図1】第1の実施の形態の構成図である。
【図2】第2の実施の形態の構成図である。
【図3】送信データ内に挿入される既知信号の挿入方法
を示す模式説明図である。
【図4】送信データ内に挿入される既知信号の挿入方法
を示す模式説明図である。
【図5】比較部15での比較方法を示すフローチャート
である。
【図6】位相シフト制御部14より出力される位相量と
相関値との関係を示す図である。
【図7】本発明に係る復調回路の第3の実施の形態の構
成図である。
【図8】第1の実施の形態の動作を示すフローチャート
である。
【図9】第2の実施の形態の動作を示すフローチャート
である。
【図10】第2の実施の形態の動作を示すフローチャー
トである。
【図11】第3の実施の形態の動作を示すフローチャー
トである。
【図12】第4の実施の形態の構成図である。
【図13】第5の実施の形態の構成図である。
【図14】第4の実施の形態の動作を示すフローチャー
トである。
【図15】第5の実施の形態の動作を示すフローチャー
トである。
【符号の説明】
2 直交復調部 3,4,35 位相シフト器 7,8 A/D変換器 11 符号判定部 12 パラレル/シリアル変換器 13,18 受信データ処理部 14 位相シフト制御部 15,17 比較部 16 記憶部 51〜53 復調回路 62 時間多重部 63 シリアル/パラレル変換器 64 直交変調部 61,65 変調回路

Claims (28)

    【特許請求の範囲】
  1. 【請求項1】 ディジタル伝送信号を復調する復調回路
    であって、 前記ディジタル伝送信号には送信時に予め既知信号が挿
    入されており、前記ディジタル伝送信号を復調して得ら
    れるベースバンド信号をA/D変換するA/D変換手段
    と、このA/D変換手段でディジタル変換後の前記既知
    信号と送信時の前記既知信号とに基づき前記ディジタル
    伝送信号又はベースバンド信号の位相をシフトさせる位
    相シフト手段を含むことを特徴とする復調回路。
  2. 【請求項2】 前記ディジタル伝送信号は直交変調信号
    であり、前記ディジタル伝送信号を直交復調する直交復
    調手段を含み、前記A/D変換手段は前記直交復調手段
    で復調された位相が相互に90度異なる2つのベースバ
    ンド信号の各々をA/D変換する2つのA/D変換器
    と、この2つのA/D変換器でA/D変換されたディジ
    タル信号の符号を判定する符号判定部とを含み、前記位
    相シフト手段は前記符号判定部で符号判定された前記既
    知信号を送信時の前記既知信号と比較する比較部と、こ
    の比較部での比較結果に基づき前記ベースバンド信号の
    位相をシフトさせる位相シフト器とを含むことを特徴と
    する請求項1記載の復調回路。
  3. 【請求項3】 前記ディジタル伝送信号は直交変調信号
    であり、前記ディジタル伝送信号を直交復調する直交復
    調手段を含み、前記A/D変換手段は前記直交復調手段
    で復調された位相が相互に90度異なる2つのベースバ
    ンド信号の各々をA/D変換する2つのA/D変換器
    と、この2つのA/D変換器でA/D変換されたディジ
    タル信号の符号を判定する符号判定部とを含み、前記位
    相シフト手段は前記符号判定部で符号判定されたディジ
    タル信号をシリアルデータに変換するP/S変換器と、
    このP/S変換器でシリアルデータに変換された前記既
    知信号を送信時の前記既知信号と比較する比較部と、こ
    の比較部での比較結果に基づき前記ベースバンド信号の
    位相をシフトさせる位相シフト器とを含むことを特徴と
    する請求項1記載の復調回路。
  4. 【請求項4】 前記P/S変換器でシリアルデータに変
    換された信号から前記既知信号を除去して情報データを
    得る受信データ処理部をさらに含むことを特徴とする請
    求項3記載の復調回路。
  5. 【請求項5】 前記位相シフト器は前記比較部での比較
    結果に基づき前記ディジタル伝送信号の位相をシフトさ
    せることを特徴とする請求項2乃至4いずれかに記載の
    復調回路。
  6. 【請求項6】 前記位相シフト手段は異なる位相シフト
    量をN(Nは2以上の整数)回出力し、各々の位相シフ
    ト量に対するN回の前記既知信号の比較結果に基づきシ
    フトすべき位相量を検出することを特徴とする請求項1
    乃至5いずれかに記載の復調回路。
  7. 【請求項7】 前記位相シフト手段は送信時の前記既知
    信号と前記A/D変換手段でディジタル変換後の前記既
    知信号との相関値が最も高くなる位相に位相シフトする
    ことを特徴とする請求項6記載の復調回路。
  8. 【請求項8】 前記位相シフト手段は前記N回の比較結
    果よりシフトすべき位相量を検出するという処理をM
    (Mは正の整数)回繰り返し、そのM回の最適位相シフ
    ト量の平均値を最終的な最適位相シフト量とすることを
    特徴とする請求項6又は7記載の復調回路。
  9. 【請求項9】 前記ディジタル伝送信号は情報データと
    前記既知信号とが時間多重された信号であることを特徴
    とする請求項1乃至8いずれかに記載の復調回路。
  10. 【請求項10】 前記ディジタル伝送信号は位相が相互
    に90度異なる2つのベースバンド信号のうちの一方に
    情報データが、他方に前記既知信号が割り当てられた信
    号であることを特徴とする請求項1乃至8いずれかに記
    載の復調回路。
  11. 【請求項11】 ディジタル信号を変調する変調回路で
    あって、 前記ディジタル信号に予め既知信号を挿入する既知信号
    挿入手段と、この既知信号挿入後のディジタル信号を変
    調する変調手段とを含むことを特徴とする変調回路。
  12. 【請求項12】 前記変調手段は直交変調器であること
    を特徴とする請求項11記載の変調回路。
  13. 【請求項13】 既知信号挿入手段は前記ディジタル信
    号に前記既知信号を時間多重により挿入することを特徴
    とする請求項11又は12記載の変調回路。
  14. 【請求項14】 既知信号挿入手段は位相が相互に90
    度異なるよう変調される2つのディジタル信号のうちの
    一方に情報データを割り当て、他方に前記既知信号を割
    り当てることを特徴とする請求項11又は12記載の変
    調回路。
  15. 【請求項15】 ディジタル伝送信号を復調する復調方
    法であって、 前記ディジタル伝送信号には送信時に予め既知信号が挿
    入されており、前記ディジタル伝送信号を復調して得ら
    れるベースバンド信号をA/D変換する第1ステップ
    と、この第1ステップでディジタル変換後の前記既知信
    号と送信時の前記既知信号とに基づき前記ディジタル伝
    送信号又はベースバンド信号の位相をシフトさせる第2
    ステップとを含むことを特徴とする復調方法。
  16. 【請求項16】 前記ディジタル伝送信号は直交変調信
    号であり、前記ディジタル伝送信号を直交復調する第3
    ステップを含み、前記第1ステップは前記第3ステップ
    で復調された位相が相互に90度異なる2つのベースバ
    ンド信号の各々をA/D変換し、そのA/D変換された
    ディジタル信号の符号を判定する第11ステップを含
    み、前記第2ステップは前記符号判定された前記既知信
    号を送信時の前記既知信号と比較する第21ステップ
    と、この第21ステップでの比較結果に基づき前記ベー
    スバンド信号の位相をシフトさせる第22ステップを含
    むことを特徴とする請求項15記載の復調方法。
  17. 【請求項17】 前記ディジタル伝送信号は直交変調信
    号であり、前記ディジタル伝送信号を直交復調する第3
    ステップを含み、前記第1ステップは前記第3ステップ
    で復調された位相が相互に90度異なる2つのベースバ
    ンド信号の各々をA/D変換し、そのA/D変換された
    ディジタル信号の符号を判定する第11ステップを含
    み、前記第2ステップは前記符号判定部で符号判定され
    たディジタル信号をシリアルデータに変換する第23ス
    テップと、この第23ステップにてシリアルデータに変
    換された前記既知信号を送信時の前記既知信号と比較す
    る第24ステップと、この第24ステップでの比較結果
    に基づき前記ベースバンド信号の位相をシフトさせる第
    25ステップとを含むことを特徴とする請求項15記載
    の復調方法。
  18. 【請求項18】 前記第23ステップでシリアルデータ
    に変換された信号から前記既知信号を除去して情報デー
    タを得る第4ステップをさらに含むことを特徴とする請
    求項17記載の復調方法。
  19. 【請求項19】 前記第2ステップは前記第21及び第
    24ステップでの比較結果に基づき前記ディジタル伝送
    信号の位相をシフトさせることを特徴とする請求項16
    乃至18いずれかに記載の復調方法。
  20. 【請求項20】 前記第2ステップは異なる位相シフト
    量をN(Nは2以上の整数)回出力し、各々の位相シフ
    ト量に対するN回の前記既知信号の比較結果に基づきシ
    フトすべき位相量を検出することを特徴とする請求項1
    5乃至19いずれかに記載の復調方法。
  21. 【請求項21】 前記第2ステップは送信時の前記既知
    信号と前記第1ステップでディジタル変換後の前記既知
    信号との相関値が最も高くなる位相に位相シフトするこ
    とを特徴とする請求項20記載の復調方法。
  22. 【請求項22】 前記第2ステップは前記N回の比較結
    果よりシフトすべき位相量を検出するという処理をM
    (Mは正の整数)回繰り返し、そのM回の最適位相シフ
    ト量の平均値を最終的な最適位相シフト量とすることを
    特徴とする請求項20又は21記載の復調方法。
  23. 【請求項23】 前記ディジタル伝送信号は情報データ
    と前記既知信号とが時間多重された信号であることを特
    徴とする請求項15乃至22いずれかに記載の復調方
    法。
  24. 【請求項24】 前記ディジタル伝送信号は位相が相互
    に90度異なる2つのベースバンド信号のうちの一方に
    情報データが、他方に前記既知信号が割り当てられた信
    号であることを特徴とする請求項15乃至22いずれか
    に記載の復調方法。
  25. 【請求項25】 ディジタル信号を変調する変調方法で
    あって、 前記ディジタル信号に予め既知信号を挿入する第5ステ
    ップと、この第5ステップにて既知信号挿入後のディジ
    タル信号を変調する第6ステップとを含むことを特徴と
    する変調方法。
  26. 【請求項26】 前記第6ステップは直交変調すること
    を特徴とする請求項25記載の変調方法。
  27. 【請求項27】 前記第5ステップは前記ディジタル信
    号に前記既知信号を時間多重により挿入することを特徴
    とする請求項25又は26記載の変調方法。
  28. 【請求項28】 前記第5ステップは位相が相互に90
    度異なるよう変調される2つのディジタル信号のうちの
    一方に情報データを割り当て、他方に前記既知信号を割
    り当てることを特徴とする請求項25又は26記載の変
    調方法。
JP04563699A 1999-02-24 1999-02-24 復調及び変調回路並びに復調及び変調方法 Expired - Fee Related JP3252820B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP04563699A JP3252820B2 (ja) 1999-02-24 1999-02-24 復調及び変調回路並びに復調及び変調方法
AU16431/00A AU756524B2 (en) 1999-02-24 2000-02-15 Demodulation and modulation circuit and demodulation and modulation method
US09/510,861 US7110476B1 (en) 1999-02-24 2000-02-23 Demodulation and modulation circuit and demodulation and modulation method
CNB001054007A CN1146201C (zh) 1999-02-24 2000-02-24 解调电路和解调方法
GB0104978A GB2358116B (en) 1999-02-24 2000-02-24 Demodulation circuit and demodulation method with compensation for sampling offset
GB0004418A GB2348786B (en) 1999-02-24 2000-02-24 Demodulation circuit and demodulation method with compensation for sampling offset
GBGB0108369.0A GB0108369D0 (en) 1999-02-24 2001-04-03 Modulation circuit and method
US10/663,462 US20050190847A1 (en) 1999-02-24 2003-09-16 Demodulation and modulation circuit and demodulation and modulation method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04563699A JP3252820B2 (ja) 1999-02-24 1999-02-24 復調及び変調回路並びに復調及び変調方法

Publications (2)

Publication Number Publication Date
JP2000244591A true JP2000244591A (ja) 2000-09-08
JP3252820B2 JP3252820B2 (ja) 2002-02-04

Family

ID=12724861

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04563699A Expired - Fee Related JP3252820B2 (ja) 1999-02-24 1999-02-24 復調及び変調回路並びに復調及び変調方法

Country Status (5)

Country Link
US (2) US7110476B1 (ja)
JP (1) JP3252820B2 (ja)
CN (1) CN1146201C (ja)
AU (1) AU756524B2 (ja)
GB (2) GB2348786B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100692117B1 (ko) 2005-03-14 2007-03-12 가부시키가이샤 엔티티 도코모 이동통신단말
JP2011041049A (ja) * 2009-08-12 2011-02-24 Fujitsu Ltd 無線装置及び信号処理方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5413071B2 (ja) * 2009-05-08 2014-02-12 ソニー株式会社 通信装置及び通信方法、コンピューター・プログラム、並びに通信システム
EP2432075B1 (en) * 2009-05-14 2018-11-14 Nec Corporation Phase shifter, wireless communication apparatus, and phase shift control method
CN106464624B (zh) * 2016-07-12 2019-04-09 深圳市汇顶科技股份有限公司 一种应用于封闭通信***的信号解调装置及方法
JP6887890B2 (ja) * 2017-06-20 2021-06-16 ルネサスエレクトロニクス株式会社 半導体装置及びその方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS645135A (en) * 1987-06-29 1989-01-10 Hitachi Ltd Digital transmission system
JPH0472932A (ja) * 1990-07-13 1992-03-06 Toshiba Corp 同期情報検出方式
JPH05244144A (ja) * 1992-02-28 1993-09-21 Casio Comput Co Ltd タイミング抽出方法及びバースト信号処理回路
JPH07250120A (ja) * 1994-03-08 1995-09-26 Kokusai Electric Co Ltd 等化器用フレーム同期回路
JPH07297870A (ja) * 1994-04-26 1995-11-10 Matsushita Electric Ind Co Ltd Tdmaデータ受信装置
JPH0888622A (ja) * 1994-09-19 1996-04-02 Fujitsu Ltd 遅延差吸収方式
JPH08139775A (ja) * 1994-11-14 1996-05-31 Toyo Commun Equip Co Ltd ディジタル復調装置
JPH08242260A (ja) * 1995-03-02 1996-09-17 Hitachi Ltd 周波数オフセットキャンセル回路

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5324761B1 (ja) * 1968-10-11 1978-07-22
US3736507A (en) 1971-08-19 1973-05-29 Communications Satellite Co Phase ambiguity resolution for four phase psk communications systems
JPS5917916B2 (ja) * 1975-12-26 1984-04-24 日本電気株式会社 イソウドウキソウチ
JPS54133812A (en) 1978-04-07 1979-10-17 Nec Corp Phase synchronous circuit
FR2525055A1 (fr) 1982-04-09 1983-10-14 Trt Telecom Radio Electr Procede de correction de frequence de la porteuse locale dans le recepteur d'un systeme de transmission de donnees et recepteur utilisant ce procede
US4879728A (en) * 1989-01-31 1989-11-07 American Telephone And Telegraph Company, At&T Bell Laboratories DPSK carrier acquisition and tracking arrangement
US5519730A (en) 1990-06-12 1996-05-21 Jasper; Steven C. Communication signal having a time domain pilot component
KR950003666B1 (ko) 1990-12-31 1995-04-17 삼성전자 주식회사 지엠에스케이신호복조방법 및 그 장치
US5287388A (en) * 1991-06-25 1994-02-15 Kabushiki Kaisha Toshiba Frequency offset removal method and apparatus
US5550869A (en) 1992-12-30 1996-08-27 Comstream Corporation Demodulator for consumer uses
US5376894A (en) * 1992-12-31 1994-12-27 Pacific Communication Sciences, Inc. Phase estimation and synchronization using a PSK demodulator
JPH06205062A (ja) * 1993-01-08 1994-07-22 Nec Corp 遅延検波回路
JPH06252963A (ja) 1993-02-22 1994-09-09 Yamaha Corp 位相変調信号復調回路
US5343498A (en) 1993-03-08 1994-08-30 General Electric Company Sample timing selection and frequency offset correction for U.S. digital cellular mobile receivers
JP2570126B2 (ja) 1993-08-05 1997-01-08 日本電気株式会社 復調装置
JP3041171B2 (ja) 1993-09-28 2000-05-15 株式会社東芝 Ofdm受信同期回路
US5414728A (en) 1993-11-01 1995-05-09 Qualcomm Incorporated Method and apparatus for bifurcating signal transmission over in-phase and quadrature phase spread spectrum communication channels
JP2992670B2 (ja) * 1994-01-31 1999-12-20 松下電器産業株式会社 移動体通信装置
JP2731722B2 (ja) * 1994-05-26 1998-03-25 日本電気株式会社 クロック周波数自動制御方式及びそれに用いる送信装置と受信装置
CN1065093C (zh) * 1994-06-23 2001-04-25 Ntt移动通信网株式会社 Cdma解调器及解调方法
GB2298341B (en) 1994-08-13 1999-09-01 Roke Manor Research Code division multiple access cellular mobile radio systems
EP0778995B1 (en) * 1994-09-02 2003-04-02 Koninklijke Philips Electronics N.V. Receiver with quadrature decimation stage, method of processing digital signals
JP3207057B2 (ja) 1994-10-11 2001-09-10 松下電器産業株式会社 同期装置
US5809083A (en) 1994-11-23 1998-09-15 At&T Wireless Services, Inc. Differentially encoded pilot word system and method for wireless transmissions of digital data
JP3116764B2 (ja) 1995-02-15 2000-12-11 株式会社日立製作所 ディジタル伝送信号の受信器ならびにディジタル伝送方式
JP3539793B2 (ja) 1995-05-01 2004-07-07 富士通テン株式会社 シンボルタイミング再生回路
JP3125644B2 (ja) * 1995-09-13 2001-01-22 松下電器産業株式会社 復調装置
JP3609205B2 (ja) * 1996-06-14 2005-01-12 株式会社東芝 移動通信機およびそのafc初期値設定方法
EP1657846A3 (en) * 1996-07-22 2008-03-12 Nippon Telegraph And Telephone Corporation Clock timing recovery methods and circuits
JPH1056487A (ja) * 1996-08-09 1998-02-24 Nec Corp 直交復調回路
GB2319703A (en) 1996-11-02 1998-05-27 Plessey Telecomm AFC in a DMT receiver
KR100260421B1 (ko) * 1996-11-07 2000-07-01 윤종용 최종 중간 주파수 신호 포락선의 필드 동기화 코드에 응답하는정합필터를 구비한 디지털 수신기
JPH10260653A (ja) 1997-03-19 1998-09-29 Fujitsu General Ltd サンプリング位相制御装置
US6480521B1 (en) * 1997-03-26 2002-11-12 Qualcomm Incorporated Method and apparatus for transmitting high speed data in a spread spectrum communications system
US6151356A (en) * 1997-04-28 2000-11-21 Nortel Networks Limited Method and apparatus for phase detection in digital signals
JP3080601B2 (ja) 1997-06-06 2000-08-28 株式会社ケンウッド 搬送波再生回路
JPH11103326A (ja) 1997-09-26 1999-04-13 Mitsubishi Electric Corp 復調器
US5955986A (en) * 1997-11-20 1999-09-21 Eagle Eye Technologies, Inc. Low-power satellite-based geopositioning system
US6215813B1 (en) * 1997-12-31 2001-04-10 Sony Corporation Method and apparatus for encoding trellis coded direct sequence spread spectrum communication signals
GB2335828B (en) 1998-03-04 2003-08-20 Internat Mobile Satellite Orga Satellite Communications System
FR2782587B1 (fr) 1998-08-20 2000-09-22 France Telecom Procedes de communications numeriques amrc a repartition des symboles de reference
WO2000076165A1 (fr) * 1999-06-09 2000-12-14 Mitsubishi Denki Kabushiki Kaisha Controleur de frequences automatique

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS645135A (en) * 1987-06-29 1989-01-10 Hitachi Ltd Digital transmission system
JPH0472932A (ja) * 1990-07-13 1992-03-06 Toshiba Corp 同期情報検出方式
JPH05244144A (ja) * 1992-02-28 1993-09-21 Casio Comput Co Ltd タイミング抽出方法及びバースト信号処理回路
JPH07250120A (ja) * 1994-03-08 1995-09-26 Kokusai Electric Co Ltd 等化器用フレーム同期回路
JPH07297870A (ja) * 1994-04-26 1995-11-10 Matsushita Electric Ind Co Ltd Tdmaデータ受信装置
JPH0888622A (ja) * 1994-09-19 1996-04-02 Fujitsu Ltd 遅延差吸収方式
JPH08139775A (ja) * 1994-11-14 1996-05-31 Toyo Commun Equip Co Ltd ディジタル復調装置
JPH08242260A (ja) * 1995-03-02 1996-09-17 Hitachi Ltd 周波数オフセットキャンセル回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100692117B1 (ko) 2005-03-14 2007-03-12 가부시키가이샤 엔티티 도코모 이동통신단말
JP2011041049A (ja) * 2009-08-12 2011-02-24 Fujitsu Ltd 無線装置及び信号処理方法

Also Published As

Publication number Publication date
GB0108369D0 (en) 2001-05-23
GB2348786B (en) 2002-02-13
US20050190847A1 (en) 2005-09-01
AU756524B2 (en) 2003-01-16
AU1643100A (en) 2000-08-31
US7110476B1 (en) 2006-09-19
JP3252820B2 (ja) 2002-02-04
CN1146201C (zh) 2004-04-14
GB2348786A (en) 2000-10-11
CN1265543A (zh) 2000-09-06
GB0004418D0 (en) 2000-04-12

Similar Documents

Publication Publication Date Title
US5535252A (en) Clock synchronization circuit and clock synchronizing method in baseband demodulator of digital modulation type
US8649465B2 (en) Methods and apparatuses for adaptive clock reconstruction and decoding in audio frequency communication
AU4964490A (en) A method of controlling the frequency of a coherent radio receiver and apparatus for carrying out the method
US4438524A (en) Receiver for angle-modulated carrier signals
JP3252820B2 (ja) 復調及び変調回路並びに復調及び変調方法
CN1153390C (zh) 码分多址通信***中的频率调整电路及码分多址接收机
JPH11196147A (ja) キャリア再生回路
US7469022B2 (en) Methods and apparatus for symmetrical phase-shift keying
JPH118659A (ja) クロックタイミング再生方法および回路
EP1143676B1 (en) Diversity receiver free from decoding error, and clock regeneration circuit for diversity receiver
JP3865893B2 (ja) 復調回路
JP2795761B2 (ja) Msk信号復調回路
JP4493669B2 (ja) プリアンブルパターン識別方法及び周波数偏差検出方法並びにシンボルタイミング検出方法
KR100226994B1 (ko) 파이/4 qpsk 디지털 복조 방법 및 장치
JPWO2002065722A1 (ja) デジタル変調方式、無線通信方式、無線通信装置
JP2005123709A (ja) クロック再生回路
JP4434429B2 (ja) シンボル識別タイミング生成器およびそれを用いた受信装置、通信装置
JPH066397A (ja) 遅延検波器
JPH10290265A (ja) 無線受信機
JPH06350660A (ja) 復調装置
JP4803079B2 (ja) 復調装置
JPH0548664A (ja) 軟判定誤り訂正回路付遅延検波回路
KR970000163B1 (ko) 시분할 다원접속 단말기의 변/복조장치
GB2358116A (en) Demodulation circuit and method with compensation for sampling offset using known reference signals
JPH08307473A (ja) π/4シフトQPSK復調用クロック再生回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131122

Year of fee payment: 12

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees