JPH071871Y2 - 半導体集積回路 - Google Patents

半導体集積回路

Info

Publication number
JPH071871Y2
JPH071871Y2 JP3086989U JP3086989U JPH071871Y2 JP H071871 Y2 JPH071871 Y2 JP H071871Y2 JP 3086989 U JP3086989 U JP 3086989U JP 3086989 U JP3086989 U JP 3086989U JP H071871 Y2 JPH071871 Y2 JP H071871Y2
Authority
JP
Japan
Prior art keywords
transistor
circuit
resistor
collector
switching transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP3086989U
Other languages
English (en)
Other versions
JPH02123147U (ja
Inventor
寿雄 遠藤
直幸 本木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Japan Radio Co Ltd
Original Assignee
New Japan Radio Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New Japan Radio Co Ltd filed Critical New Japan Radio Co Ltd
Priority to JP3086989U priority Critical patent/JPH071871Y2/ja
Publication of JPH02123147U publication Critical patent/JPH02123147U/ja
Application granted granted Critical
Publication of JPH071871Y2 publication Critical patent/JPH071871Y2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Description

【考案の詳細な説明】 [産業上の利用分野] この考案は半導体集積回路に関し、特に電話用スピーチ
ネットワークにおける電話増幅器の利得制御回路に関す
るものである。
[従来の技術] 第2図は従来のこの種の回路を示す接続図であって、図
において1,2,3はそれぞれ第1、第2、第3の定電流回
路、4は増幅用トランジスタ、5は増幅用トランジスタ
4のコレクタ、6は負荷抵抗、7は増幅器、8,9はそれ
ぞれトランジスタでトランジスタ8,9でダーリントン回
路(変形ダーリントン回路)を構成する。トランジスタ
8のエミッタ端子と第3の定電流回路3との接続点が出
力点10となり、出力点10と接地との間に結合キャパシタ
11とスピーカ12の直列回路(仮にスピーカ回路という)
が接続される。
13は第1のスイッチングトランジスタ、14は抵抗、15は
キャパシタ、16は抵抗である。キャパシタ15と抵抗16の
直列回路は外付回路として形成される。
定電流回路1,2の定電流をそれぞれI1,I2とし抵抗6に
流れる電流をI6とすれば、トランジスタ13がオフのとき
は、 I6=I2−I1 ……(1) であり、抵抗6の抵抗値をR6、トランジスタ8の動作時
のベース・エミッタ間電圧をVBE8とすれば、出力点10の
電圧V10は V10=VBE8+(I2−I1)R6 ……(2) となる。増幅器7の出力電圧の変化は、トランジスタ4
で増幅され、且つ、ダーリントン回路で増幅されてスピ
ーカ12を駆動する。
トランジスタ4による増幅段を考えると、その負荷抵抗
は抵抗(6)であり、その値によってこの段の利得が定
められる。従って、回路全体の利得を制御するためには
抵抗(6)に並列な(等価的に)インピーダンスを付加
することによって行う。
すなわち、トランジスタ13のベースsにバイアスを印加
し、このトランジスタ13をオンにするとトランジスタ13
のエミッタから接地への外付回路15,16がトランジスタ
4の負荷として抵抗6と並列に接続された形となり、ト
ランジスタ4の負荷抵抗の値が低下しこの段の利得が低
下する。
キャパシタ15と抵抗16の直列回路のインピーダンスを
ZG,抵抗14の抵抗値をR14、トランジスタ13のオン状態
の抵抗値をRONとすればR6に並列に接続されるインピー
ダンスZPは ZP=RON+1/(1/R14+1/ZG) ……(3) となり、トランジスタ4の段での利得はそれだけ低下す
る。
ZGの値は適当な外付回路を選び利得を適当に調整する。
[考案が解決しようとする課題] 従来の回路は以上のように構成されているので次のよう
な問題点がある。すなわち、トランジスタ13がオフ状態
になっている間にはキャパシタ15の電荷は抵抗14,16を
経て放電されているので、この状態でトランジスタ13を
オンにすると、コンデンサ15を充電する過渡電流が3−
10−6−5−13を経て流れ、点5の電圧が一時低下し、
そのためスピーカ12か「ぼつ」という音を発し、耳障り
である。
この考案は従来の回路における上記の課題を解決し、切
り換え時にスピーカから不愉快な音を発することのない
回路を提供することを目的としている。
[課題を解決するための手段] この考案では、第2のスイッチングトランジスタを設
け、第1のスイッチングトランジスタ13がオフ状態にあ
る間はこの第2のトランジスタをオン状態にして、キャ
パシタを適当な電圧に充電した。
[作用] 第1のスイッチングトランジスタがオフの間もキャパシ
タはほぼ点5の電圧まで充電されているので、第1のス
イッチングトランジスタをオンにした場合でもキャパシ
タへの充電電流は流れない。
[実施例] 第1図はこの考案の一実施例を示す接続図で、第2図と
同一符号は同一または相当部分を示し、17は第2のスイ
ッチングトランジスタ、18は第4の定電流回路、19は接
続点、20はダイオードである。トランジスタ17のベース
tはトランジスタ13のベースsと反対論理の信号が加え
られ、13がオンのとき17はオフ、13がオフのとき17はオ
ンとなるよう制御される。
トランジスタ17に関係する以外の回路の動作は第1図と
第2図と同様であるので重複した説明を省略する。
接続点(電圧点ということもう出来る)19の電圧は接続
点5の電圧とほぼ等しくなるように調整しておく。トラ
ンジスタ13がオフ、17がオンの間にトランジスタ17を経
てキャパシタ15を充電する電流が流れるがこの電流は信
号電流回路には関係のない回路を流れる。充電後はトラ
ンジスタ13のエミッタの電位はほぼ接続点19の電位にな
っている。従ってトランジスタ13がオンになってもキャ
パシタ15への充電電流は流れず、スピーカ12から「ぼ
つ」という音は発生しない。
[考案の効果] 以上のようにこの考案によれば、利得の切り換えを行う
ときに従来の回路で発生していた「ぼつ」音を除去する
ことが出来る。
【図面の簡単な説明】
第1図はこの考案の一実施例を示す接続図、第2図は従
来の回路を示す接続図。 1……第1の定電流回路、2……第2の定電流回路、3
……第3の定電流回路、4……増幅用トランジスタ、5
……接続点、6……負荷抵抗、7……増幅器、8,9……
ダーリントン回路、10……出力点、12……スピーカ、13
……第1のスイッチングトランジスタ、14……抵抗、15
……キャパシタ、16……抵抗、17……第2のスイッチン
グトランジスタ、19……電圧点。 なお、図中同一符号は同一または相当部分を示す。

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】エミッタが第1の定電流回路1を介して電
    源に接続されコレクタが第2の定電流回路2を介して接
    地される増幅用トランジスタ4のベースに信号を入力
    し、出力点10が第3の定電流回路3を介して上記電源に
    接続され、該出力点と接地間とに接続されるダーリント
    ン回路の入力ベース端子を上記増幅用トランジスタ4の
    コレクタ側の端子5に接続し、上記端子5と10との間に
    負荷抵抗6を接続し、上記ダーリントン回路の該出力点
    10と接地との間にスピーカ回路を接続するよう構成され
    た半導体集積回路において、 コレクタが上記増幅用トランジスタ4のコレクタ側端子
    5に接続され、エミッタが抵抗14を介して接地される第
    1のスイッチングトランジスタ13、 上記抵抗14に並列に接続されるキャパシタ15と抵抗16を
    直列接続した外付回路、 コレクタが上記端子5とほぼ同一電位の電圧点に接続さ
    れエミッタ側の端子が上記第1のスイッチングトランジ
    スタ13のエミッタに接続される第2のスイッチングトラ
    ンジスタ17、 上記第1のスイッチングトランジスタ13がオンの間は上
    記第2のトランジスタ17はオフとなり、13がオフの間は
    17がオンとなるよう制御する手段、 を備えたことを特徴とする半導体集積回路。
JP3086989U 1989-03-20 1989-03-20 半導体集積回路 Expired - Fee Related JPH071871Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3086989U JPH071871Y2 (ja) 1989-03-20 1989-03-20 半導体集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3086989U JPH071871Y2 (ja) 1989-03-20 1989-03-20 半導体集積回路

Publications (2)

Publication Number Publication Date
JPH02123147U JPH02123147U (ja) 1990-10-09
JPH071871Y2 true JPH071871Y2 (ja) 1995-01-18

Family

ID=31256304

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3086989U Expired - Fee Related JPH071871Y2 (ja) 1989-03-20 1989-03-20 半導体集積回路

Country Status (1)

Country Link
JP (1) JPH071871Y2 (ja)

Also Published As

Publication number Publication date
JPH02123147U (ja) 1990-10-09

Similar Documents

Publication Publication Date Title
US4015215A (en) Push-pull power amplifier circuit
US4063185A (en) Direct coupling type power amplifier circuit
JPH071871Y2 (ja) 半導体集積回路
JPH08213849A (ja) 音声ミュート回路
JPS6228887B2 (ja)
JPS631768B2 (ja)
JP3253573B2 (ja) Btl増幅回路
JPH06276037A (ja) オーディオ用パワーアンプ
JPS632487B2 (ja)
JP3664224B2 (ja) パワードライブ回路
JP3505325B2 (ja) Btl増幅回路
JPH036022Y2 (ja)
JPS6119543Y2 (ja)
JP2834929B2 (ja) 増幅回路
JPS6119549Y2 (ja)
JPH0332095Y2 (ja)
JPS6223133Y2 (ja)
JPS6119548Y2 (ja)
JP2623954B2 (ja) 利得可変増幅器
JPS6119547Y2 (ja)
JPS6119546Y2 (ja)
JPS6223136Y2 (ja)
JPS6342593Y2 (ja)
JPS6325764Y2 (ja)
JP2797504B2 (ja) 電力増幅回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees