JPH07118929B2 - 同期検出装置 - Google Patents

同期検出装置

Info

Publication number
JPH07118929B2
JPH07118929B2 JP59126001A JP12600184A JPH07118929B2 JP H07118929 B2 JPH07118929 B2 JP H07118929B2 JP 59126001 A JP59126001 A JP 59126001A JP 12600184 A JP12600184 A JP 12600184A JP H07118929 B2 JPH07118929 B2 JP H07118929B2
Authority
JP
Japan
Prior art keywords
signal
circuit
input
output
edge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59126001A
Other languages
English (en)
Other versions
JPS614480A (ja
Inventor
龍太郎 二口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59126001A priority Critical patent/JPH07118929B2/ja
Publication of JPS614480A publication Critical patent/JPS614480A/ja
Publication of JPH07118929B2 publication Critical patent/JPH07118929B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P7/00Arrangements for regulating or controlling the speed or torque of electric DC motors
    • H02P7/06Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current
    • H02P7/18Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power
    • H02P7/24Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices
    • H02P7/28Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices using semiconductor devices
    • H02P7/2805Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices using semiconductor devices whereby the speed is regulated by measuring the motor speed and comparing it with a given physical value

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Electric Motors In General (AREA)
  • Control Of Direct Current Motors (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はDCモータの速度位相制御における同期検出回路
に関するものである。
従来例の構成とその問題点 近年、VTRあるいはビデオディスクの開発が盛んに行な
われ、それらの回転部分にDCモータが多く使用されるよ
うになってきており、それらのモータは速度位相制御に
よって回転精度が良好なものとなっている。またこれら
のシステムの動作は制御系と連動させて行なうことが多
く、その際、モータの基準信号に対する同期を検出する
ことが、システムコントロール系のシーケンスにおい
て、重要な役割を果すことが多く、モータの制御部分に
は、同期検出回路が付加されている。
以下、同図を参照しながら従来の同期検出回路について
説明を行なう。
第1図は従来の同期検出回路の構成を示すものである。
第1図において、1は位相比較器であり、その入力信号
Aは基準信号であり、Bはモータの回転数が周波数に変
換された被比較信号で、出力信号Cが位相誤差信号であ
る。また2はモノマルチてあり、被比較信号Bが入力さ
れていてその出力信号Dはシリアル−パラレル変換器と
してのNビットシフトレジスタ3のクロック入力端子に
入力されている。一方基準信号AはNビットシフトレジ
スタ3のデータ入力端子に入力されていて、シフトレジ
スタのNビットの出力がANDゲート4のそれぞれの入力
に入力されており、ANDゲート4の出力信号Eが同期検
出信号となる。
第2図は第1図のA,B,Dの信号のタイミングの関係を示
すもので、被比較信号Bが基準信号Aに同期した時のタ
イミングの関係を示している。t1は1周期の時間であ
り、t2はA及びBのHigh区間の時間である。
第2図Dは第1図に示すモノマルチ2によって被比較信
号B(モータの回転数を周波数に変換した信号)をパル
ス幅(t4)に変換し、さらにその立ち上りまでの時間を
信号Bの立ち上りに対して、t3だけシフトし、信号Aの
“High"区間の中央付近にその立ち上りがくるようにし
た信号であり、信号Aの“High"区間がデータとして安
定にシフトレジスタ3に入力されるためのものである。
従って第2図に示す信号(A,B,D)の関係がN回連続し
た時、即第1図に示すシフトレジスタ3のデータ入力と
クロック入力に信号Aと信号Dがそれぞれ入力された
時、第1図に示すシフトレジスタ3の出力がすべて“Hi
gh"となりANDゲート4の出力信号も“High"となってモ
ータが基準信号に対して同期したとみなすようになって
いる。
しかしながら、同一のシステムに対してモータの回転速
度を速くした時、第2図における信号A及びBに対する
信号Dの位置関係が異なる。回転速度が速くなった時の
信号A,B,Dの位置関係を第3図に示す。
第3図ではモータの回転速度が速くなっているため、第
2図t1及びt2に相当する時間t1′及びt2′が短くなって
いるが、モノマルチ2によって決定されるt3及びt4は変
わらない。従って、A,B,Dの信号の位置関係は第3図に
示すごとく、Dの信号の立ち上りがAの信号の“High"
区間から“Low"区間に逸脱してしまう可能性が生じる。
このような場合においては、第1図に示す構成では、AN
Dゲート4の出力が“Low"となり正しく同期しているに
もかかわらず、同期していないと見なされる問題点を生
じる。
発明の目的 本発明はこうした問題を解消する目的でなされたもので
モータの回転速度に関係なく、この基準信号に同期した
ことを正しく検出する手段を提供するものである。
発明の構成 本発明の同期検出装置は、基準信号をシリアルーパラレ
ル変換器のデータ入力に入力し、前記基準信号と同期し
た信号を入力信号とするノコギリ波発生回路とピークホ
ールド回路から成る電圧変換回路の出力分圧信号と、前
記ノコギリ波発生回路の出力信号を比較するためのコン
パレータと、前記コンパレータの出力信号の立ち上りも
しくは立ち下りのエッジの一方を検出し、かつパルス化
するためのエッジ検出回路を有し、前記エッジ検出回路
の出力信号を前記シリアルーパラレル変換器のクロック
とし、そのパラレル出力信号の論理積が同期検出信号と
なるように構成したものである。
実施例の説明 以下本発明の一実施例について説明する。第4図は本発
明の一実施例における構成図を示したものである。第4
図において、5はモータの基準信号Fとモータの回転数
が周波数に変換された被比較信号Gを位相比較するため
の位相比較器で、その出力信号Mが位相誤差信号であ
る。6は矩形信号の“High"区間のみ一定の傾斜で電圧
が上昇し、“Low"区間ではリセットされる動作を行なう
ノコギリ波発生回路であり、信号G(モータの回転数が
周波数に変換された信号)が入力されている。7はノコ
ギリ波発生回路6の出力ピーク電圧をホールドするピー
クホールド回路であり、その出力電圧Iは8に示す分割
回路で1/2に分割され、この分割回路8の出力電圧Jは
コンパレータ9の+入力端子に入力されている。一方コ
ンパレータ9の−入力端子にはノコギリ波発生回路6の
出力信号Hが入力されており、その電圧上昇部分の電圧
がJの電圧(コンパレータ9の+入力)レベルを越えた
時コンパレータ9の出力信号Kは“Low"から“High"に
変化する。さらに10に示すモノマルチはKの信号の状態
の変化によってトリガされ、一定のパルス幅wを持った
信号Lを出力する。以上F〜Lまでの信号の関係を第5
図に示す。またLは11に示すシフトレジスタのクロック
入力端子に入力され、また信号F(モータの基準信号)
はデータ入力端子に入力されていて、第5図に示すFと
Lの関係を満足した時シフトレジスタの出力はすべて
“High"となるため、ANDゲート12の出力Nも“High"と
なって同期検出がなされたことになる。
以上のような構成によって、第5図に示すようにFとL
の関係はモータの回転速度に関係なく、LがFの“Hig
h"区間の中央に常に位置するため、前述したようなモー
タの回転速度によって、LがFの“Low"区間に逸脱して
しまう恐れがなく、安定した同期検出が可能となるもの
である。
発明の効果 以上のように、本発明によれば、モータの回転速度を変
化せしめた場合においても、同期状態にあるか否かが正
確に検出できるものである。
【図面の簡単な説明】
第1図は従来における同期検出装置の構成図、第2図及
び第3図は第1図における各部の信号のタイミングを示
す波形図、第4図は本発明の一実施例における同期検出
装置の構成図、第5図は第4図における各部の信号の波
形及びそれらのタイミングを示した波形図である。 6……ノコギリ波発生回路、7……ピークホールド回
路、8……電圧分割回路、9……コンパレータ、10……
モノマルチ。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】二つのパルス信号の一方がシリアルパラレ
    ル変換器のデータ入力に入力されていて、他方のパルス
    信号の立ち上がりエッジから立ち下がりエッジまでの間
    その出力電圧が単調増加するノコギリ波発生回路と適当
    な時定数で放電するピークホールド回路から成る周期電
    圧変換回路と、前記周期電圧変換回路の出力電圧を分圧
    するための分圧回路を有し、前記ノコギリ波発生回路と
    前記分圧回路の出力信号が入力信号となるコンパレータ
    と、前記コンパレータの出力信号の一方のエッジを検出
    し、パルス化するためのエッジ検出回路を有し、前記エ
    ッジ検出回路の出力信号が前記シリアルパラレル変換器
    のクロック入力に入力され、前記シリアルパラレル変換
    器のパラレル出力の論理積が検出信号となることを特徴
    とする同期検出装置。
JP59126001A 1984-06-19 1984-06-19 同期検出装置 Expired - Lifetime JPH07118929B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59126001A JPH07118929B2 (ja) 1984-06-19 1984-06-19 同期検出装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59126001A JPH07118929B2 (ja) 1984-06-19 1984-06-19 同期検出装置

Publications (2)

Publication Number Publication Date
JPS614480A JPS614480A (ja) 1986-01-10
JPH07118929B2 true JPH07118929B2 (ja) 1995-12-18

Family

ID=14924266

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59126001A Expired - Lifetime JPH07118929B2 (ja) 1984-06-19 1984-06-19 同期検出装置

Country Status (1)

Country Link
JP (1) JPH07118929B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5079377B2 (ja) 2007-04-13 2012-11-21 フェリカネットワークス株式会社 情報処理システム、管理情報処理装置、およびプログラム

Also Published As

Publication number Publication date
JPS614480A (ja) 1986-01-10

Similar Documents

Publication Publication Date Title
JPH07101847B2 (ja) デジタルフェイズロックドループ装置
US4520408A (en) Clock signal synchronization apparatus and method for decoding self-clocking encoded data
US4764824A (en) Dual servo system for rotating tape head control
JPS5923647A (ja) 直列デ−タ信号の変換方法および変換回路
US3938184A (en) Digital flutter reduction system
JPH0486082A (ja) 時間軸補正装置
JPH07118929B2 (ja) 同期検出装置
US4580100A (en) Phase locked loop clock recovery circuit for data reproducing apparatus
SE427146B (sv) Anordning for att endra tidbasen hos en informationssignal
JPH0157539B2 (ja)
JP2517160B2 (ja) 同期検出装置
JP2643247B2 (ja) デジタル同期検出装置
JP2636349B2 (ja) 位相制御回路
JP2863161B2 (ja) 位相同期クロック信号発生装置
JP3132583B2 (ja) 位相検出回路
JPH01113670A (ja) 回転検出器
JPH0767082B2 (ja) 分周装置
JPS627277A (ja) 磁気再生装置
JP2857396B2 (ja) 同期信号発生回路
JPH01174977A (ja) 動作検出装置
SU622148A1 (ru) Устройство выделени информации из частотно-модулированного сигнала
SU1383405A1 (ru) Интерпол тор
JPH0254884B2 (ja)
JPH0793570B2 (ja) キャプスタンサーボ装置
JPS6390050A (ja) 磁気記録再生装置