JPH0683894A - Electric circuit diagram display device - Google Patents

Electric circuit diagram display device

Info

Publication number
JPH0683894A
JPH0683894A JP4233673A JP23367392A JPH0683894A JP H0683894 A JPH0683894 A JP H0683894A JP 4233673 A JP4233673 A JP 4233673A JP 23367392 A JP23367392 A JP 23367392A JP H0683894 A JPH0683894 A JP H0683894A
Authority
JP
Japan
Prior art keywords
display
block
circuit diagram
symbol
ratio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4233673A
Other languages
Japanese (ja)
Other versions
JP2657028B2 (en
Inventor
Yasunori Shiomi
泰則 塩見
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JFE Steel Corp
Original Assignee
Kawasaki Steel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kawasaki Steel Corp filed Critical Kawasaki Steel Corp
Priority to JP4233673A priority Critical patent/JP2657028B2/en
Publication of JPH0683894A publication Critical patent/JPH0683894A/en
Application granted granted Critical
Publication of JP2657028B2 publication Critical patent/JP2657028B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

PURPOSE:To improve the electric circuit design work efficiency, etc., by displaying a connecting relation between electric circuits of different blocks in a more easily understandable form. CONSTITUTION:Circuit diagram data 10 is data of a circuit diagram in which elements, etc., mutually connected are combined and subjected to blocking, and expressed hierarchically. Window size data 12 is data of size of a window for displaying the circuit diagram. A display magnification input part 14 inputs magnification of the circuit diagram displayed on the window. A ratio calculating part 20 calculates a ratio R of symbol size SS of a block displayed on the window to window size SW. A block display deciding part 22 determines whether a display of the pertinent block is set as a symbol display or a schematic display in accordance with the magnitude of the ratio R. The schematic display to the extent of the lower layer is displayed simultaneously under the condition of resolution of a CRT, etc.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、相互に接続される素子
等を組み合わせてブロック化し、階層的に表現される電
気回路図を表示する電気回路図表示装置に係り、特に、
異なる前記ブロックの電気回路間の接続関係をより理解
し易い形態で表示し、電気回路設計作業能率などを向上
させることができる電気回路図表示装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an electric circuit diagram display device for displaying a hierarchically expressed electric circuit diagram by combining elements connected to each other into a block, and more particularly,
The present invention relates to an electric circuit diagram display device capable of displaying a connection relationship between electric circuits of different blocks in a form that is easier to understand and improving the work efficiency of electric circuit design.

【0002】[0002]

【従来の技術】LSI(large scale integrated circu
it)に組み込む論理回路や種々の制御回路など様々な電
気回路の設計において、近年、非常に幅広くCAD(co
mputeraided design )装置を用いて回路図設計が行わ
れている。又、前記LSIに組み込む論理回路など、比
較的大規模な電気回路図のCAD装置を用いた設計にお
いては、従来から、電気回路図を階層的に表現するよう
にしている。又、このようなLSIに組み込む論理回路
のCADに関する様々な技術が開示されている。
2. Description of the Related Art LSI (large scale integrated circu
In designing various electric circuits such as logic circuits and various control circuits to be incorporated in it), CAD (co
The circuit diagram is designed using the mputeraided design) device. Further, in the design using a CAD device having a relatively large-scale electric circuit diagram such as a logic circuit incorporated in the LSI, the electric circuit diagram is conventionally expressed hierarchically. Further, various techniques regarding CAD of a logic circuit incorporated in such an LSI are disclosed.

【0003】例えば、特開昭63−36376では、L
SIのCAD装置などの階層構造の複数レベルの表示デ
ータを有するデータ処理装置のデータ表示方法に関する
技術が開示されている。該特開昭63−36376で
は、まず、階層構造の概略構造を記述した上位レベルか
ら、詳細構造を記載した下位レベルまでの複数レベルの
表示データを構成しておく。この後、上記表示データを
表示する表示画面上の表示領域を、所定の入力手段にて
指定する。又、上記表示画面上の指定された表示領域の
大きさに応じて適合したレベルの表示データを、所定の
データ選択手段により選択する。上記選択されたレベル
の表示データは、上記表示画面上の指定された表示領域
に表示されるというものである。該特開昭63−363
76で開示されている技術によれば、階層構造の特定レ
ベルの表示データを、表示領域の大きさを変えて処理効
率良く、且つより見易く表示することができる。
For example, in Japanese Patent Laid-Open No. 63-36376, L
A technique relating to a data display method of a data processing device having a plurality of levels of display data having a hierarchical structure such as a CAD device of SI is disclosed. In Japanese Patent Laid-Open No. 63-36376, first, display data of a plurality of levels from an upper level describing a schematic structure of a hierarchical structure to a lower level describing a detailed structure is constructed. After that, the display area on the display screen for displaying the display data is designated by a predetermined input means. Further, the display data of a level suitable for the size of the designated display area on the display screen is selected by the predetermined data selecting means. The display data of the selected level is displayed in the designated display area on the display screen. JP-A-63-363
According to the technique disclosed in No. 76, it is possible to display the display data of the specific level of the hierarchical structure by changing the size of the display area with high processing efficiency and more easily.

【0004】又、特開平1−237880では、図面編
集用のコマンドを入力する文字入力手段と、座標入力手
段と、論理回路図の情報を記憶しておく記憶部と、入力
された情報を表示するための画面表示部と、入力された
情報をCAD用データに変換するCAD用データ出力部
とを備えた論理回路図入力装置に関する技術が開示され
ている。該特開平1−237880では、このような論
理回路図入力装置において、シンボルの形状と名称に関
する情報と、図面におけるシンボルの位置とシンボルの
名称に関する情報とを別々に記憶することにより、シン
ボルの入力後にそのシンボルを修正するときは、1回の
シンボルの修正入力で所望の数のシンボルを修正可能に
している。
In Japanese Patent Laid-Open No. 1-237880, character input means for inputting a command for drawing editing, coordinate input means, a storage section for storing information of a logic circuit diagram, and input information are displayed. There is disclosed a technique relating to a logic circuit diagram input device including a screen display unit for doing so and a CAD data output unit for converting input information into CAD data. According to Japanese Patent Laid-Open No. 1-237880, in such a logic circuit diagram input device, information about the shape and name of the symbol and information about the position and the name of the symbol in the drawing are separately stored, thereby inputting the symbol. When the symbol is modified later, a desired number of symbols can be modified with one symbol modification input.

【0005】又、特開平2−25980では、CAD装
置の特に回路図エディタに関する技術が開示されてい
る。該特開平2−25980では、まず、回路情報から
下位回路の外部入出力端子に関する名称、入出力属性な
どのデータを収集し、入出力属性に対応して左右に区分
した端子数に応じて階層シンボルの形状を決定すると共
に、各外部端子名に対応するピン名を昇順にソートし
て、該シンボル上に配置することによって該下位回路を
示す階層シンボルを作成する階層シンボル自動作成処理
手段を備える。又、該作成された階層シンボル又は既に
作成された回路における階層シンボルを、外部入力に応
じて修正するシンボル編集処理手段を備える。これら階
層シンボル自動作成処理手段とシンボル編集処理手段と
を備えることにより、該特開平2−25980では、下
位回路を入力し、又は修正した際に自動的に階層シンボ
ルを作成することによって、階層シンボル作成の煩わし
さと入力ミスとをなくし、又、既に作成された回路を修
正した場合にも、階層シンボルへのフィードバックが自
動的に行われるようにしている。
Further, Japanese Laid-Open Patent Publication No. 25980/1990 discloses a technique relating to a CAD device, particularly a circuit diagram editor. In the Japanese Patent Laid-Open No. 25980/1990, data such as the names of external input / output terminals of lower circuits and input / output attributes are collected from the circuit information, and layers are divided according to the number of terminals divided into right and left corresponding to the input / output attributes. A hierarchical symbol automatic creation processing means is provided for determining the shape of the symbol, sorting the pin names corresponding to the external terminal names in ascending order, and arranging the sorted pin names on the symbol to create a hierarchical symbol indicating the lower circuit. . Further, it is provided with a symbol edit processing means for modifying the created hierarchical symbol or the already created hierarchical symbol in the circuit according to an external input. By providing the hierarchical symbol automatic creation processing means and the symbol edit processing means, in the Japanese Patent Laid-Open No. 25980/1990, a hierarchical symbol is automatically created when a lower circuit is input or modified. This eliminates the troublesomeness of the creation and input errors, and also allows the feedback to the hierarchical symbols to be automatically performed even when the already created circuit is modified.

【0006】又、特開平3−242766では、論理回
路図を入力する入力システムにおいて、ブロックシンボ
ルを作成するブロックシンボル作成部と、この作成され
た複数のブロックシンボル間の接続回路図を作成するブ
ロックシンボル間接続回路図作成部とを備える。又、こ
の作成されたブロックシンボル間接続回路図から、ブロ
ックシンボルを選択するブロックシンボル選択部と、上
記選択されたブロックシンボル内の回路図を作成する条
件を設定するブロックシンボル内回路図作成条件設定部
と、上記選択されたブロックシンボルのシンボル情報と
ピン情報を抽出するシンボル・ピン情報抽出部を備え
る。又、上記ブロックシンボル内回路図作成条件と、シ
ンボル情報からブロックシンボルを拡大配置し、又ピン
情報をその拡大配置したブロックシンボルに配置するブ
ロックシンボル拡大配置・ピン情報配置処理部と、この
ブロックシンボル拡大配置・ピン情報配置処理部によっ
て、ブロックシンボルとピン情報を配置したブロックシ
ンボル内回路図を作成するブロックシンボル内回路図作
成部とを備える。この特開平3−242766のこのよ
うな構成によれば、ブロックシンボル内回路図を効率良
く作成できると共に、ブロックシンボルとそのブロック
シンボル内回路図との対応ミスを無くすために、ブロッ
クシンボルのピン情報に対応したピンをブロックシンボ
ル内回路図へ自動配置することができる。
Further, in Japanese Patent Laid-Open No. 3-242766, in an input system for inputting a logic circuit diagram, a block symbol creating section for creating a block symbol and a block for creating a connection circuit diagram between the created plurality of block symbols. And an inter-symbol connection circuit diagram creation unit. Further, from the created block symbol connection circuit diagram, a block symbol selection unit for selecting a block symbol and a block symbol internal circuit diagram creation condition setting for setting conditions for creating a circuit diagram within the selected block symbol And a symbol / pin information extraction unit that extracts symbol information and pin information of the selected block symbol. In addition, the block symbol enlarged arrangement / pin information arrangement processing unit that enlarges and arranges the block symbol based on the block symbol internal circuit diagram creation condition and the symbol information, and arranges the pin information in the enlarged and arranged block symbol, and this block symbol. An enlarged placement / pin information placement processing unit includes a block symbol inner circuit diagram creation unit that creates a block symbol inner circuit diagram in which block symbols and pin information are placed. According to this configuration of JP-A-3-242766, the block symbol pin circuit information can be efficiently created, and the pin information of the block symbol can be eliminated in order to eliminate a correspondence error between the block symbol and the block symbol circuit diagram. Pins corresponding to can be automatically arranged on the circuit diagram in the block symbol.

【0007】以下、従来の階層的に表現される電気回路
の設計作業を、具体例を用いて説明する。
Hereinafter, a conventional hierarchical designing operation of an electric circuit will be described using a specific example.

【0008】図6は、階層的に表現される電気回路図の
各階層の関係を示す線図である。
FIG. 6 is a diagram showing the relationship between layers of an electric circuit diagram expressed hierarchically.

【0009】この図6において、階層ブロックS0は、
あるユーザ電気回路図全体を示す。該階層ブロックS0
は、階層ブロックS1と階層ブロックS2とを有する。
又、前記階層ブロックS1は、更に、階層ブロックS1
1及び階層ブロックS12を有する。又、前記階層ブロ
ックS2は、階層ブロックS21及び階層ブロック22
を有する。又、前記階層ブロックS11は、階層ブロッ
クS111及び階層ブロックS112を有する。このよ
うに、相互に接続される素子等を組み合わせてブロック
化し、順次階層的に電気回路図が表現されている。
In FIG. 6, the hierarchical block S0 is
1 shows an entire user electrical schematic. The hierarchical block S0
Has a hierarchical block S1 and a hierarchical block S2.
In addition, the hierarchical block S1 further includes the hierarchical block S1.
1 and hierarchical block S12. The hierarchical block S2 is the hierarchical block S21 and the hierarchical block 22.
Have. The hierarchical block S11 includes a hierarchical block S111 and a hierarchical block S112. In this way, elements that are connected to each other are combined into a block, and the electrical circuit diagram is sequentially expressed in a hierarchical manner.

【0010】図7は、従来の、階層的に表現される電気
回路図の第1の表示例である。
FIG. 7 is a first display example of a conventional hierarchically expressed electric circuit diagram.

【0011】この図7においては、CAD装置などに用
いられる、階層的に表現されている電気回路図を表示す
る電気回路図表示装置において、その表示例が示されて
いる。この図7において、ウィンドウ30には、前記図
6において階層構造が示されたある論理回路全体(前記
階層ブロックS0)が表示されている。前記階層ブロッ
クS0は、前記階層ブロックS1と、前記階層ブロック
S2と、更に、論理ゲートG1、G3、G4にて構成さ
れている。
FIG. 7 shows a display example of an electric circuit diagram display device for displaying a hierarchically represented electric circuit diagram used in a CAD device or the like. In FIG. 7, a window 30 displays the entire logic circuit (the hierarchical block S0) whose hierarchical structure is shown in FIG. The hierarchical block S0 includes the hierarchical block S1, the hierarchical block S2, and logic gates G1, G3, and G4.

【0012】図8は、従来の階層的に表現される電気回
路図の第2の表示例を示す線図である。
FIG. 8 is a diagram showing a second display example of a conventional hierarchically expressed electric circuit diagram.

【0013】この図8においては、前記図6及び前記図
7において示される前述の階層ブロックS2の内容が表
示されている。この図8に示されるように、前記階層ブ
ロックS2は、前記階層ブロックS21と、前記階層ブ
ロックS22と、論理ゲートG6とにより構成されてい
る。
In FIG. 8, the contents of the hierarchical block S2 shown in FIGS. 6 and 7 are displayed. As shown in FIG. 8, the hierarchical block S2 includes the hierarchical block S21, the hierarchical block S22, and a logic gate G6.

【0014】図9は、従来の階層的に表現される電気回
路図を表示する電気回路図表示装置を有するCAD装置
における設計作業手順を示すフローチャートである。
FIG. 9 is a flow chart showing a design work procedure in a CAD device having an electric circuit diagram display device for displaying a conventional hierarchically expressed electric circuit diagram.

【0015】この図9のフローチャートにおいて、まず
ステップ130では、ある階層の回路設計を行う。該階
層の設計は、これより上位の階層で用いられるブロック
のスケマティックとなる。続いてステップ132では、
前記ステップ130での設計結果をブロック化し、シン
ボルを生成する。
In the flowchart of FIG. 9, first, at step 130, a circuit of a certain hierarchy is designed. The design of the hierarchy is a schematic of the blocks used in the higher hierarchy. Then in step 132,
The design result in step 130 is divided into blocks to generate symbols.

【0016】次にステップ134では、前記ステップ1
30で設計した階層より1つ上位の階層の回路設計を行
う。該ステップ134での上位階層設計にあたっては、
まず、電気回路図表示装置の階層間の移動を行う。この
後、移動先の上位階層での設計を行う。次にステップ1
36では、主として前記ステップ130及び前記ステッ
プ134で行った設計結果の検証を行う。続くステップ
140に示されるように、該検証結果に従って、誤りが
あれば次にステップ142へと進み、誤りがなければ全
ての設計作業を終了する。
Next, in step 134, the above step 1
The circuit is designed to be one level higher than the level designed in 30. In designing the upper layer in step 134,
First, the electric circuit diagram display device is moved between layers. After that, designing is performed in the upper layer of the moving destination. Next step 1
At 36, mainly the verification of the design result performed at step 130 and step 134 is performed. As shown in the following step 140, according to the verification result, if there is an error, the process proceeds to step 142, and if there is no error, all the design work is finished.

【0017】前記ステップ140で誤り有りとされた場
合、ステップ142では、再び1つ下位の階層へと階層
間の移動を行う。次にステップ144では、前記ステッ
プ142の階層間の移動の後、移動先の階層について設
計修正を行う。ステップ146では、前記ステップ14
4での修正結果に基づいて、この階層の1つ上位の階層
で用いられるシンボルの生成を行う。
When it is determined that there is an error in step 140, step 142 again moves to the next lower layer. Next, in step 144, after the movement between the layers in step 142, the design is corrected for the destination layer. In step 146, in step 14
Based on the correction result in 4, the symbols used in the layer immediately above this layer are generated.

【0018】このように、相互に接続される素子等を組
み合わせてブロック化し、階層的に表現することによ
り、例えば回路設計を系統的に能率良く行うことができ
る。
As described above, the elements connected to each other are combined into a block and expressed hierarchically, so that, for example, circuit design can be systematically and efficiently performed.

【0019】[0019]

【発明が達成しようとする課題】しかしながら、前述の
ような従来の電気回路図表示装置において、階層的に表
現される異なるブロックの電気回路間の接続関係を理解
することが困難であった。例えば、前記図7において、
前記階層ブロックS0の表示中には前記階層ブロックS
1の内容や、前記階層ブロックS2の内容は表示され
ず、これら内容の回路の、周囲の他の論理ゲートや階層
ブロックとの接続関係が理解し難かった。例えば、この
図7において、前記ゲートG1の出力先が、前記階層ブ
ロックS1のどの素子に出力されるか不明であった。
However, in the conventional electric circuit diagram display device as described above, it is difficult to understand the connection relation between the electric circuits of different blocks which are hierarchically expressed. For example, in FIG.
While the hierarchical block S0 is displayed, the hierarchical block S
The contents of No. 1 and the contents of the hierarchical block S2 are not displayed, and it is difficult to understand the connection relationship of the circuits of these contents with other surrounding logic gates and hierarchical blocks. For example, in FIG. 7, it is unclear to which element of the hierarchical block S1 the output destination of the gate G1 is output.

【0020】このため、前記図9のフローチャートを用
いて説明したように、例えば前記ステップ132から前
記ステップ134へ進むときや、前記ステップ142な
どにおいて、回路設計中に階層間の移動を行わなければ
ならなかった。従って、特に下位階層修正などを行うと
きには、設計作業が煩雑となってしまっていた。
Therefore, as described with reference to the flowchart of FIG. 9, for example, when the process proceeds from the step 132 to the step 134 or in the step 142, the movement between layers must be performed during the circuit design. did not become. Therefore, the design work is complicated especially when the lower hierarchy is modified.

【0021】なお、前記特開昭63−36376で開示
されている技術は、特定レベル階層を見易く表示する点
では類似しているが、対象が設計中の回路の全体回路図
等に限定されたもので、具体的構造や着目点等は全く異
なる。
The technique disclosed in the above-mentioned Japanese Patent Laid-Open No. 63-36376 is similar in that it is easy to see a specific level hierarchy, but the target is limited to the whole circuit diagram of the circuit under design. However, the specific structure and points of interest are completely different.

【0022】本発明は、前記従来の問題点を解決するべ
く成されたもので、異なるブロックの電気回路間の接続
関係をより理解し易い形態で表示し、電気回路設計作業
能率などを向上させることができる電気回路図表示装置
を提供することを目的とする。
The present invention has been made to solve the above-mentioned conventional problems, and displays the connection relationship between electric circuits of different blocks in a form that is easier to understand, and improves the electric circuit design work efficiency. It is an object of the present invention to provide an electric circuit diagram display device that can be used.

【0023】[0023]

【課題を達成するための手段】本発明は、相互に接続さ
れる素子等を組み合わせてブロック化し、階層的に表現
される電気回路図を表示する電気回路図表示装置におい
て、前記電気回路図を、所定表示画面のウィンドウに所
望の倍率で表示可能な表示制御部と、少なくとも前記表
示画面に表示される前記ブロック毎に、それぞれのブロ
ックのシンボルサイズSSと、前記表示画面のウィンド
ウサイズSWとの比率Rを算出する比率算出部と、該比
率Rの大小に従って、該当ブロックの前記表示制御部に
よる表示を、シンボルの表示にするか、あるいは、スケ
マティックの表示にするか決定するブロック表示判定部
とを備えたことにより、前記課題を達成したものであ
る。
According to the present invention, there is provided an electric circuit diagram display device for displaying an electric circuit diagram which is hierarchically expressed by combining elements connected to each other into a block and displaying the electric circuit diagram. A display control unit capable of displaying at a desired magnification in a window of a predetermined display screen, a symbol size SS of each block, and a window size SW of the display screen for at least each of the blocks displayed on the display screen. A ratio calculation unit that calculates the ratio R, and a block display determination unit that determines whether the display of the corresponding block by the display control unit is a symbol display or a schematic display according to the magnitude of the ratio R. By providing the above, the above-mentioned object is achieved.

【0024】又、前記電気回路図表示装置において、更
に、前記ブロックの少なくとも回路内容を、最上階層の
回路情報の部分情報として記憶する記憶手段を備えてい
ることにより、前記課題を達成すると共に、ブロック化
されたもののシンボルの生成や修正の作業を低減したも
のである。
Further, in the electric circuit diagram display device, further, the storage means for storing at least the circuit contents of the block as the partial information of the circuit information of the uppermost hierarchy is provided, and the above-mentioned object is achieved. It reduces the work of symbol generation and modification even though it is blocked.

【0025】[0025]

【作用】前述のように、電気回路の階層化は種々の利点
を有しており、特に、大規模な電気回路の設計を行う際
の能率も向上させることができる。本発明は、このよう
な特徴を有する階層化を行いながら設計する際の、作業
内容を検討して成されたものである。即ち、本発明は、
階層的に表現される電気回路図を表示する際、単に同一
階層のもののみを表示するのではなく、表示する解像度
の範囲内で、より下層の回路をも表示することが、設計
者などの回路の理解を促進できる点に着目して成された
ものである。
As described above, the hierarchization of electric circuits has various advantages, and in particular, the efficiency in designing a large-scale electric circuit can be improved. The present invention was made by studying the work content when designing while carrying out hierarchization having such characteristics. That is, the present invention is
When displaying an electrical circuit diagram that is hierarchically displayed, it is possible for designers to display not only the ones on the same layer but also the circuits on the lower layers within the display resolution range. It was made with a focus on facilitating the understanding of circuits.

【0026】図1は、本発明の要旨を示すブロック図で
ある。
FIG. 1 is a block diagram showing the gist of the present invention.

【0027】この図1において、特に本発明の主要部
は、表示制御部24と、比率算出部20と、ブロック表
示判定部22である。又、必要に応じて、回路図データ
10を記憶する手段と、ウィンドウサイズデータ12を
記憶する手段と、表示倍率入力部14とを備える。
In FIG. 1, the main parts of the present invention are a display control unit 24, a ratio calculation unit 20, and a block display determination unit 22. Further, it is provided with a unit for storing the circuit diagram data 10, a unit for storing the window size data 12, and a display magnification input unit 14 as needed.

【0028】前記回路図データ10は、本発明はこれを
限定するものではないが、例えば、ユーザ回路データ
や、ブロックスケマティックデータなどである。前記ユ
ーザ回路データは、例えば、設計者が設計中の電気回路
や論理回路などのデータである。前記ブロックスケマテ
ィックデータは、相互に接続される素子等を組み合わせ
てブロック化され、シンボルとされたものの具体的な内
容を示すデータである。該ブロックスケマティックデー
タは、例えばそのブロックの作図に用いるシンボルに関
するデータも有しており、少なくとも、該シンボルの外
形に関するデータを備えている。
The circuit diagram data 10 is, for example, user circuit data and block schematic data, although the present invention is not limited thereto. The user circuit data is, for example, data of an electric circuit, a logic circuit, etc. which the designer is designing. The block schematic data is data that indicates specific contents of a block that is formed by combining elements and the like that are connected to each other. The block schematic data also has, for example, data regarding a symbol used for drawing the block, and includes at least data regarding an outer shape of the symbol.

【0029】前記ウィンドウサイズデータ12は、前記
表示制御部24にて表示を行う画面の表示エリア(以
降、ウィンドウと称する)の大きさのデータ、即ちウィ
ンドウサイズSWである。該ウィンドウサイズデータ1
2の値は、固定値であってもよい。あるいは後述する実
施例の如く、例えば、マルチウィンドウシステムなど、
前記表示エリアの大きさが随時変化する場合には、該ウ
ィンドウサイズSWはこれに従って設定される。
The window size data 12 is data of the size of the display area (hereinafter referred to as a window) of the screen displayed by the display controller 24, that is, the window size SW. The window size data 1
The value of 2 may be a fixed value. Or, as in the embodiment described later, for example, a multi-window system,
When the size of the display area changes at any time, the window size SW is set accordingly.

【0030】前記表示倍率入力部14は、前記ウィンド
ウに表示する回路図の表示倍率を入力する手段である。
当該電気回路図表示装置の利用者が設定された表示倍率
は、例えば、所定の記憶手段で保持されるようにしても
よい。
The display magnification input section 14 is means for inputting the display magnification of the circuit diagram displayed in the window.
The display magnification set by the user of the electric circuit diagram display device may be held in a predetermined storage means, for example.

【0031】前記比率算出部20は、まず、前記シンボ
ル外形に関するデータと、前記表示貴倍率とに従って、
前記ウィンドウ上に表示されるブロックのシンボルの大
きさ(以降、シンボルサイズSSと称する)、即ちウィ
ンドウに表示されるシンボルの見掛け上の大きさを求め
る。次に、該比率算出部20は、求められた前記シンボ
ルサイズSSと前記ウィンドウサイズSWとの比率Rを
算出する。該比率Rは、例えば、前記シンボルサイズS
Sと前記ウィンドウサイズSWとの比率(=SS/S
W)である。
First, the ratio calculation section 20 calculates the symbol outer shape and the display noble magnification according to the data concerning the symbol outer shape.
The size of the symbol of the block displayed on the window (hereinafter referred to as the symbol size SS), that is, the apparent size of the symbol displayed on the window is obtained. Next, the ratio calculator 20 calculates the ratio R between the obtained symbol size SS and the window size SW. The ratio R is, for example, the symbol size S
Ratio of S to window size SW (= SS / S
W).

【0032】前記ブロック表示判定部22は、前記比率
算出部20で求められた前記比率Rの大小に従って、該
当ブロックの前記表示制御部24による表示を、シンボ
ルの表示にするか、あるいは、スケマティックの表示に
するか決定する。これは、前記ウィンドウに表示される
前記ブロックのシンボルの見掛け上の大きさが大きけれ
ば、単なるシンボルの表示とはせず、より具体的なスケ
マティックの表示とするというものである。一方、前記
ウィンドウにおける前記ブロックのシンボルの見掛け上
の大きさが小さければ、該ブロックの単なるシンボルの
表示、例えば該ブロックを表わす矩形の単純な表示にす
るというものである。該ブロック表示判定部22のこの
ような判定を本発明は限定するものではなく、該判定
は、例えば前記比率Rと所定の定数とを比較するもので
あってもよい。あるいは、該判定は、前記比率Rと各ブ
ロックのシンボル毎に定められた定数とを比較するもの
であってもよい。
The block display determination unit 22 makes the display of the corresponding block by the display control unit 24 a symbol display or a schematic display according to the magnitude of the ratio R obtained by the ratio calculation unit 20. Decide whether to display. This means that if the apparent size of the symbol of the block displayed in the window is large, the symbol is not simply displayed but a more specific schematic is displayed. On the other hand, if the apparent size of the symbol of the block in the window is small, the symbol of the block is simply displayed, for example, the rectangle showing the block is simply displayed. The present invention does not limit such a determination by the block display determination unit 22. The determination may be, for example, a comparison between the ratio R and a predetermined constant. Alternatively, the determination may be to compare the ratio R with a constant determined for each symbol of each block.

【0033】前記表示制御部24は、前記回路図データ
10から所望の電気回路図、例えばユーザの設計中の論
理回路の例えば一部を所定の表示画面のウィンドウに所
望の倍率で表示可能なものである。該表示制御部24
は、例えば、CRT(cathoderay tube)やCRTコン
トローラや該CRTコントローラを制御するプログラム
などによる。又、該表示制御部24による電気回路図の
表示の際、相互に接続される素子等を組み合わせてブロ
ック化されたものの表示は、これを単なるシンボルの表
示にするか、あるいは、スケマティックの表示にするか
は、前記ブロック表示判定部22の決定に従う。
The display control section 24 is capable of displaying a desired electric circuit diagram from the circuit diagram data 10, for example, a part of a logic circuit being designed by the user in a window of a predetermined display screen at a desired magnification. Is. The display control unit 24
Is based on, for example, a CRT (cathoderay tube), a CRT controller, a program for controlling the CRT controller, or the like. Further, when the electric circuit diagram is displayed by the display control unit 24, the display of a block formed by combining the elements and the like connected to each other may be a simple symbol display or a schematic display. Whether to do it depends on the determination of the block display determination unit 22.

【0034】以上説明した通り、本発明によれば、CR
Tなどの電気回路図を表示する手段の解像度などの条件
の範囲で、より下層のスケマティックの表示をも行うこ
とができ、異なるブロックの電気回路間の接続関係をよ
り容易に理解することができる形態で表示することがで
きる。これにより、電気回路設計作業などの能率を向上
させることができる。
As described above, according to the present invention, the CR
Within the range of conditions such as the resolution of the means for displaying an electric circuit diagram such as T, the lower layer schematic can be displayed, and the connection relationship between the electric circuits of different blocks can be more easily understood. It can be displayed in the form. As a result, the efficiency of electric circuit design work and the like can be improved.

【0035】[0035]

【実施例】以下、図を用いて本発明の実施例を詳細に説
明する。
Embodiments of the present invention will be described in detail below with reference to the drawings.

【0036】図2は、本発明が適用された実施例におけ
るウィンドウサイズとシンボルサイズとを示す線図であ
る。
FIG. 2 is a diagram showing a window size and a symbol size in the embodiment to which the present invention is applied.

【0037】この図2において、ウィンドウ30は、例
えば前記図6に示されるような階層構造の論理回路図を
表示する表示エリアである。本実施例では、該表示エリ
アはマルチウィンドウにて実現され、その大きさは可変
である。該ウィンドウ30の大きさ、即ち前記ウィンド
ウサイズSWは、(X,Y)となっている。又、この図
2において、シンボル40は、前記ウィンドウ30に表
示される、相互に接続される素子等を組み合わせてブロ
ック化された階層ブロックのシンボルである。該シンボ
ル40の大きさは、(x ,y )となっている。
In FIG. 2, the window 30 is a display area for displaying a logical circuit diagram having a hierarchical structure as shown in FIG. 6, for example. In this embodiment, the display area is realized by a multi-window, and its size is variable. The size of the window 30, that is, the window size SW is (X, Y). Further, in FIG. 2, the symbol 40 is a symbol of a hierarchical block displayed in the window 30 and made into a block by combining mutually connected elements and the like. The size of the symbol 40 is (x, y).

【0038】本実施例の構成は、前記図1で示した構成
と同一となっている。又、前記比率算出部20は、次式
に示されるような比率Rx 及び比率Ry を算出する。
The structure of this embodiment is the same as that shown in FIG. Further, the ratio calculator 20 calculates the ratio Rx and the ratio Ry as shown in the following equations.

【0039】Rx =x /X …(1a ) Ry =y /Y …(1b )Rx = x / X (1a) Ry = y / Y (1b)

【0040】又、本実施例における前記ブロック表示判
定部22においては、次式に示されるような判定が行わ
れる。
Further, in the block display judging section 22 in this embodiment, the judgment shown in the following equation is made.

【0041】 (Rx ≧0.1)且つ(Ry ≧0.1) …(2)(Rx ≧ 0.1) and (Ry ≧ 0.1) (2)

【0042】即ち、上記(2)式が成立する場合には、
本実施例の前記ブロック表示判定部22においては、該
当ブロックの表示を単なるシンボル表示とせず、より詳
しいスケマティックの表示を行うと決定する。又、上記
(2)式が成立しない場合、該当ブロックの表示は、単
なるシンボルの表示となる。即ち、前記(2)式が不成
立の場合、該当するブロックの表示は黒く塗り潰された
矩形の表示(後述する図3及び図4では斜線で示す矩
形)となる。
That is, when the above equation (2) is satisfied,
In the block display determination unit 22 of the present embodiment, it is determined that the display of the corresponding block is not simply a symbol display but a more detailed schematic display is performed. Further, when the above equation (2) is not satisfied, the display of the corresponding block is simply a symbol display. That is, when the expression (2) is not satisfied, the display of the corresponding block is a black-filled rectangular display (a hatched rectangle in FIGS. 3 and 4 described later).

【0043】図3及び図4は、本実施例による表示例を
示す線図である。
FIG. 3 and FIG. 4 are diagrams showing display examples according to this embodiment.

【0044】これら図3及び図4での表示例は、前記図
6を用いて説明した階層構成を有する論理回路(ユーザ
回路)の表示例であり、従来例と比較できるように前記
図7及び前記図8に該当する表示例となっている。即
ち、本実施例の前記図3に示される表示は、従来の前記
図7の表示に該当するものである。又、本実施例の前記
図4の表示例は、従来の前記図8の表示例に該当するも
のである。
The display examples shown in FIGS. 3 and 4 are display examples of the logic circuit (user circuit) having the hierarchical structure described with reference to FIG. 6, and the display examples shown in FIGS. The display example corresponds to FIG. That is, the display shown in FIG. 3 of the present embodiment corresponds to the conventional display of FIG. The display example of FIG. 4 of the present embodiment corresponds to the conventional display example of FIG.

【0045】まず、本実施例の前記図3においては、ユ
ーザのある論理回路全体、即ち前記図6の階層ブロック
S0全体が表示されている。
First, in FIG. 3 of the present embodiment, the entire logic circuit with a user, that is, the entire hierarchical block S0 of FIG. 6 is displayed.

【0046】前記図3において、前記ウィンドウ30の
前記ウィンドウサイズSWは、(1000,800)と
なっている。一方、前記階層ブロックS1の前記シンボ
ルサイズSSは(100,80)であり、前記階層ブロ
ックS2の前記シンボルサイズSSは(80,50)で
あり、前記階層ブロックS11の前記シンボルサイズS
Sは(15,10)である。
In FIG. 3, the window size SW of the window 30 is (1000, 800). Meanwhile, the symbol size SS of the hierarchical block S1 is (100, 80), the symbol size SS of the hierarchical block S2 is (80, 50), and the symbol size S of the hierarchical block S11 is
S is (15,10).

【0047】ここで、前記比率算出部20で算出される
前記階層ブロックS1の前記比率Rx 及び前記比率Ry
は、次式の通りである。
Here, the ratio Rx and the ratio Ry of the hierarchical block S1 calculated by the ratio calculator 20.
Is as follows.

【0048】 Rx =100/1000=0.1 …(3a ) Ry =80/800=0.1 …(3b )Rx = 100/1000 = 0.1 (3a) Ry = 80/800 = 0.1 (3b)

【0049】従って、前記階層ブロックS1について
は、その前記比率Rx 及び比率Ry はいずれも定数
“0.1”以上であるので、前記ブロック表示判定部2
2にてスケマティックの表示と判定される。
Therefore, with respect to the hierarchical block S1, the ratio Rx and ratio Ry are both equal to or greater than the constant "0.1".
In 2, it is determined to be a schematic display.

【0050】次に、前記階層ブロックS2の前記比率R
x 及び前記比率Ry は、前記比率算出部20にて次式の
ように求められる。
Next, the ratio R of the hierarchical block S2
The x and the ratio Ry are calculated by the ratio calculation unit 20 as in the following equation.

【0051】 Rx =80/1000=0.08 …(4a ) Ry =50/800=0.0625 …(4b )Rx = 80/1000 = 0.08 (4a) Ry = 50/800 = 0.0625 (4b)

【0052】従って、前記階層ブロックS2について
は、その比率Rx 及び比率Ry はいずれも“0.1”以
下であるので、その表示は単なるシンボル表示に決定さ
れる。
Therefore, with respect to the hierarchical block S2, both the ratio Rx and the ratio Ry are "0.1" or less, so that the display is determined to be a simple symbol display.

【0053】又、前記階層ブロックS11の前記比率R
x 及び前記比率Ry は、前記比率算出部20にて次式の
ように求められる。
Further, the ratio R of the hierarchical block S11
The x and the ratio Ry are calculated by the ratio calculation unit 20 as in the following equation.

【0054】 Rx =15/1000=0.015 …(5a ) Ry =10/800=0.0125 …(5b )Rx = 15/1000 = 0.015 (5a) Ry = 10/800 = 0.125 (5b)

【0055】従って、前記階層ブロックS11につい
て、その比率Rx 及び比率Ry はいずれも“0.1”以
下であるので、単なるシンボル表示に決定される。
Therefore, with respect to the hierarchical block S11, both the ratio Rx and the ratio Ry are "0.1" or less, so that the symbol display is determined.

【0056】従って、この図3に示される通り、該表示
は、前記階層ブロックS0の1つ下層の階層ブロックS
1及び階層ブロックS2のみならず、該階層ブロックS
1の更に1つ下層の階層ブロックS11をも示されてい
る。従って、本実施例によれば、従来の前記図7の表示
に比べ、論理回路の接続関係をより容易に理解すること
ができる。
Therefore, as shown in FIG. 3, the display is a hierarchical block S one layer below the hierarchical block S0.
1 and hierarchical block S2 as well as the hierarchical block S
A hierarchical block S11 that is one layer lower than the hierarchical block S11 is also shown. Therefore, according to the present embodiment, it is possible to more easily understand the connection relationship of the logic circuits as compared with the conventional display of FIG.

【0057】次に、本実施例の前記図4において、前記
図6に示される階層ブロックS2の内容が前記ウィンド
ウ30に表示されている。
Next, in FIG. 4 of the present embodiment, the contents of the hierarchical block S2 shown in FIG. 6 are displayed in the window 30.

【0058】前記図4において、前記ウィンドウ30の
前記ウィンドウサイズSWは(100,80)である。
前記階層ブロックS2の前記シンボルサイズSSは(8
0,50)であり、前記階層ブロックS21の前記シン
ボルサイズSSは(40,30)であり、前記階層ブロ
ックS22の前記シンボルサイズSSは(15,7)で
ある。
In FIG. 4, the window size SW of the window 30 is (100, 80).
The symbol size SS of the hierarchical block S2 is (8
0, 50), the symbol size SS of the hierarchical block S21 is (40, 30), and the symbol size SS of the hierarchical block S22 is (15, 7).

【0059】まず、前記階層ブロックS2の前記比率R
x 及び前記比率Ry は、前記比率算出部20にて次式の
ように求められる。
First, the ratio R of the hierarchical block S2
The x and the ratio Ry are calculated by the ratio calculation unit 20 as in the following equation.

【0060】 Rx =80/100=0.8 …(6a ) Ry =50/80=0.625 …(6b )Rx = 80/100 = 0.8 (6a) Ry = 50/80 = 0.625 (6b)

【0061】従って、該階層ブロックS2については、
その比率Rx 及び比率Ry はいずれも“0.1”以上で
あるので、前記ブロック表示判定部22にてスケマティ
ックの表示と決定される。
Therefore, regarding the hierarchical block S2,
Since both the ratio Rx and the ratio Ry are “0.1” or more, the block display determination unit 22 determines that the display is schematic.

【0062】次に前記階層ブロックS21の前記比率R
x 及び前記比率Ry は、前記比率算出部20にて次式の
ように求められる。
Next, the ratio R of the hierarchical block S21
The x and the ratio Ry are calculated by the ratio calculation unit 20 as in the following equation.

【0063】 Rx =40/100=0.4 …(7a ) Ry =30/80=0.375 …(7b )Rx = 40/100 = 0.4 (7a) Ry = 30/80 = 0.375 (7b)

【0064】従って、該階層ブロックS21について
は、その比率Rx 及び比率Ry はいずれも“0.1”以
上であるので、スケマティック表示と決定される。
Therefore, with respect to the hierarchical block S21, both the ratio Rx and the ratio Ry are "0.1" or more, so that it is determined to be a schematic display.

【0065】前記階層ブロックS22の前記比率Rx 及
び前記比率Ry は、前記比率算出部20において次式の
ように求められる。
The ratio Rx and the ratio Ry of the hierarchical block S22 are calculated by the ratio calculating unit 20 as in the following equation.

【0066】 Rx =15/100=0.15 …(8a ) Ry =7/80=0.0875 …(8b )Rx = 15/100 = 0.15 (8a) Ry = 7/80 = 0.0875 (8b)

【0067】ここで、該階層ブロックS22の前記比率
Ry は“0.1”以下であるので、該階層ブロックS2
2は、前記ブロック表示判定部22にて単なるシンボル
表示と決定される。
Since the ratio Ry of the hierarchical block S22 is "0.1" or less, the hierarchical block S2 is
2 is determined to be a simple symbol display by the block display determination unit 22.

【0068】従って、この図4に示されるように、該表
示は、前記階層ブロックS2及びこれより1つ下層の前
記階層ブロックS21及び前記階層ブロックS22及び
論理ゲートG6が表示されている。更に、前記階層ブロ
ックS21の内容、即ち論理ゲートG5をも表示されて
いる。この図4の本実施例の表示例と、前記図8の従来
の表示例とを比較して明らかな通り、本実施例によれ
ば、論理回路の接続関係をより容易に理解することがで
きる。即ち、同一の表示において、この図4に示される
如く、前記階層ブロックS21の内容をも理解すること
ができる。
Therefore, as shown in FIG. 4, the display shows the hierarchical block S2, the hierarchical block S21, the hierarchical block S22, and the logic gate G6 which are one layer lower than the hierarchical block S2. Further, the content of the hierarchical block S21, that is, the logic gate G5 is also displayed. As is clear by comparing the display example of the present embodiment of FIG. 4 with the conventional display example of FIG. 8, according to the present embodiment, the connection relationship of the logic circuits can be more easily understood. . That is, in the same display, the contents of the hierarchical block S21 can be understood as shown in FIG.

【0069】図5は、本実施例を用いた回路設計手順を
示すフローチャートである。
FIG. 5 is a flow chart showing a circuit design procedure using this embodiment.

【0070】この図5のフローチャートにおいて、まず
ステップ100では、所定の設計作業を行う。この際、
前記図9の従来の回路設計手順の如く、階層間の移動な
どの手順は不要であり、単純な表示倍率の入力のみを行
えばよい。続いてステップ102では、前記ステップ1
00で行われた設計作業による電気回路(論理回路)の
動作の検証を行う。次のステップ104において、前記
ステップ102の検証に誤り有りとされた場合には、ス
テップ106へと進む。該ステップ106では、前記検
証にて見付けられた誤りを改修する。この修正作業にお
いても、前記図9の従来の回路設計手順で説明したよう
な階層間の移動の操作は行う必要がなく、単純な表示倍
率の変更のみ行えばよい。
In the flowchart of FIG. 5, first, in step 100, a predetermined design work is performed. On this occasion,
Unlike the conventional circuit design procedure of FIG. 9, there is no need for a procedure such as movement between layers, and only a simple display magnification need be input. Then, in step 102, in step 1
The operation of the electric circuit (logic circuit) is verified by the design work performed at 00. In the next step 104, if the verification in step 102 is incorrect, the process proceeds to step 106. In step 106, the error found in the verification is repaired. Also in this correction work, it is not necessary to perform the operation of moving between layers as described in the conventional circuit design procedure of FIG. 9, and it is sufficient to simply change the display magnification.

【0071】以上説明した通り、本実施例の電気回路図
表示装置によれば、これを用いたCADではその設計作
業能率を向上させることができる。
As described above, according to the electric circuit diagram display device of this embodiment, the CAD using the same can improve the design work efficiency.

【0072】なお、本実施例の電気回路図表示装置にお
いては、前記図1を用いて説明した前述のようなブロッ
クスケマティックデータが、前述したシンボル外形に関
するデータのみとなっている。即ち、本実施例において
は、各階層ブロックS1、S2、S11、S12、S2
1、S22、S111、S112の回路内容が、全て最
上位階層の前記階層ブロックS0に含まれている。即
ち、最上層階層の回路情報の部分情報となっている。こ
のため、表示倍率を変えながら回路修正を行うと、これ
は最上位階層の修正となり、従って、これに対応するシ
ンボルの内容も共に変更される。従って、本実施例によ
れば、シンボル修正などの作業も減少することができ、
又、全体的なデータ量をも低減することができる。
In the electric circuit diagram display device of this embodiment, the block schematic data as described above with reference to FIG. 1 is only the data relating to the symbol outline described above. That is, in this embodiment, each hierarchical block S1, S2, S11, S12, S2
The circuit contents of 1, S22, S111 and S112 are all included in the hierarchical block S0 of the highest hierarchical level. That is, it is partial information of the circuit information of the highest layer. Therefore, if the circuit modification is performed while changing the display magnification, this is the modification of the highest hierarchy, and therefore the contents of the corresponding symbol are also modified. Therefore, according to the present embodiment, it is possible to reduce the work such as symbol correction,
Also, the total amount of data can be reduced.

【0073】[0073]

【発明の効果】以上説明した通り、本発明によれば、異
なるブロックの電気回路間の接続関係をより理解し易い
形態で表示し、電気回路設計作業能率などを向上させる
ことができるという優れた効果を得ることができる。
As described above, according to the present invention, it is possible to display the connection relationship between electric circuits of different blocks in a form that is easier to understand, and to improve the work efficiency of electric circuit design. The effect can be obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の要旨を示すブロック図FIG. 1 is a block diagram showing the gist of the present invention.

【図2】本発明が適用された実施例のウィンドウサイズ
とシンボルサイズとの関係を示す線図
FIG. 2 is a diagram showing a relationship between a window size and a symbol size in an embodiment to which the present invention is applied.

【図3】前記実施例の第1表示例を示す線図FIG. 3 is a diagram showing a first display example of the embodiment.

【図4】前記実施例の第2表示例を示す線図FIG. 4 is a diagram showing a second display example of the embodiment.

【図5】前記実施例を用いた回路設計作業手順を示すフ
ローチャート
FIG. 5 is a flowchart showing a circuit design work procedure using the embodiment.

【図6】階層的に表現されるある電気回路図の階層構造
を示す線図
FIG. 6 is a diagram showing a hierarchical structure of an electric circuit diagram expressed hierarchically.

【図7】従来の電気回路図表示装置の第1表示例を示す
線図
FIG. 7 is a diagram showing a first display example of a conventional electric circuit diagram display device.

【図8】前記従来の電気回路図表示装置の第2表示例を
示す線図
FIG. 8 is a diagram showing a second display example of the conventional electric circuit diagram display device.

【図9】前記従来の電気回路図表示装置を用いた回路設
計作業手順を示すフローチャート
FIG. 9 is a flowchart showing a procedure of circuit design work using the conventional electric circuit diagram display device.

【符号の説明】[Explanation of symbols]

10…回路図データ 12…ウィンドウサイズデータ 14…表示倍率入力部 20…比率算出部 22…ブロック表示判定部 24…表示制御部 30…ウィンドウ 40…階層ブロックのシンボル S0〜S2、S11、S12、S21、S22、S11
1、S112…階層ブロック G1〜G6…論理ゲート
10 ... Circuit diagram data 12 ... Window size data 14 ... Display magnification input unit 20 ... Ratio calculation unit 22 ... Block display determination unit 24 ... Display control unit 30 ... Window 40 ... Hierarchical block symbols S0 to S2, S11, S12, S21 , S22, S11
1, S112 ... Hierarchical blocks G1 to G6 ... Logic gates

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】相互に接続される素子等を組み合わせてブ
ロック化し、階層的に表現される電気回路図を表示する
電気回路図表示装置において、 前記電気回路図を、所定表示画面のウィンドウに所望の
倍率で表示可能な表示制御部と、 少なくとも前記表示画面に表示される前記ブロック毎
に、それぞれのブロックのシンボルサイズSSと、前記
表示画面のウィンドウサイズSWとの比率Rを算出する
比率算出部と、 該比率Rの大小に従って、該当ブロックの前記表示制御
部による表示を、シンボルの表示にするか、あるいは、
スケマティックの表示にするか決定するブロック表示判
定部とを備えたことを特徴とする電気回路図表示装置。
1. An electric circuit diagram display device for displaying an electric circuit diagram which is hierarchically expressed by combining elements connected to each other into a block, wherein the electric circuit diagram is desired in a window of a predetermined display screen. A display control unit capable of displaying at a magnification of, and a ratio calculation unit for calculating a ratio R between the symbol size SS of each block and the window size SW of the display screen, at least for each block displayed on the display screen. And according to the magnitude of the ratio R, the display of the corresponding block by the display control unit is changed to a symbol display, or
An electric circuit diagram display device, comprising: a block display determination unit that determines whether to display a schematic display.
【請求項2】請求項1において、更に、 前記ブロックの少なくとも回路内容を、最上層階層の回
路情報の部分情報として記憶する記憶手段を備えている
ことを特徴とする電気回路図表示装置。
2. The electric circuit diagram display device according to claim 1, further comprising storage means for storing at least the circuit content of the block as partial information of the circuit information of the uppermost hierarchy.
JP4233673A 1992-09-01 1992-09-01 Electric circuit diagram display device Expired - Fee Related JP2657028B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4233673A JP2657028B2 (en) 1992-09-01 1992-09-01 Electric circuit diagram display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4233673A JP2657028B2 (en) 1992-09-01 1992-09-01 Electric circuit diagram display device

Publications (2)

Publication Number Publication Date
JPH0683894A true JPH0683894A (en) 1994-03-25
JP2657028B2 JP2657028B2 (en) 1997-09-24

Family

ID=16958745

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4233673A Expired - Fee Related JP2657028B2 (en) 1992-09-01 1992-09-01 Electric circuit diagram display device

Country Status (1)

Country Link
JP (1) JP2657028B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012048604A (en) * 2010-08-30 2012-03-08 Fujitsu Ltd Design support device, design support method and design support program
US8887441B2 (en) 2008-07-15 2014-11-18 Joran Lundh Child safety gate

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4159496B2 (en) 2004-03-26 2008-10-01 エルピーダメモリ株式会社 CIRCUIT DIAGRAM CREATION DEVICE, CIRCUIT DIAGRAM CREATION METHOD, ITS PROGRAM, AND RECORDING MEDIUM CONTAINING THE PROGRAM

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8887441B2 (en) 2008-07-15 2014-11-18 Joran Lundh Child safety gate
JP2012048604A (en) * 2010-08-30 2012-03-08 Fujitsu Ltd Design support device, design support method and design support program

Also Published As

Publication number Publication date
JP2657028B2 (en) 1997-09-24

Similar Documents

Publication Publication Date Title
US7096446B2 (en) Hierarchical semiconductor design
US6889370B1 (en) Method and apparatus for selecting and aligning cells using a placement tool
JP6254190B2 (en) Display congestion indicators for channels in the circuit design layout
JP4644614B2 (en) Layout editor device, wiring display method, and wiring display program
US6546532B1 (en) Method and apparatus for traversing and placing cells using a placement tool
US5266877A (en) Apparatus for and method of preparing numerical control data for interactive mounter
JP4448466B2 (en) Logic circuit design method, logic circuit design program, and logic circuit design apparatus
JP2657028B2 (en) Electric circuit diagram display device
JPH0677324A (en) Method and device for converting layout data of conductor portion
JP3476688B2 (en) Netlist generation method and netlist generation device
US20030014722A1 (en) Automatic layout design method of wirings in semiconductor integrated circuit
JPH0225980A (en) Circuit diagram editor
JP3063702B2 (en) Interactive floor plan equipment
JP2010181937A (en) Design support system and design support method
JPH07326676A (en) Wiring simulation method
JPH02178775A (en) Layout supporting device for semiconductor integrated circuit
JPH0388071A (en) Designing device
JPH07296013A (en) Printed wiring board design device
JPH0944535A (en) Layout editing method
JPH08278985A (en) Compaction device
JPH04255075A (en) Device for supporting vlsi layout design
JPH06332972A (en) Expected value data input device and work station
JPH09246133A (en) Semiconductor design supporter
JPH11338682A (en) Device and method for supporting programming
JPH0916634A (en) Compaction device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees