JPH0661070B2 - インターフェース変換装置 - Google Patents

インターフェース変換装置

Info

Publication number
JPH0661070B2
JPH0661070B2 JP63312473A JP31247388A JPH0661070B2 JP H0661070 B2 JPH0661070 B2 JP H0661070B2 JP 63312473 A JP63312473 A JP 63312473A JP 31247388 A JP31247388 A JP 31247388A JP H0661070 B2 JPH0661070 B2 JP H0661070B2
Authority
JP
Japan
Prior art keywords
interface
circuit
conversion device
time slot
interface conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63312473A
Other languages
English (en)
Other versions
JPH02157954A (ja
Inventor
寛 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63312473A priority Critical patent/JPH0661070B2/ja
Publication of JPH02157954A publication Critical patent/JPH02157954A/ja
Publication of JPH0661070B2 publication Critical patent/JPH0661070B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)
  • Computer And Data Communications (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は高速データ通信における各種インターフェース
間の変換装置に関し、特に高速通信処理CPUを使用し
て各種インターフェースを終端するインターフェース変
換装置に関する。
(従来の技術) 従来、この種のインターフェース変換装置では伝送路な
どの各種インターフェースを終端するため、入出力イン
ターフェースごとに専用の回路をもったインターフェー
ス盤を用いて終端を行い、インターフェースの変換を行
っていた。
(発明が解決しようとする課題) 上述した従来のインターフェース変換装置では、各イン
ターフェース対応に専用のインターフェース盤が必要で
あるため、サービスメニューに応じてインターフェース
盤の交換や増設、変更のための各種インターフェース盤
の保管が必要であるという欠点がある。
本発明の目的は、装置内で共有される信号データバスを
介して複数のインターフェース盤間を接続し、インター
フェース盤において外部インターフェース条件に応じて
任意にモジュールを取替えておき、外部制御に応じて任
意のインターフェース条件に書替えるとともに、タイム
スロットの並び替えを行うことにより上記欠点を除去
し、サービスメニューに応じて容易にインターフェース
盤を設定できるように構成したインターフェース変換装
置を提供することにある。
(課題を解決するための手段) 本発明によるインターフェース変換装置は複数のインタ
ーフェース盤をデータバスにより相互接続して構成した
ものであり、インターフェース盤はインターフェース変
換回路を備えたモジュールと、フレームアナライザ手段
と、タイムスロットインターチェンジ回路とを具備して
構成したものである。
インターフェース変換回路を備えたモジュールは、外部
インターフェース条件に応じて任意に取替え可能なもの
である。
フレームアナライザ手段は、外部制御により任意のイン
ターフェース条件に書替えるためのものである。
タイムスロットインターチェンジ回路は、タイムスロッ
トの並びかえを行うためのものである。
(実施例) 次に、本発明について図面を参照して説明する。
第1図は、本発明によるインターフェース変換装置の一
実施例を示すブロック図である。
第1図において、100,200,300,400はそ
れぞれインターフェース盤、110,210,310,
410はそれぞれ入出力端子、9,10はそれぞれデー
タバス、11はCPU、12はROM、13はRAM、
14は警報用入出力回路、15は入出力装置である。
インターフェース盤100において、101はCPU、
102はROM、103はRAM、104はデータバ
ス、105はタイムスロットインターチェンジ回路、1
06はフレームアナライザ回路、107はレベル変換回
路を備えたモジュールである。
インターフェース盤200において、201はCPU、
202はROM、203はRAM、204はデータバ
ス、205はタイムスロットインターチェンジ回路、2
06はフレームアナライザ回路、208はレベル変換回
路を備えたモジュールである。
第1図において、タイムスロットインターチェンジ回路
105,205は装置内信号データバス9に接続され、
さらに装置内信号データバス9を介して他インターフェ
ース盤12に接続されている。また、装置内信号データ
バス9とは別に装置内制御信号データバス10を備えて
おり、データバス10にはCPU11と、ROM12
と、RAM13と、装置警報を出力したり、あるいは制
御したりするための警報用入出力回路14と、磁気ディ
スクまたはフロッピィディスクなどの入出力装置15と
が接続されている。
インターフェース盤100,200,300,400
は、次の第1〜第3のインターフェース条件により設定
される。
第1に、インターフェース盤100,200のレベル変
換回路を備えたモジュール107,208を、外部要求
インターフェース条件を満足するモジュールに置換す
る。例えば、レベル変換回路を備えたモジュール10
7,208の機能としてバイポーラとユニポーラとの間
の変換、あるいは光と電気との間の変換がある。
第2に、磁気ディスク15の内部には外部要求インター
フェース条件を満足するためのインターフェース情報が
備えられているので、この情報をインターフェース盤内
のRAM3へ転送する。この情報には、例えばフレーム
フォーマット、同期方式、同期保護段数、伝送速度、伝
送路警報などが含まれている。
第3に、インターフェース盤100,200内のRAM
103,203からのインターフェース情報にもとづい
て、タイムスロットチェンジ回路では信号タイムスロッ
トの並び換えをCPU101,201により設定する。
いっぽう、フレームアナライザ回路106,206にお
いては同期方式、同期保護段数、伝送速度、あるいは伝
送路警報などを同様にしてCPU101,201によっ
て設定する。
以上のインターフェース盤上の設定により、各種の外部
インターフェース条件に対して任意のインターフェース
変換が可能となる。
(発明の効果) 以上説明したように本発明は、各インターフェース盤に
おいて外部インターフェース条件に応じて任意にモジュ
ールを取替えておき、外部制御に応じて任意のインター
フェース条件に書換えるとともに、タイムスロットの並
び替えを行うことにより、サービスメニューの変更や増
設に対して、わずかの変更で即座に対応することができ
るという効果がある。
【図面の簡単な説明】
第1図は、本発明によるインターフェース変換装置の一
実施例を示すブロック図である。 9,10,104,204……バス 11,101,201……CPU 12,102,202……ROM 13,103,203……RAM 14……警報用入出力回路 15……入出力装置 100,200,300,400……インターフェース
盤 105,205……タイムスロットインターチェンジ回
路 106,206……フレームアナライザ回路 107,208……レベル変換回路を備えたモジュール

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】外部インターフェース条件に応じて任意に
    取替え可能なインターフェース変換回路を備えたモジュ
    ールと、外部制御により任意のインターフェース条件に
    書替えるためのフレームアナライザ手段と、タイムスロ
    ットの並びかえを行うためのタイムスロットインターチ
    ェンジ回路とを具備した複数のインターフェース盤をデ
    ータバスにより相互接続して構成したことを特徴とする
    インターフェース変換装置。
JP63312473A 1988-12-09 1988-12-09 インターフェース変換装置 Expired - Lifetime JPH0661070B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63312473A JPH0661070B2 (ja) 1988-12-09 1988-12-09 インターフェース変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63312473A JPH0661070B2 (ja) 1988-12-09 1988-12-09 インターフェース変換装置

Publications (2)

Publication Number Publication Date
JPH02157954A JPH02157954A (ja) 1990-06-18
JPH0661070B2 true JPH0661070B2 (ja) 1994-08-10

Family

ID=18029629

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63312473A Expired - Lifetime JPH0661070B2 (ja) 1988-12-09 1988-12-09 インターフェース変換装置

Country Status (1)

Country Link
JP (1) JPH0661070B2 (ja)

Also Published As

Publication number Publication date
JPH02157954A (ja) 1990-06-18

Similar Documents

Publication Publication Date Title
EP1816570A3 (en) Integrated circuit I/O using a high performance bus interface
JPH0661070B2 (ja) インターフェース変換装置
JP3200821B2 (ja) 半導体集積回路システム
JPH05127788A (ja) スイツチ信号の多入力回路
JPS6028968Y2 (ja) 出力直接選択型インタフェィス回路
KR100677198B1 (ko) 디지털 티브이의 이더넷 장치
JPH0744415A (ja) 半導体集積回路装置
JP2612636B2 (ja) 入出力ターミナルユニット
JPH01127045U (ja)
JPS5864529A (ja) 計算機システムの入出力制御装置
JPS63211053A (ja) 接続回路
JP2646660B2 (ja) クロック駆動回路
JP3768581B2 (ja) プラント制御装置
JP2566139B2 (ja) バスインタフエ−ス回路
KR900008039B1 (ko) 멀티버스를 이용한 인터페이스 카드
JPS6310246A (ja) マイクロプロセサのアドレス出力方式
JPS61287298A (ja) いもづる接続方式
JPS5984603U (ja) 分岐ラインの配線構造
JPS6365555A (ja) 電子機器
JPH02152336A (ja) ディジタル多重化器
JPH04273713A (ja) 同時動作防止機能付きフリップフロップ回路
JPH03282665A (ja) デジタル入出力装置
JPH0527872A (ja) Lsi初期設定方式
JPS59191634A (ja) 優先順位決定方式
JPH0355519U (ja)