JPH06195244A - 制御用コンピュータの異常検出装置 - Google Patents

制御用コンピュータの異常検出装置

Info

Publication number
JPH06195244A
JPH06195244A JP4343069A JP34306992A JPH06195244A JP H06195244 A JPH06195244 A JP H06195244A JP 4343069 A JP4343069 A JP 4343069A JP 34306992 A JP34306992 A JP 34306992A JP H06195244 A JPH06195244 A JP H06195244A
Authority
JP
Japan
Prior art keywords
routine
abnormality
signal
interrupt
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4343069A
Other languages
English (en)
Inventor
Tetsuya Otaki
哲也 大瀧
Hiroshi Shibata
浩 柴田
Hiroshi Kondo
浩 近藤
Fujiki Yamada
富士樹 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
NipponDenso Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NipponDenso Co Ltd filed Critical NipponDenso Co Ltd
Priority to JP4343069A priority Critical patent/JPH06195244A/ja
Publication of JPH06195244A publication Critical patent/JPH06195244A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】 【目的】 制御用コンピュータの異常誤検出防止と確実
な異常検出との両立化と、プログラムの容易化を図る。 【構成】 CPU異常時、計数手段での定時間割り込み
ルーチンの割り込み回数は所定値を超える。すると、定
時間割り込み毎にウォッチドッグタイマ(WDT)へ入
力されるウォッチドッグクリア(WDC)信号出力は停
止手段において停止される。この信号出力停止が所定時
間以上となると、WDTから異常判定信号がCPUへ出
力され、異常は検出される。また、ベースルーチンの周
回周期が割り込み処理によって長くなるとき、WDC信
号は定時間毎に確実に出力されるため、異常判定信号は
出力されない。このため、ベースルーチン周回周期の増
大を異常と誤検出しない。また、各手段はルーチン上に
簡単に設定できるため、プログラム容易化が図れる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は内燃機関用電子燃料噴射
制御装置あるいは点火時期制御装置等の制御用コンピュ
ータの異常検出装置に関する。
【0002】
【従来の技術】制御用コンピュータ(例えばマイクロコ
ンピュータ)はメモリに記憶されているプログラムに従
って制御を行うが、この制御は通常、割り込み方式を用
いた多重処理が行われる。そして、制御用コンピュータ
は、割り込み信号を受け取ってそれぞれの信号に対応す
る割り込み処理プログラムを行い、また割り込み信号の
ないときや割り込み処理を行った後は、割り込み時以外
の処理プログラムを繰り返し行う。
【0003】ここで、従来、この種の制御用コンピュー
タの異常検出装置として、特開昭60−32217号公
報の「制御用コンピュータのフェールセーフ装置」が知
られている。
【0004】上記公報では、制御用コンピュータの異常
を判定する異常判定信号を、ある割り込みルーチンで第
1のレベルとしベースルーチンで第2のレベルとしてい
る。そして、この信号のレベルが、所定時間同一レベル
を継続したとき、割り込みルーチンあるいはベースルー
チン内で暴走等の異常が発生したと判断する。これによ
って、確実にプログラムの実行をチェックしている。
【0005】
【発明が解決しようとする課題】ところで、上記従来技
術において、異常判定信号を第1のレベルとする割り込
みルーチンや、その他の割り込みルーチンが、ベースル
ーチン周回中に多数割り込まれる場合、ベースルーチン
の周回周期は長くなる。
【0006】詳しくは、図4にて説明する。図4(a)
は、ベースルーチンに割り込まれる割り込みルーチン処
理を示し、この内、立ち下がり時に矢印がつけられてい
る割り込み処理は、異常判定信号を第1のレベル(Lo
レベル)とするものである。そして、図4(b)にはベ
ースルーチンにおいて異常判定信号を第2のレベル(H
iレベル)とするタイミングが示される。ここで、異常
判定信号をLoレベルとする割り込みルーチン処理後、
このルーチン以外の他の割り込みルーチンが多数処理さ
れると、ベースルーチンの周回周期が長くなる。する
と、図4(b)に示すようにベースルーチンにおいて異
常判定信号をHiレベルとするタイミングが長大化す
る。このため図4(c)のT1に示すように、異常判定
信号が同一レベル(この場合ではLoレベル)を継続す
る時間が長くなる。そして、このT1が上記所定時間を
超えてしまった場合、異常判別回路は異常と誤検出する
恐れがある。また、図4(c)のT2に示すように、異
常検出信号がHiレベルになった直後に、Loレベルと
なってしまい、この信号のパルス幅が非常に短くなる場
合がある。すると異常判別回路がこの信号を判別するこ
とができず、結果として異常判定信号は同一レベルに継
続する時間が所定時間を超える恐れがある。このため、
異常判別回路は異常と誤検出する恐れがある。
【0007】この対策として、異常判定信号を第1のレ
ベルとする命令をベースルーチン中にいくつか適切に配
置すればよいが、この命令配置に多大な労力を要した
り、プログラムが複雑化したり、プログラムサイズが増
大するという問題がある。さらに各種プログラム毎にこ
のような作業を行うと作業性が非常に悪くなるという問
題がある。
【0008】本発明は上記問題に鑑み、プログラミング
が簡単で、しかも異常を確実に検出できる制御用コンピ
ュータの異常検出装置を提供することを目的とする。
【0009】
【課題を解決するための手段】本発明は上記目的を達成
するために、図5に示す如く、ベースルーチンを繰り返
し処理し、所定時間毎に前記ベースルーチンの処理を中
断して定時間割り込みルーチンを処理するCPUを有す
る制御用コンピュータの異常検出装置において、前記定
時間割り込みルーチンの割り込み回数を計数する計数手
段と、前記ベースルーチンが所定周回すると前記計数手
段の計数値をリセットするリセット手段と、前記定時間
割り込みルーチンの割り込み毎にウォッチドッグクリア
信号を出力するウォッチドッグクリア信号出力手段と、
前記計数値が所定値を超えると、前記ウォッチドッグク
リア信号の出力を停止する停止手段と、前記ウォッチド
ッグクリア信号を入力し、この信号が所定時間以上停止
されると前記CPUへ異常判定信号を出力するウォッチ
ドッグタイマとを備えたことを特徴とする制御用コンピ
ュータの異常検出装置という技術的手段を採用する。
【0010】
【作用】以上に述べた本発明の制御装置の異常検出装置
の構成によると、ベースルーチンや割り込みルーチンが
正常であるとき、所定時間毎にベースルーチンに割り込
まれる定時間割り込みルーチンの割り込み計数値は、所
定値を超える前にリセット手段においてリセットされ
る。このため、定時間割り込みルーチンの割り込み毎に
出力されるウォッチドッグクリア信号が停止手段によっ
て停止されることがない。したがって、ウォッチドッグ
タイマからCPUへ異常判定信号が出力されない。
【0011】また、ベースルーチンや割り込みルーチン
に異常が生じ、割り込み計数値がリセットされなくなる
と、この定時間割り込みルーチンの割り込み毎に計数値
は増大し、所定値を超える。すると、ウォッチドッグク
リア信号の出力は停止される。そして、この信号の停止
が所定時間を超えるとウォッチドッグタイマから異常判
定信号がCPUへ出力される。
【0012】上述のように定時間割り込みルーチン毎に
ウォッチドッグクリア信号は確実に出力される。このた
め、種々の割り込みルーチンの割り込みによってベース
ルーチンの周回周期が増大したときにも、このウォッチ
ドッグクリア信号によってウォッチドッグタイマは異常
判定信号を出力しない。したがって、ベースルーチン周
回周期の増大時における異常誤検出は防止される。しか
も、この異常誤検出防止は、定時間割り込みルーチン毎
にウォッチドッグクリア信号を出力させるという簡単な
処理で達成されるため、プログラミングは容易となる。
【0013】一方、定時間割り込みルーチン毎に計数さ
れる計数値と所定値とを比較することによって、確実に
異常は検出される。
【0014】
【実施例】以下、本発明を火花点火式内燃機関の制御装
置に適用した実施例を説明する。図1は、本実施例の制
御装置の異常検出装置の構成を示す回路図である。
【0015】制御装置1は制御用コンピュータであるマ
イクロコンピュータ(以下、マイコンと記す)11を内
蔵し、そのマイコン11は後述の制御プログラムに従っ
て制御演算を行うCPU111、タイマとして働くカウ
ンタ112、内燃機関の回転周期を計測するタイマ11
3、A/Dコンバータ114、入力ポート115、ワー
クメモリ等として機能する電源バックアップされたRA
M116、制御プログラムおよび比較判定用のデータを
格納したROM117、出力ポート118等により構成
される。
【0016】入力インターフェース回路12には図示し
ないディストリビュータ内の回転角センサからの回転信
号が入力され、この信号に基づいてマイコン11におい
て機関回転数が算出される。また、回転角センサの高レ
ベル信号は割り込みルーチン処理の実行時期を決定する
ための割り込み信号としての作用も有する。入力インタ
ーフェース回路13には図示しないスロットル開度セン
サ、吸気圧力センサ、および温度センサ等の信号が入力
される。また、CPU111は所定時間毎にベースルー
チンへ割り込む定時間割り込みルーチンを起動する。こ
のルーチン内で、上記各センサの信号は所定時間毎にA
/Dコンバータ114でA/D変換される。
【0017】なお、この定時間割り込みルーチンは、他
の割り込みルーチンに対して最優先で割り込まれ、ベー
スルーチン処理を中断して処理される。さらに、入力イ
ンターフェース回路14には各種デジタル信号が入力す
る。そして、出力インターフェース15は出力ポート1
18から出力される燃料噴射量を時間幅パルスに変換し
て機関の吸気マニホールドに備えられる燃料噴射弁に出
力する。
【0018】また、以上に説明した制御装置1には、マ
イコン11内で実行されるプログラムの暴走等の異常を
検出するウォッチドッグタイマ(以下、WDTと記す)
20が設けられている。このWDT20は、マイコン1
1の出力ポート118から図3(e)に示す矩形波のウ
ォッチドッグクリア信号WDCを入力し、マイコン11
の入力ポート115へ、異常判定信号であるリセット信
号RESETを出力するように結線されている。そし
て、WDT20は、WDC信号がHiレベルあるいはL
oレベルを所定時間(異常判定時間)保持された状態で
入力されたときマイコン11に異常が生じたと判断し
て、マイコン11に対しRESET信号を出力し、マイ
コン11を再起動(初期化)する。
【0019】以下、本実施例の作動を図2に示すフロー
チャートおよび図3に示す波形図に基づいて説明する。
図2(a)に示す如く、まず制御装置1の電源がONさ
れると、ベースルーチンの処理が実行される。そして、
ステップ201において、定時間割り込み発生回数カウ
ンタRAM1のカウンタ値をクリアする。そして、ステ
ップ202において、ベースルーチンでの各種制御処理
を行う。ここで、図3(a)に示すように一定時間毎に
定時間割り込み処理が起動され、図3(b)に示すよう
に不定期で各種割り込み処理が起動されると、この割り
込み処理の間、ベースルーチンの処理は中断され、各割
り込み処理が実行される。そして、この割り込みルーチ
ンの処理が終了後、ベースルーチンの処理が再び行われ
る。
【0020】図2(b)には、所定時間毎に起動される
定時間割り込み処理ルーチンが示されている。図3
(a)に示すようにCPU111によって定時間割り込
み処理が実行されると、ステップ211で割り込み回数
カウンタRAM1のカウンタ値がカウントアップされ
る。このRAM1のカウント値は図3(d)のように変
化し、ベースルーチンの処理が一巡し、図2(a)のス
テップ201が実行される図3(c)に図示のタイミン
グでクリアされる。次に、ステップ212において、こ
のRAM1のカウンタ値があらかじめ設定されている所
定値以下であるか否かを判別する。
【0021】なお、この所定値は、ベースルーチンの周
回周期が種々の割り込みルーチンによって最も長くなる
ときの時間に所定時間を加算した値に設定されている。
そして、RAM1のカウンタ値が上記所定値以下であれ
ばステップ213に進み、WDC信号を反転させる。す
なわち定時間割り込み処理が実行される毎に、図3
(e)に示すWDC信号はHiレベルとLoレベルとに
反転される。その後、ステップ214へ進み、定時間割
り込みルーチンの各種処理が行われる。
【0022】一方、ステップ212において、RAM1
のカウンタ値が所定値以下でなければステップ214へ
進む。すなわちRAM1のカウンタ値が所定値を超える
と、図3(e)の後半部に示すようにWDC信号の反転
は禁止され、WDC信号はHiレベルあるいはLoレベ
ルのどちらか一方に保持される。
【0023】そして、ステップ214において、定時間
割り込みルーチンの処理が終了すると、この割り込みル
ーチンによって中断されていたベースルーチン処理が行
われる。そして、ステップ202においてベースルーチ
ンでの各種制御処理が終了すると、再びステップ201
へループし、RAM1のカウンタ値はクリアされる。
【0024】ここで、例えばベースルーチン、あるいは
定時間割り込みルーチン以外の他の割り込みルーチンに
おいてプログラムの暴走等によって、ステップ201で
RAM1のカウンタ値がクリアされなくなったとする。
このとき、定時間割り込みルーチンは所定時間毎に最優
先して割り込まれるため、図3のt時点後のようにRA
M1のカウント値は増大し、ついには所定値を超える。
このため、ステップ213を飛び越し、図3(e)のX
部に示すようにWDC信号は同一レベル(Hiレベルま
たはLoレベル)に保持されたままとなる。そして、W
DC信号の保持状態が異常判定時間以上継続すると、W
DT20からマイコン11の入力ポート115へRES
ET信号(図3(f))が出力される。
【0025】また、例えば、定時間割り込みルーチンが
繰り返され、ベースルーチンに復帰しないといった異常
が発生すると、RAM1のカウンタ値はじきに所定値を
超える。このため、ステップ213のWDC信号の反転
が行われなくなり、WDC信号は同一レベルに保持され
たままとなる。そして、このWDC信号の保持状態時間
が異常判定時間以上となるため、WDT20からRES
ET信号が出力される。
【0026】以上のように、RAM1のカウンタ値が所
定値を超えたとき、ベースルーチンの周回周期は、上述
の如く設定された所定値よりも大きくなっているため、
各ルーチン処理に確実に異常が発生したと判断できる。
したがって、RAM1のカウンタ値と所定値との比較に
よって、確実な異常検出を図ることができる。
【0027】ここで、ベースルーチンが周回する時間
は、ステップ202の各種制御処理の内容、および刻々
と変化する運転状態による割り込みルーチン処理の量に
よって短くなったり、長くなったりと常に変動する。
【0028】例えば機関が高回転の時、回転角センサか
ら割り込み信号が発生する頻度が高くなるため割り込み
ルーチンの実行回数が多くなる。これによって、ベース
ルーチンの周回周期が増大する。しかしながら、定時間
割り込みルーチン処理毎に確実にWDC信号の反転が繰
り返される。このため、種々の割り込みルーチンの割り
込みによってベースルーチン周回周期が増大しても、W
DC信号はどちらかのレベルに保持されず定時間毎に反
転する。したがって、上記従来技術の問題点である異常
誤検出を防止することができる。
【0029】しかも、上記従来技術の問題を解決するた
め、正常時では異常判定時間を超えない程度にWDC信
号を反転させる処理をベースルーチンや割り込みルーチ
ン中に適切に配置させるといった煩雑なプログラムのレ
イアウトの工夫が成されていた。しかしながら、上記実
施例のように定時間割り込みルーチン中にステップ21
1、212、213といった処理を付加し、ベースルー
チン中にステップ201の処理を付加させるといった簡
単なプログラミングで、異常誤検出防止と異常確実検出
とを達成することができる。したがって、プログラム作
成者の労力やプログラムサイズを大幅に削減することが
でき、作業性を向上することができる。
【0030】また、他のベースルーチンを備えた制御装
置においても、このベースルーチンに対する所定値を設
定し、さらに上記実施例の処理を各々のルーチンに設定
することでベースルーチンの長さが異なる種々のプログ
ラムに対して容易に適用することができる。
【0031】また、定時間割り込みルーチンの割り込み
処理毎にWDC信号を反転させるため、上述の図4
(c)のT2のように、信号の幅が小さくなりWDT2
0においてWDC信号の反転が検出されないといった不
具合を解消することができる。
【0032】さらに、上記実施例ではベースルーチンが
1周したらRAM1のカウンタ値はクリアされたが例え
ば2周したらクリアされるようにしてもよい。なお、上
記実施例では、異常が検出されたとき、マイコン11へ
リセット信号を出力したが、このときに停止信号をおく
って制御装置1を停止させたり、警報信号を出力して警
報装置(ブザー、ランプ等)を作動させてもよい。
【0033】なお、上記実施例では、マイコン11外部
にWDT20が設けられているが、WDT20をマイコ
ン11内部に設けてもよい。
【0034】
【発明の効果】以上に述べた本発明の制御装置の異常検
出装置の構成および作用によると、定時間割り込みルー
チンの割り込み毎にウォッチドッグクリア信号を出力さ
せることによって、異常誤検出防止を図ることができ
る。そして、定時間割り込みルーチンの割り込み計数値
と所定値との比較によって確実な異常検出を図ることが
できる。しかも、この異常誤検出防止と、確実な異常検
出とを簡単なプログラミングで達成することができる。
【図面の簡単な説明】
【図1】本発明の一実施例の回路図である。
【図2】本実施例のベースルーチンおよび定時間割り込
みルーチンの処理を示すフローチャートである。
【図3】本実施例の各部の信号の波形図である。
【図4】従来の技術における各部の信号の波形図であ
る。
【図5】本発明のブロック図である。
【符号の説明】
1 制御装置 11 マイクロコンピュータ 20 ウォッチドッグタイマ 110 CPU
───────────────────────────────────────────────────── フロントページの続き (72)発明者 山田 富士樹 愛知県刈谷市昭和町1丁目1番地 日本電 装株式会社内

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 ベースルーチンを繰り返し処理し、所定
    時間毎に前記ベースルーチンの処理を中断して定時間割
    り込みルーチンを処理するCPUを有する制御用コンピ
    ュータの異常検出装置において、 前記定時間割り込みルーチンの割り込み回数を計数する
    計数手段と、 前記ベースルーチンが所定周回すると前記計数手段の計
    数値をリセットするリセット手段と、 前記定時間割り込みルーチンの割り込み毎にウォッチド
    ッグクリア信号を出力するウォッチドッグクリア信号出
    力手段と、 前記計数値が所定値を超えると、前記ウォッチドッグク
    リア信号の出力を停止する停止手段と、 前記ウォッチドッグクリア信号を入力し、この信号が所
    定時間以上停止されると前記CPUへ異常判定信号を出
    力するウォッチドッグタイマとを備えたことを特徴とす
    る制御用コンピュータの異常検出装置。
JP4343069A 1992-12-24 1992-12-24 制御用コンピュータの異常検出装置 Pending JPH06195244A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4343069A JPH06195244A (ja) 1992-12-24 1992-12-24 制御用コンピュータの異常検出装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4343069A JPH06195244A (ja) 1992-12-24 1992-12-24 制御用コンピュータの異常検出装置

Publications (1)

Publication Number Publication Date
JPH06195244A true JPH06195244A (ja) 1994-07-15

Family

ID=18358700

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4343069A Pending JPH06195244A (ja) 1992-12-24 1992-12-24 制御用コンピュータの異常検出装置

Country Status (1)

Country Link
JP (1) JPH06195244A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006338605A (ja) * 2005-06-06 2006-12-14 Denso Corp プログラム異常監視方法及びプログラム異常監視装置
JP2008027031A (ja) * 2006-07-19 2008-02-07 Matsushita Electric Ind Co Ltd 割り込み制御回路
JP2011078174A (ja) * 2009-09-29 2011-04-14 Hitachi Ltd 電池制御装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006338605A (ja) * 2005-06-06 2006-12-14 Denso Corp プログラム異常監視方法及びプログラム異常監視装置
JP2008027031A (ja) * 2006-07-19 2008-02-07 Matsushita Electric Ind Co Ltd 割り込み制御回路
JP4675293B2 (ja) * 2006-07-19 2011-04-20 パナソニック株式会社 割り込み制御回路
JP2011078174A (ja) * 2009-09-29 2011-04-14 Hitachi Ltd 電池制御装置

Similar Documents

Publication Publication Date Title
US4664082A (en) Method of detecting abnormality in a reference crank angle position detection system of an internal combustion engine
US5257373A (en) System by determining if all multiple tasks were processed normally
JPH07122418B2 (ja) 内燃機関の異常気筒検出装置
GB2072883A (en) Automatic control of ic engines
US4775957A (en) Microcomputer with abnormality sensing function
US4825691A (en) Method and apparatus for detecting trouble in pulse generators
GB2129587A (en) A method of and apparatus for fail-safe operation of a vehicle computer
US4312315A (en) System for digital control of operation of internal combustion engine
JPS62219030A (ja) 割込み信号の処理方法
JPH06195244A (ja) 制御用コンピュータの異常検出装置
JP3326866B2 (ja) 内燃機関の回転位置検出装置
JPH09152902A (ja) 内燃機関の制御装置
JPS6043536B2 (ja) マイクロコンピユ−タの誤動作防止装置
JPS6170156A (ja) エンジンの制御装置
JP2914317B2 (ja) マイクロコンピュータ
JP3133150B2 (ja) クランク軸回転変動による失火検出方法
US6904543B2 (en) Electronic control having floating-point data check function
JPH07281912A (ja) スタック異常検出装置
JPH01193066A (ja) 車両用コントロールユニツトの異常検出装置
JPH06103467B2 (ja) 自動車用コンピュータの誤動作防止方法
JPH0464099B2 (ja)
JP2527971B2 (ja) 内燃機関用制御装置
KR0180386B1 (ko) 실린더 신호의 노이즈 감지장치 및 그 방법
JPH05158745A (ja) プログラム暴走停止装置
JPH06103468B2 (ja) 自動車用コンピュータの誤動作防止方法

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20000307