JPH057190A - 回線アダプタ装置 - Google Patents

回線アダプタ装置

Info

Publication number
JPH057190A
JPH057190A JP3000801A JP80191A JPH057190A JP H057190 A JPH057190 A JP H057190A JP 3000801 A JP3000801 A JP 3000801A JP 80191 A JP80191 A JP 80191A JP H057190 A JPH057190 A JP H057190A
Authority
JP
Japan
Prior art keywords
serial data
reception
transmission
data
serial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3000801A
Other languages
English (en)
Other versions
JP3036856B2 (ja
Inventor
Masaaki Chinju
正昭 鎮守
Koichi Nakamura
浩一 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP3000801A priority Critical patent/JP3036856B2/ja
Publication of JPH057190A publication Critical patent/JPH057190A/ja
Application granted granted Critical
Publication of JP3036856B2 publication Critical patent/JP3036856B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】 【構成】送受信シリアルデータ多重分離制御装置10は
通信回線からラインドライバ/レシーバ11を経て受信
シリアルデータを受信しチャネル単位に分離しシリアル
入出力装置1〜5に取り込ませる送受信フレームイネー
ブル信号8を出力するとともに記憶装置9から出力され
る送信シリアルデータを受けて受信シリアルデータと同
期させて通信回線に出力する。書き込み読み出し制御部
14は送受信フレームイネーブル信号8により各シリア
ル入出力装置から出力される送信シリアルデータ6にお
ける各チャネルを受信シリアルデータの受信クロック,
受信フレーム同期信号に同期して記憶装置9に予じめ決
められたアドレスから順番に書き込む。平行して記憶装
置9から書き込まれた送信シリアルデータの各チャネル
を予じめ決められた時間だけ遅らせた形で順番に読み出
し出力する。 【効果】ハードウェア量を削減し、又シリアル入出力装
置に対するインタフェース線を減らすことが出来る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はシリアル入出力装置と通
信回線の間で多重化されたシリアルデータの送受信を制
御する回線アダプタ装置に関する。
【0002】
【従来の技術】従来の回線アダプタ装置における送信シ
リアルデータの多重化及び、受信シリアルデータの分離
は、送信側に送信シリアルデータ多重化制御装置を、受
信側に受信シリアルデータ分離制御装置を設け、各チャ
ネルのシリアル入出力装置に対し、送信側フレームイネ
ーブル信号と、受信側フレームイネーブル信号などの制
御信号を別々に作成し、送信側と受信側で別々に制御を
行っていた。
【0003】
【発明が解決しようとする課題】上述した従来の回線ア
ダプタ装置における送信シリアルデータの多重化及び、
受信シリアルデータの分離は、送信側と受信側で別々に
制御を行っていた為、ハードウェア量が多くなり、又、
各チャネルのシリアル入出力装置に対するインタフェー
ス信号線が送信側と受信側で別々に存在するため信号線
の本数が多くなる。さらに近年、回線が高速になるにつ
れ、伝送フレーム中の1フレーム内に収容可能なチャネ
ル数が増加する傾向にあるが、チャネル数が多いほど送
信側フレームイネーブル信号や、受信側フレームイネー
ブル信号のビット本数が多くなり、インタフェース信号
線が複雑化する。
【0004】本発明の目的は、以上の欠点を解決し、送
信シリアルデータ多重化制御装置と、受信シリアルデー
タ分離制御装置とを送受信シリアルデータ多重分離制御
装置として共有することにより、ハードウェア量の削減
と、インタフェースの簡略化を行うことにある。
【0005】
【課題を解決するための手段】第1の発明は、複数の予
じめチャネルが割り当てられたシリアル入出力装置と通
信回線の間で多重化されたシリアルデータの送受信を制
御する回線アダプタ装置において、前記通信回線からラ
インドライバ/レシーバを介して受信シリアルデータを
受信し前記受信シリアルデータをチャネル単位に分離し
前記チャネル単位のデータを前記チャネルに対応する前
記シリアル入出力装置に順番に取り込ませる送受信フレ
ームイネーブル信号を出力するとともに予じめ具備した
記憶装置から出力される第二の送信シリアルデータを受
けて前記受信シリアルデータと同期させて前記ラインド
ライバ/レシーバを介して前記通信回線に出力する送受
信シリアルデータ多重分離制御装置と、前記送受信フレ
ームイネーブル信号により示された前記各チャネルのシ
リアル入出力装置から出力される第一の送信シリアルデ
ータにおける各チャネルデータを前記受信シリアルデー
タより取り出された受信クロック,受信フレーム同期信
号に同期して前記記憶装置に予じめ決められたアドレス
から順番に書き込み、前記記憶装置から前記受信クロッ
ク,受信フレーム同期信号に同期して前記書き込まれた
第一の送信シリアルデータの各チャネルデータを予じめ
決められた時間だけ遅らせた形で順番に読み出し前記第
二の送信シリアルデータとして出力する書き込み読み出
し制御部とから構成される。
【0006】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0007】図1は本発明の一実施例を示すブロック図
である。
【0008】本実施例の回線アダプタ装置は、図1に示
すように、各チャネルのシリアル入出力装置1〜5、送
信シリアルデータ6、受信シリアルデータ7、送受信フ
レームイネーブル信号8、記憶装置9、送受信シリアル
データ多重分離制御装置10、送受信シリアルデータの
電気的特性のレベル変換を行うラインドライバ/レシー
バ11、通信回線受信データより抽出した受信クロック
12、受信フレーム同期信号13、書き込み読み出し制
御部14から構成される。
【0009】図2は複数チャネルの送受信シリアルデー
タが多重されている通信回線上の伝送フレーム構成を示
す。伝送フレームは、1チャネル8ビットで構成される
24のチャネルと、1ビット(Fビット)により構成さ
れる。
【0010】図3は伝送フレーム構成内における送信シ
リアルデータ6内のビット位置と、記憶装置9の出力デ
ータ3−1と、受信シリアルデータ7内のビット位置と
の対応を示す。送信シリアルデータ6と受信シリアルデ
ータ7は、通信回線受信データより抽出した受信クロッ
ク12に同期しており、クロック1周期に対して1ビッ
トのデータを有する。
【0011】受信シリアルデータ7は通信回線及びライ
ンドライバ/レシーバ11を経て、送受信シリアルデー
タ多重分離制御装置10にてチャネル毎に分離され、送
受信シリアルデータ多重分離制御装置10で受信シリア
ルデータ7を基に作られる送受信フレームイネーブル信
号8により各チャネルのシリアル入出力装置1〜5へ入
力される。
【0012】又、送信シリアルデータ6は、送受信フレ
ームイネーブル信号8により示された各チャネルのシリ
アル入出力装置1〜5により出力され記憶装置9へ書き
込まれる。
【0013】記憶装置9への送信データの書き込みは、
書き込み読み出し制御部14により受信クロック12、
受信フレーム同期信号13に同期して行われ、予じめ決
められたアドレスから送信シリアルデータ6のチャネル
1からチャネル24まで順番に書き込まれ予じめ決めら
れた数のフレームを書き込むと元のアドレスに戻るよう
に制御される。
【0014】記憶装置9からの受信データの読み出し
は、同様に書き込み読み出し制御部14により受信クロ
ック12、受信フレーム同期信号13に同期して行わ
れ、書き込まれたチャネルデータを出力データ3−1に
示す如く書き込みデータとは予じめ決められた時間だけ
遅らせた形で行われる。
【0015】この記憶装置9における書き込み読み出し
制御は、送信シリアルデータ6のシリアル入出力装置1
〜5からの出力が受信クロック12、受信フレーム同期
信号13に同期して行われるため、送受信シリアルデー
タ多重分離制御装置10において送信データが受信デー
タよりもディレイすることにより同期処理が行えず、そ
のため送信シリアルデータ6を1フレーム遅らせ受信シ
リアルデータ7と同期を取らせるために行われる。
【0016】以上の動作により、送信シリアルデータ6
と受信シリアルデータ7との同期が取れるため、送受信
フレームイネーブル信号8と送受信シリアルデータ多重
分離制御装置10は送信側と受信側とで共用することが
出来、又、シリアル入出力装置1〜5と送受信シリアル
データ多重分離制御装置10間のインタフェースを減ら
すことが出来る。
【0017】
【発明の効果】以上説明したように、本発明の回線アダ
プタ装置は、送信シリアルデータと受信シリアルデータ
との同期を取り、送受信フレームイネーブル信号と送受
信シリアルデータ多重分離制御装置を送信側と受信側と
で共用することが出来るようにしたことにより、ハード
ウェア量を削減し、又シリアル入出力装置に対するイン
タフェース線を減らすことが出来る効果を有している。
【図面の簡単な説明】
【図1】本発明の回線アダプタ装置の一実施例を示すブ
ロック図である。
【図2】本実施例の通信回線上の伝送フレーム構成を示
す図である。
【図3】本実施例の動作説明図である。
【符号の説明】
1 シリアル入出力装置 2 シリアル入出力装置 3 シリアル入出力装置 3−1 記憶装置9の出力データ 4 シリアル入出力装置 5 シリアル入出力装置 6 送信シリアルデータ 7 受信シリアルデータ 8 送受信フレームイネーブル信号 9 記憶装置 10 送受信シリアルデータ多重分離制御装置 11 ラインドライバ/レシーバ 12 受信クロック 13 受信フレーム同期信号 14 書き込み読み出し制御部

Claims (1)

  1. 【特許請求の範囲】 【請求項1】 複数の予じめチャネルが割り当てられた
    シリアル入出力装置と通信回線の間で多重化されたシリ
    アルデータの送受信を制御する回線アダプタ装置におい
    て、前記通信回線からラインドライバ/レシーバを介し
    て受信シリアルデータを受信し前記受信シリアルデータ
    をチャネル単位に分離し前記チャネル単位のデータを前
    記チャネルに対応する前記シリアル入出力装置に順番に
    取り込ませる送受信フレームイネーブル信号を出力する
    とともに予じめ具備した記憶装置から出力される第二の
    送信シリアルデータを受けて前記受信シリアルデータと
    同期させて前記ラインドライバ/レシーバを介して前記
    通信回線に出力する送受信シリアルデータ多重分離制御
    装置と、前記送受信フレームイネーブル信号により示さ
    れた前記各チャネルのシリアル入出力装置から出力され
    る第一の送信シリアルデータにおける各チャネルデータ
    を前記受信シリアルデータより取り出された受信クロッ
    ク,受信フレーム同期信号に同期して前記記憶装置に予
    じめ決められたアドレスから順番に書き込み、前記記憶
    装置から前記受信クロック,受信フレーム同期信号に同
    期して前記書き込まれた第一の送信シリアルデータの各
    チャネルデータを予じめ決められた時間だけ遅らせた形
    で順番に読み出し前記第二の送信シリアルデータとして
    出力する書き込み読み出し制御部とから構成されること
    を特徴とする回線アダプタ装置。
JP3000801A 1991-01-09 1991-01-09 回線アダプタ装置 Expired - Fee Related JP3036856B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3000801A JP3036856B2 (ja) 1991-01-09 1991-01-09 回線アダプタ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3000801A JP3036856B2 (ja) 1991-01-09 1991-01-09 回線アダプタ装置

Publications (2)

Publication Number Publication Date
JPH057190A true JPH057190A (ja) 1993-01-14
JP3036856B2 JP3036856B2 (ja) 2000-04-24

Family

ID=11483790

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3000801A Expired - Fee Related JP3036856B2 (ja) 1991-01-09 1991-01-09 回線アダプタ装置

Country Status (1)

Country Link
JP (1) JP3036856B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007143233A (ja) * 2005-11-15 2007-06-07 Toshiba Corp ディジタル形保護継電器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007143233A (ja) * 2005-11-15 2007-06-07 Toshiba Corp ディジタル形保護継電器

Also Published As

Publication number Publication date
JP3036856B2 (ja) 2000-04-24

Similar Documents

Publication Publication Date Title
JP3185863B2 (ja) データ多重化方法および装置
JPH057190A (ja) 回線アダプタ装置
JP3879547B2 (ja) データ同期化装置
KR100795465B1 (ko) 감소된 수의 핀을 구비한 직렬 압축 버스 인터페이스 및 직렬 압축 데이터 송신 방법
JPH0622287A (ja) 映像信号多重伝送装置
JP2871904B2 (ja) オクテット多重化装置
JPH0738860A (ja) ディジタル映像信号送信装置とディジタル映像信号受信装置
JPH02134938A (ja) データ多重・分離方式
JP2669844B2 (ja) 多重アクセス制御方式
KR0129800B1 (ko) 저속 및 고속 전송이 가능한 전송장치
JPH0461528A (ja) 時分割多重分離装置
JP3344319B2 (ja) デマンドアサイン多重化装置とその制御方法
JP3222977B2 (ja) シリアルデータ処理回路
JP3115067B2 (ja) シグナリングデータ伝送方式
JPH0834461B2 (ja) フレ−ムアライナ回路
JPH0756962B2 (ja) データ通信システム
JPH11239112A (ja) 多重信号分離装置
JPH05145591A (ja) 高速データの伝送方式
JPH0813021B2 (ja) 時分割多重伝送システム
JPH01144752A (ja) ディジタルデータ伝送方式
JPS61177834A (ja) 多重化信号伝送方式
JPH0482338A (ja) 多重分離装置
JPH0834456B2 (ja) 時分割多重化装置
JPH088556B2 (ja) 時分割多重化装置
JPH0194731A (ja) 時分割多重化装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000201

LAPS Cancellation because of no payment of annual fees