JPH05235679A - 回路基板 - Google Patents

回路基板

Info

Publication number
JPH05235679A
JPH05235679A JP3505792A JP3505792A JPH05235679A JP H05235679 A JPH05235679 A JP H05235679A JP 3505792 A JP3505792 A JP 3505792A JP 3505792 A JP3505792 A JP 3505792A JP H05235679 A JPH05235679 A JP H05235679A
Authority
JP
Japan
Prior art keywords
filter
ground
noise removal
noise
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3505792A
Other languages
English (en)
Inventor
Sadayuki Kawabata
定行 川端
Yukio Sakamoto
幸夫 坂本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP3505792A priority Critical patent/JPH05235679A/ja
Publication of JPH05235679A publication Critical patent/JPH05235679A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components

Landscapes

  • Structure Of Printed Boards (AREA)
  • Filters And Equalizers (AREA)

Abstract

(57)【要約】 【目的】 ノイズ除去フィルタの除去能力を向上させる
ことを目的とする。 【構成】 回路基板の複数のグランドパターンの少なく
とも1つを、ノイズ除去フィルタ用のフィルタグランド
パターンとし、このフィルタグランドパターンに、ノイ
ズ除去フィルタのノイズ源側の直近の回路素子のグラン
ド部を接続するようにしている。 【効果】従来例に比べてグランドインピーダンスを低減
できるともに、他の回路の信号などによる影響を改善で
き、ノイズ除去フィルタの除去能力を向上させることが
可能となる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、トランジスタ、IC等
のような回路素子と、この回路素子から発生している電
磁気ノイズを除去するためのノイズ除去フィルタとが搭
載される回路基板に係り、さらに詳しくは、この回路素
子とノイズ除去フィルタそれぞれのグランド部をグラン
ドすることに関する。
【0002】
【従来の技術】ICとかトランジスタなどの回路素子は
いわゆる電磁気ノイズを発生するために、それらがデジ
タル回路として組み込まれてある電子機器においては、
その電磁気ノイズで誤動作を起こし易いことは一般によ
く知られている。
【0003】そのため、回路基板にはこのような電磁気
ノイズの発生源ともなる回路素子が搭載されてある場合
では、その誤動作を防止し、そのデジタル回路の動作上
の信頼度を高めさせるうえでこれと同じ回路基板に、か
かる電磁気ノイズを有効に除去するためのノイズ除去フ
ィルタが実装される。
【0004】
【発明が解決しようとする課題】ところで、このような
電磁気ノイズの発生源となる回路素子はそのグランド部
をグランドさせる必要があり、同様にノイズ除去フィル
タもそのグランド部をグランドさせる必要がある。
【0005】このようなグランドでの問題を図5を参照
して説明する。すなわち、同図のようにICやトランジ
スタなどの回路素子2のグランド部2aをグランドさせ
るための回路素子用グランドパターンS.Gを、ノイズ
除去フィルタ3のグランド部3aをグランドさせるグラ
ンドパターンに共用してある構造においては、ノイズ除
去フィルタ3のグランド部3aと、これに直近の回路素
子2のグランド部2aとの間のグランドパターンに存在
する抵抗成分とかインダクタンス成分といったグランド
インピーダンス10がノイズ除去フィルタ3のフィルタ
特性に大きな影響を及ぼしてしまう結果となり、ノイズ
除去能力が下記のように劣化させられてしまうことがあ
る。
【0006】例えば、このノイズ除去フィルタ3の本来
のフィルタ特性が図6の実線Aで示されるようなもので
あるとした場合に、そのグランドインピーダンス10の
影響によって、そのフィルタ特性が破線Bで示されるよ
うな共振点を有するものとなって、高周波域でのフィル
タ特性が大きく劣化させられてしまうことになる。
【0007】また、このようなノイズ除去フィルタ3の
グランドの電位は、他の回路の信号によって変動した
り、ノイズ除去フィルタ自身のリターン電流によっても
変動したりするために、フィルタ特性が安定しにくいと
いう難点がある。
【0008】したがって、本発明においては、ノイズ除
去フィルタのグランド部をグランドする場合に、そのグ
ランドによってノイズ除去フィルタがフィルタ特性を劣
化させてしまうことのないようにし、これによってその
本来のノイズ除去能力を十分に発揮できるようし、併せ
てフィルタ特性を安定させることを目的としている。
【0009】
【課題を解決するための手段】このような目的を達成す
るために、本発明においては、両面プリント基板の片面
あるいは複数層基板の少なくとも1つの層を、ノイズ除
去フィルタ用グランドパターン(フィルタグランドパタ
ーン)とし、そのパターンにノイズ除去フィルタのグラ
ンド端子を接続するとともに、このノイズ除去フィルタ
のノイズ源側に直近の回路素子のグランド部が、前記フ
ィルタグランドパターンに接続されている。
【0010】
【作用】上記構成によれば、ノイズ除去フィルタのグラ
ンド部は、ノイズ除去フィルタ用のグランドパターン
(フィルタグランドパターン)にグランドされており、
また、このノイズ除去フィルタのノイズ源側に直近の回
路素子のグランド部が、フィルタグランドパターンに接
続されているので、グランドインピーダンスを低減でき
るとともに、他の回路の信号などによるグランドの電位
の変動の影響を改善できることになる。
【0011】
【実施例】以下、図面によって本発明の実施例につい
て、詳細に説明する。
【0012】図1は本発明の一実施例に係る回路基板の
要部を裏面側から見た平面図であり、図2は図1の回路
基板の切断面線A−A’における断面図である。
【0013】回路基板1には、ICとかトランジスタな
どの電磁気ノイズ発生源となる回路素子2と、この電磁
気ノイズを除去できる、EMI型のノイズ除去フィルタ
3とが搭載されている。回路基板1の裏面側には、ノイ
ズ除去フィルタ3のグランド部をグランドするためのフ
ィルタグランドパターン4がスクリーン印刷などで形成
されている。
【0014】このフィルタグランドパターン4にはノイ
ズ除去フィルタ3のリード端子状のグランド部3aがス
ルーホール5aを介して半田付けで接続されているとと
もに、これらノイズ除去フィルタ3に直近の回路素子2
のリード端子状のグランド部2aが、同じくスルーホー
ル5aを介して半田付けで接続されている。さらに、こ
の回路素子2のグランド部2aは、回路基板1の表面側
に形成されている該回路素子2を含む他の回路素子それ
ぞれをグランドするための回路素子用グランドパターン
S.G.にも接続されている。また、ノイズ除去フィルタ
3および回路素子2の信号の入出力部3bは、他のスル
ーホール5bを介して回路基板1表面のパターンに接続
されている。なお、上記回路基板1に搭載された回路素
子2とノイズ除去フィルタ3は回路的には図3に示され
るようになっている。
【0015】上記構造のノイズ除去フィルタ3では、そ
れ用のグランド部3aが電磁気ノイズ発生源となる回路
素子2のグランド部2a用の回路素子用グランドパター
ンS.G.とは別のフィルタグランドパターン4にグラ
ンドされており、また、このノイズ除去フィルタ3のノ
イズ源側に直近の回路素子2のグランド部2aが回路素
子用グランドパターンS.G.のみならず、フィルタグラ
ンドパターン4にも接続されている結果、グランドイン
ピーダンスが低減されてノイズ除去フィルタ3のノイズ
除去能力を向上させることができ、また、他の回路の信
号等によるノイズ除去フィルタ3のグランド電位の変動
の影響が改善されてフィルタ特性が安定することにな
る。
【0016】なお、従来例のノイズ除去フィルタのフィ
ルタ特性と本発明のノイズ除去フィルタのそれとを図4
に比較して示す。ここで図の(A)は、従来例のグラン
ドパターンによるノイズフィルタレベルを示し、(B)
は、本発明のグランドパターンによるノイズフィルタレ
ベルを示している。この図から明らかなように本発明に
よる回路基板に搭載されてあるノイズ除去フィルタの方
が、従来例のそれに比べてノイズ除去能力が大幅に向上
している。
【0017】なお、上述の実施例では、回路基板として
は両面タイプのものに適用して説明したけれども、本発
明は、かかる両面タイプのみならず、両グランドパター
ンを埋設したような多層タイプのものにも同様に適用で
きるとともに、フィルタグランドパターンも図のような
一層タイプのものに限定されるものでないことは勿論で
ある。
【0018】さらに、上述の実施例では、ノイズ除去フ
ィルタとしてEMIタイプについて説明したけれども、
本発明は、このようなEMIタイプに限定されるもので
はなく、他のノイズ除去フィルタにも適用できるもので
ある。
【0019】
【発明の効果】以上のように本発明によれば、グランド
パターンが複数形成されてその少なくとも1つが、ノイ
ズ除去フィルタ用のグランドパターン(フィルタグラン
ドパターン)とされているとともに、このノイズ除去フ
ィルタのノイズ源側に直近の回路素子のグランド部が、
前記フィルタグランドパターンに接続されているので、
従来例に比べてグランドインピーダンスを低減できると
ともに、他の回路の信号などによるグランドの電位の変
動を改善できることになり、ノイズ除去フィルタのノイ
ズ除去能力が向上するとともに、フィルタ特性も安定す
ることになる。
【図面の簡単な説明】
【図1】図1は本発明の一実施例のグランドパターンを
示す図である。
【図2】図1の切断面線A−A’から見た断面図であ
る。
【図3】図1の実施例の配線方式を示す図である。
【図4】本発明のノイズ除去効果を示す図である。
【図5】従来例の配線方式を示す図である。
【図6】従来例のフィルタ特性を示す図である。
【符号の説明】
1 回路基板 2 回路素子 3 ノイズ除去フィルタ 4 フィルタグランドパターン

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】両面プリント基板の片面あるいは複数層基
    板の少なくとも1つの層を、ノイズ除去フィルタ用グラ
    ンドパターン(フィルタグランドパターン)とし、その
    パターンにノイズ除去フィルタのグランド端子を接続す
    るとともに、このノイズ除去フィルタのノイズ源側に直
    近の回路素子のグランド部が、前記フィルタグランドパ
    ターンに接続されていることを特徴とする回路基板。
JP3505792A 1992-02-21 1992-02-21 回路基板 Pending JPH05235679A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3505792A JPH05235679A (ja) 1992-02-21 1992-02-21 回路基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3505792A JPH05235679A (ja) 1992-02-21 1992-02-21 回路基板

Publications (1)

Publication Number Publication Date
JPH05235679A true JPH05235679A (ja) 1993-09-10

Family

ID=12431410

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3505792A Pending JPH05235679A (ja) 1992-02-21 1992-02-21 回路基板

Country Status (1)

Country Link
JP (1) JPH05235679A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6075211A (en) * 1995-09-14 2000-06-13 Nec Corporation Multi-layered printed wiring board
US6111479A (en) * 1997-03-03 2000-08-29 Nec Corporation Laminate printed circuit board with a magnetic layer
US6861899B2 (en) 2002-09-09 2005-03-01 Fujitsu Ten Limited Signal transmission circuit and electronic equipment

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6075211A (en) * 1995-09-14 2000-06-13 Nec Corporation Multi-layered printed wiring board
US6111479A (en) * 1997-03-03 2000-08-29 Nec Corporation Laminate printed circuit board with a magnetic layer
US6861899B2 (en) 2002-09-09 2005-03-01 Fujitsu Ten Limited Signal transmission circuit and electronic equipment

Similar Documents

Publication Publication Date Title
US5023753A (en) Printed circuit
JP3265669B2 (ja) プリント基板
JPH098482A (ja) スイッチング素子の放熱方法
JPH0318113A (ja) ノイズフィルタの取付け構造
JPH10223997A (ja) プリント配線基板
JPH05235679A (ja) 回路基板
JPH1187880A (ja) プリント配線板
JP2005123520A (ja) プリント配線板
JP3799949B2 (ja) プリント基板
JP2822800B2 (ja) 回路基板とグランドプレーンとの接続方式
JP2758816B2 (ja) 多層プリント基板のemi対策法
JP3847578B2 (ja) プリント配線板
US4908735A (en) Electronic apparatus reducing generation of electro magnetic interference
JPS61290794A (ja) 配線基板
JPH05136650A (ja) Sawフイルタ取付用プリント配線基板
JP2000244128A (ja) 多層プリント配線基板及びそれを用いたチップ型3端子ノイズフィルタの実装構造
JPH0290587A (ja) プリント基板
JP2891239B2 (ja) プリント回路基板
JP2006245320A (ja) 多層回路基板及び多層回路基板のパターニング方法
JP2819847B2 (ja) パターン構造
JPH08321685A (ja) 多層プリント板
JP2614034B2 (ja) プリント配線板
JPH06120711A (ja) マイクロストリップライン型プリント基板
JPH1098310A (ja) 高周波線路
JPH05275863A (ja) 多層プリント配線基板