JPH0490177A - デジタルテープレコーダーの同期システム - Google Patents

デジタルテープレコーダーの同期システム

Info

Publication number
JPH0490177A
JPH0490177A JP2205555A JP20555590A JPH0490177A JP H0490177 A JPH0490177 A JP H0490177A JP 2205555 A JP2205555 A JP 2205555A JP 20555590 A JP20555590 A JP 20555590A JP H0490177 A JPH0490177 A JP H0490177A
Authority
JP
Japan
Prior art keywords
signal
digital tape
crystal oscillator
tape recorder
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2205555A
Other languages
English (en)
Other versions
JP2571146B2 (ja
Inventor
Masayuki Ito
雅之 伊藤
Masayuki Okabe
真之 岡部
Koichi Nagasaki
長崎 幸一
Shigeaki Takemura
竹村 茂章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Otari Inc
Original Assignee
Otari Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Otari Inc filed Critical Otari Inc
Priority to JP2205555A priority Critical patent/JP2571146B2/ja
Publication of JPH0490177A publication Critical patent/JPH0490177A/ja
Application granted granted Critical
Publication of JP2571146B2 publication Critical patent/JP2571146B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/002Programmed access in sequence to a plurality of record carriers or indexed parts, e.g. tracks, thereof, e.g. for editing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的コ (産業上の利用分野) 本発明は、デジタルテープレコーダの同期システムに関
し、より詳しくは、複数のデジタルテープレコーダーの
テープ走行及びデジタル信号処理の基準となるタロツク
信号の時間軸を一致させること、即ち、クロック信号を
同期させることが可能な、例えば1台をマスター機とし
他の1台又はそれ以上をスレーブ機とし、マスター機の
クロツク信号にスレーブ機のそれを同期させるシステム
に関するものである。
(従来の技術) 従来、複数のデジタルテープレコーダーを互いに同期さ
せる方法としては、マスター機から送られてきたデジタ
ルテープレコーダー本体のタロツク信号と、スレーブ機
内部のタロツク信号とを位相比較し、その誤差電圧をも
とに電圧制御発振器9分周器を介してマスター機のクロ
ック信号と同期したスレーブ機のタロツク信号を生成し
ていく方法が知られている。
ここで、ジッターが多い等の理由で、デジタルテープレ
コーダーでは電圧制御発振器の代わりに電圧制御水晶発
振器を使用することがある。
この電圧制御水晶発振器は、電圧制御発振器に比べて、
周波数の可変範囲が狭い。これに対し、ピッチコントロ
ーラーの可変範囲が広いため、マスター機のテープ速度
をピッチコントローラーによって可変した場合、スレー
ブ機との同期かとれなくなる。
このような欠点を解決するために従来では、マスター機
のCPUからテープ速度の可変データをスレーブ機のC
PUへ送り、分周器の分周値を変えることにより1周波
数の可変範囲の狭い電圧制御水晶発振器を使用した場合
でも、マスター機とスレーブ機との同期がとれるように
していた。
(発明か解決しようとする課題) しかしながら、マスター機のCPUからテープ速度の可
変データをスレーブ機のCPUへ送る方法により複数の
デジタルテープレコーダーを互いに同期させる場合、可
変データをマスター機のCPTJからスレーブ機のCP
Uへ送った際、CPUか指令を出す時間だけスレーブ機
に遅れが生じる。このため、マスター機とスレーブ機と
が一時的に同期外れの状態になるという問題がある。
そこで、本発明は、上記の課題を解決し、複数のデジタ
ルテープレコーダーを常に同期させることが可能なデジ
タルチープレコーターの同期システムを提供することを
目的とするものである。
[発明の構成] (課題を解決するための手段) 上記課題を解決するために、本発明は、水晶発振器と、
設定された分周値に基いて前記水晶発振器からの信号を
分周し第1のクロック信号を生成して外部に出力する第
1の可変分周手段と、テープ速度を設定する速度設定手
段と、前記速度設定手段からの信号に基き分周値を設定
する信号を前記第1の可変分周手段及び外部へ出力する
分周値制御手段とを備えた第1のデジタルテープレコー
ダーと、電圧により周波数を変更し信号を出力する電圧
制御水晶発振器と、前記分周値を設定する信号によって
設定された分周値に基いて、前記電圧制御水晶発振器か
らの信号を分周し第2のクロック信号を生成する第2の
可変分周手段と、前記第1のクロック信号と前記第2の
可変分周手段の出力信号との位相を比較し、その誤差を
電圧として前記電圧制御水晶発振器へ出力する位相比較
手段とを備えた第2のデジタルテープレコーダーとから
なり、前記位相比較手段の比較結果に基ずき前記電圧制
御水晶発振器の出力信号を制御して第1のクロック信号
と第2のクロック信号とを同期させるようにしたもので
ある。
(作 用) まず、マスター機である第1のデジタルテープレコーダ
ーの速度設定手段からの信号を受けた分周値制御手段は
、分周値を設定するための信号を第1の可変分周手段と
第2のデジタルテープレコーダーに送る。
これにより、分周値を設定された第1の可変分周手段は
水晶発振器からの信号を分周し出力する。
この出力信号がマスター機の動作を司る、即ち、テープ
走行及びデジタル信号処理の基準となる第1のクロック
信号となる。
一方、スレーブ機である第2のデジタルテープレコーダ
ーでは、前記マスター機の分周値制御手段か出力する信
号によって分周値を設定された第2の可変分周手段が、
電圧制御水晶発振器からの信号を分周し、その出力信号
を位相比較手段に送る。
位相比較手段は、前記マスター機の第1の可変分周手段
から出力される信号と、スレーブ機の第2の可変分周手
段から出力された信号との位相を比較し、その誤差を電
圧として電圧制御水晶発振器へ出力する。この電圧に基
いて電圧制御水晶発振器は周波数を変え、信号を出力す
る。第2の可変分周手段は、この信号を分周し前記第1
のクロック信号に同期した第2のタロツク信号を生成す
る。
(実施例) 以下に本発明の実施例について図面を参照して説明する
図面は本実施例のデジタルテープレコーダーの同期シス
テムの構成を示すものである。
同図中、1はマスター機である第1のデジタルテープレ
コーダーである。
この第1のデジタルテープレコーダー1は、水晶発振器
2と、第1の可変分周手段3と、速度設定手段5と、分
周値制御手段6とを具備している。
水晶発振器2は、固定された周波数の信号を出力する。
第1の可変分周手段3は、設定された分周値に基いて水
晶発振器2からの信号を分周する。
前記第1の可変分周手段3の出力信号は第1のクロック
信号であり、第1の外部出力端子7へ送られる。
速度設定手段5は、ピッチコントローラー又はテープ速
度切り替え装置である。
分周値制御手段6は、速度設定手段5からの信号に基い
て第1の可変分周手段3と第2の外部出力端子8へ信号
を送り、第1の可変分周手段3及び外部に接続された後
述する第2の可変分周手段11の分周値を設定する。
9はスレーブ機である第2のデジタルテープレコーダー
であり、第1のデジタルテープレコーダ1によって動作
を制御される。
10は電圧制御水晶発振器(VCXO)であり、入力さ
れた電圧に基いて周波数を変えて信号を出力する。11
は第2の可変分周手段であり、第1の外部入力端子14
からの信号により設定された分周値に基いて電圧制御水
晶発振器10からの信号を分周する。
位相比較手段13は、第2の外部入力端子15からの信
号と第2の可変分周手段11からの出力との位相を比較
し、その誤差を電圧に変えて電圧制御水晶発振器10へ
出力する。第2の可変分周手段11は、電圧制御水晶発
振器10の出力に基ずき第2のクロック信号を生成し、
これを位相比較手段13に送る。
また、第1の外部出力端子7と第2の外部入力端子15
、第2の外部出力端子8と第1の外部入力端子14とは
各々接続されている。
次に、図面を参照して動作を説明する。
まず、前記速度設定手段5からの信号を受けた分周値制
御手段6は、分周値を設定するための信号を第1の可変
分周手段3と第2の外部出力端子8とに送る。これによ
り分周値を設定された第1の可変分周手段3は水晶発振
器2からの信号を分周し出力する。この出力信号が第1
のクロック信号となる。
一方、第2のデジタルテープレコーダ9では、第1の外
部入力端子14と第2の外部出力端子8を介して前記分
周値制御手段6からの信号を取り込み、分周値を設定さ
れた第2の可変分周手段11は、電圧制御水晶発振器1
0からの信号を分周し、その出力信号を第2のクロック
信号として位相比較手段13に送る。
位相比較手段13は、第2の外部入力端子15と第1の
外部出力端子7とを介して第1の可変分周手段3から出
力された信号と前記第2の可変分周手段11から出力さ
れた第2のクロック信号との位相を比較し、その誤差を
電圧として電圧制御水晶発振器10へ出力する。この電
圧に基いて電圧制御水晶発振器10は周波数を変え、信
号を出力する。第2の可変分周手段11は、この信号を
分周し出力する。この出力信号が第2のクロック信号と
なる。第2のクロック信号は、前記第1のクロック信号
と同期しており、第2のデジタルテープレコーダ9のク
ロック信号となる。
以上のようにして、複数のデジタルテープレコーダーの
各可変分周手段の分周値を同時に変更することにより、
可変範囲の狭い電圧制御水晶発振器を使用したデジタル
テープレコーダーでも、ピッチコントローラーを用いた
同期運転を可能にする。
[発明の効果] 本発明は以上のような構成であるため、複数のデジタル
テープレコーダー間の同期を常に保ったまま、ピッチコ
ントローラーによるテープ速度の可変が可能なデジタル
テープレコーダの同期システムを提供することができる
【図面の簡単な説明】
図面は本実施例の構成を説明するためのブロック図であ
る。 1・・・第1のデジタルテープレコーダ、2・・・水晶
発振器、3・・・第1の可変分周手段、5・・・速度設
定手段、  6・・・分周値制御手段、9・・・第2の
デジタルテープレコーダ、10・・・電圧制御水晶発振
器、 11・・・第2の可変分周手段、 13・・・位相比較手段。

Claims (1)

  1. 【特許請求の範囲】  水晶発振器と、設定された分周値に基いて前記水晶発
    振器からの信号を分周し第1のクロック信号を生成して
    外部に出力する第1の可変分周手段と、 テープ速度を設定する速度設定手段と、 前記速度設定手段からの信号に基き分周値を設定する信
    号を前記第1の可変分周手段及び外部へ出力する分周値
    制御手段とを 備えた第1のデジタルテープレコーダーと、電圧により
    周波数を変更し信号を出力する電圧制御水晶発振器と、 前記分周値を設定する信号によって設定された分周値に
    基いて、前記電圧制御水晶発振器からの信号を分周し第
    2のクロック信号を生成する第2の可変分周手段と、 前記第1のクロック信号と前記第2の可変分周手段の出
    力信号との位相を比較し、その誤差を電圧として前記電
    圧制御水晶発振器へ出力する位相比較手段とを 備えた第2のデジタルテープレコーダーとからなり、 前記位相比較手段の比較結果に基ずき前記電圧制御水晶
    発振器の出力信号を制御して第1のクロック信号と第2
    のクロック信号とを同期させるようにしたことを特徴と
    するデジタルテープレコーダーの同期システム。
JP2205555A 1990-08-02 1990-08-02 デジタルテープレコーダーの同期システム Expired - Lifetime JP2571146B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2205555A JP2571146B2 (ja) 1990-08-02 1990-08-02 デジタルテープレコーダーの同期システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2205555A JP2571146B2 (ja) 1990-08-02 1990-08-02 デジタルテープレコーダーの同期システム

Publications (2)

Publication Number Publication Date
JPH0490177A true JPH0490177A (ja) 1992-03-24
JP2571146B2 JP2571146B2 (ja) 1997-01-16

Family

ID=16508832

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2205555A Expired - Lifetime JP2571146B2 (ja) 1990-08-02 1990-08-02 デジタルテープレコーダーの同期システム

Country Status (1)

Country Link
JP (1) JP2571146B2 (ja)

Also Published As

Publication number Publication date
JP2571146B2 (ja) 1997-01-16

Similar Documents

Publication Publication Date Title
JPH0292021A (ja) ディジタルpll回路
JP3296297B2 (ja) 同期制御方式
JPH0490177A (ja) デジタルテープレコーダーの同期システム
JP3034388B2 (ja) 位相同期発振器
JPH02100518A (ja) デイジタル処理形位相同期発振器
US5867545A (en) Phase-locked loop circuit
JP2979811B2 (ja) クロック出力回路
JPH0741228Y2 (ja) デジタル信号多重化装置
JP2572674B2 (ja) 信号同期装置
JPS6297428A (ja) Pll回路
JPH0964732A (ja) 同期クロック生成回路
JP2748746B2 (ja) 位相同期発振器
JPH0432330A (ja) システムクロツク保護方式
JPS6346814A (ja) デイジタル位相同期回路
JPS60190024A (ja) デイジタル位相同期回路
JPH04360333A (ja) デジタル信号多重化装置
JPS6367022A (ja) 位相同期回路
JPH02143744A (ja) 従属クロック切替方式
JP2001292119A (ja) タイミング抽出回路
JPS63152224A (ja) クロツク自動同期方式
JPH01175427A (ja) ビット同期回路
JPS6172443A (ja) デイジタル多重化伝送システムの同期方式
JP2000114965A (ja) クロック発生回路
JPS60216647A (ja) ジツタ除去同期装置
JPH11136306A (ja) データ伝送用付加機とそのクロック同期方法