JPH0450035B2 - - Google Patents

Info

Publication number
JPH0450035B2
JPH0450035B2 JP58167304A JP16730483A JPH0450035B2 JP H0450035 B2 JPH0450035 B2 JP H0450035B2 JP 58167304 A JP58167304 A JP 58167304A JP 16730483 A JP16730483 A JP 16730483A JP H0450035 B2 JPH0450035 B2 JP H0450035B2
Authority
JP
Japan
Prior art keywords
prize ball
power outage
power
memory
continuation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58167304A
Other languages
Japanese (ja)
Other versions
JPS6058186A (en
Inventor
Keizo Fukuda
Junji Matsumoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Omron Corp
Original Assignee
Omron Tateisi Electronics Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omron Tateisi Electronics Co filed Critical Omron Tateisi Electronics Co
Priority to JP16730483A priority Critical patent/JPS6058186A/en
Publication of JPS6058186A publication Critical patent/JPS6058186A/en
Publication of JPH0450035B2 publication Critical patent/JPH0450035B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Pinball Game Machines (AREA)

Description

【発明の詳細な説明】 発明の分野 本発明は電子的に制御されるパチンコ台等の遊
戯機の停電処理装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an electronically controlled power outage processing device for game machines such as pachinko machines.

発明の背景 近年マルチプロセツサやメモリ等電子部品の発
達及び金属球を検出できる検出スイツチ等のセン
サ技術の発達により、パチンコ台等の遊戯機の
種々の制御を電子技術を用いて行う方法が種々提
案されている。しかしこのような遊戯機を電子的
に制御する際には停電時の対策が問題となる。停
電時にも入賞球データ等を電池等のバツクアツプ
手段を用いて記憶させておくことは容易である
が、停電前に発射された球が停電後に入賞した場
合や、停電時に残つている入賞球に対して停電復
旧後に賞球を放出すべきかどうかは停電時間によ
り異なる。即ち遊戯客が停電後もその遊戯台に残
つていれば賞球を放出しなければならず、遊戯客
が遊戯を停止してその台を離れた場合には賞球を
放出する必要がない。従つて制御部でこれらを一
律に判断すれば不合理な結果を招くことがあつ
た。例えば停電復旧後に未放出分を放出するよう
にしておけば、新しい客が停電復旧と共に遊戯を
開始すると入賞球がないにもかかわらず前遊戯客
の未放出分が放出されることとなり、又新遊戯客
がいない台では係員が放出された球を回収しなけ
ればならず停電復旧後の後処理に非常な手間がか
かるという問題点があつた。又停電の復旧時に電
子制御部は日々の営業開始時の電源投入である
か、又は停電復旧であるのかを判断することは困
難であつた。このように遊戯機を電子的に制御す
る場合には停電の対策が未解決な問題として残さ
れていた。
Background of the Invention In recent years, with the development of electronic components such as multiprocessors and memories, and the development of sensor technology such as detection switches that can detect metal balls, various methods have been developed to use electronic technology to control various types of game machines such as pachinko machines. Proposed. However, when controlling such game machines electronically, countermeasures against power outages become a problem. Even in the event of a power outage, it is easy to store winning ball data using backup means such as batteries, but if a ball fired before a power outage wins a prize after a power outage, or if a winning ball remaining at the time of a power outage On the other hand, whether the prize ball should be released after the power is restored depends on the duration of the power outage. In other words, if the player remains at the game machine after a power outage, the prize ball must be released, but if the player stops playing and leaves the game machine, there is no need to release the prize ball. . Therefore, if these were uniformly determined by the control unit, irrational results could be produced. For example, if you release the unreleased amount after the power is restored, when a new customer starts playing when the power is restored, the previous player's unreleased amount will be released even though there are no winning balls, and the new player will be released again. There was a problem in that the attendant had to collect the released balls at the machines where there were no players, and it took a lot of time and effort to clean up the balls after the power was restored. Furthermore, when a power outage is restored, it is difficult for the electronic control unit to determine whether the power is turned on at the start of daily business operations or whether the power is being restored. When gaming machines are controlled electronically in this way, countermeasures against power outages remain an unsolved problem.

更にその遊戯機の打止め時には賞球の放出が自
動的に停止されるため、打止め以前の入賞球の未
放出分がパチンコ機内に滞留することがある。従
つてその打止めされた遊戯機を再び解除する場合
には未放出分の賞球が放出されるため、係員がそ
の賞球を回収した後新遊戯客を迎える必要があり
非常な手間がかかるという問題点があつた。
Furthermore, since the release of prize balls is automatically stopped when the game machine stops playing, the unreleased winning balls before the game stops may remain inside the pachinko machine. Therefore, when a game machine that has been suspended is released again, the unreleased prize balls are released, and the staff must collect the prize balls and then greet the new player, which is very time-consuming. There was a problem.

発明の目的 本発明はこのような電子的に制御される遊戯機
の停電処理に関するものであり、係員の判断を加
え得るようにして停電に対して柔軟に対処するこ
とができる停電処理装置を提供することを目的と
する。
OBJECTS OF THE INVENTION The present invention relates to power outage processing for such electronically controlled game machines, and provides a power outage processing device that can flexibly deal with power outages by allowing staff to make decisions. The purpose is to

発明の構成と効果 本発明は、賞球放出機を有する遊戯機において
用いられ、賞球放出情報を記憶し、停電時にはそ
の内容が保持可能なメモリと、停電を検知する停
電検知手段と、電源投入時にメモリに保持されて
いる賞球放出情報に基づいて賞球放出を再開する
か、メモリの記憶内容をクリアし新たに動作を開
始するかを定める継続/クリアスイツチと、メモ
リの賞球放出情報に基づいて賞球放出機を制御す
ると共に、停電検知手段より停電が検知されたと
きにメモリに賞球放出情報を保持させ、電源投入
時には継続/クリアスイツチが継続状態ではメモ
リのデータに基づき賞球放出機から賞球を放出
し、クリア状態ではメモリのデータをクリアする
制御手段と、を具備することを特徴とするもので
ある。
Structure and Effects of the Invention The present invention is used in a game machine having a prize ball release machine, and includes a memory that stores prize ball release information and can retain the contents in the event of a power outage, a power outage detection means for detecting a power outage, and a power supply. A continuation/clear switch that determines whether to restart prize ball release based on the prize ball release information held in memory at the time of insertion, or to clear the memory contents and start a new operation, and memory prize ball release. In addition to controlling the prize ball release machine based on the information, when a power outage is detected by the power failure detection means, the prize ball release information is held in the memory, and when the power is turned on, the continuation/clear switch is in the continuous state, based on the data in the memory. The present invention is characterized by comprising a control means for ejecting a prize ball from a prize ball discharging machine and clearing data in the memory in a clear state.

このような特徴を有する本発明によれば、停電
時には自動的に動作を停止すると共にその賞球放
出情報をメモリに保持するようにしている。従つ
て動作を再開する場合に継続の設定を行えば停電
前の状態でそのまま処理を継続することが可能で
あり、又クリア設定を行えば新に動作を開始する
ことが可能となる。従つて停電時の状況や停電時
間に応じて適宜設定を変えることによつて適切な
動作再開をすることが可能である。それ故動作再
開時に係員が放出された賞球を回収することな
く、又停電の復旧を待ち受けて遊戯を開始する遊
戯客に迷惑を及ぼすこともなくなるという効果が
得られる。
According to the present invention having such characteristics, the operation is automatically stopped in the event of a power outage, and the prize ball release information is retained in the memory. Therefore, when restarting the operation, if the continuation setting is made, it is possible to continue the process in the state before the power outage, and if the clear setting is made, it is possible to start a new operation. Therefore, by appropriately changing the settings depending on the situation at the time of a power outage and the duration of the power outage, it is possible to restart the operation appropriately. Therefore, when the operation is resumed, the staff does not have to collect the released prize balls, and there is no need to cause trouble to the players who wait for the power outage to be restored before starting the game.

実施例の説明 第1図は本発明による停電処理装置を適用した
パチンコ台の表面、第2図はその裏面を示す概略
図である。これらの図において、パチンコ台の下
方には打球発射ハンドル1と上下の賞球受け皿
2,3が設けられ、打球発射ハンドル1より発射
された球は上部の遊戯面のレール4に沿つて上昇
し、一部の球はいずれかの入賞球孔5a〜5fに
入り、他はアウト玉入口6に導かれる。さて本発
明のパチンコ台の表面の、例えばガラス面の内側
にはクリアスイツチ7、継続スイツチ8及び打止
めクリアスイツチ9が設けられている。又パチン
コ台裏面の上部には放出すべき球を多数保持した
補給タンク11が設けられ、その補給タンク11
の下部に連通して放出する球を整列させ、賞球放
出装置13に導く整列樋12が設けられる。そし
てパチンコ台の裏面には各入賞球孔5a〜5fに
対応した孔が設けられ、これらの孔に入つた入賞
球は入賞球球寄せ14に集められ、入賞球検知セ
ンサ15を介して排出樋16を通つて排出され
る。入賞球検知センサ15の出力は制御部17に
与えられる。制御部17はこの信号に応じて賞球
放出装置13を駆動し賞球を放出するものであつ
て、賞球は賞球放出樋18及び入口2a,3aを
通じて上部球受け皿2又は下部球受け皿3に放出
される。尚賞球の放出を確認するために賞球放出
樋18に賞球確認センサ19が設けられている。
入賞しなかつたアウト玉はアウト玉出口6を通つ
て排出樋16に排出される。
DESCRIPTION OF EMBODIMENTS FIG. 1 is a schematic diagram showing the front surface of a pachinko machine to which a power outage processing device according to the present invention is applied, and FIG. 2 is a schematic diagram showing the back surface thereof. In these figures, a ball firing handle 1 and upper and lower prize ball trays 2 and 3 are provided below the pachinko machine, and the balls fired from the ball firing handle 1 rise along the rail 4 on the upper playing surface. Some of the balls enter any of the winning ball holes 5a to 5f, and others are guided to the out ball entrance 6. Now, on the surface of the pachinko machine of the present invention, for example, on the inside of the glass surface, a clear switch 7, a continuation switch 8, and a stop clear switch 9 are provided. Further, a supply tank 11 holding a large number of balls to be released is provided at the upper part of the back of the pachinko machine, and the supply tank 11
An alignment gutter 12 is provided in communication with the lower part of the ball to line up the balls to be released and guide them to the prize ball release device 13. The back of the pachinko machine is provided with holes corresponding to each of the winning ball holes 5a to 5f, and winning balls that enter these holes are collected in a winning ball collection 14 and sent to a discharge gutter via a winning ball detection sensor 15. 16. The output of the winning ball detection sensor 15 is given to the control section 17. The control unit 17 drives the prize ball discharge device 13 in response to this signal to discharge the prize ball, and the prize ball is sent to the upper ball tray 2 or the lower ball tray 3 through the prize ball discharge gutter 18 and the inlets 2a, 3a. is released. A prize ball confirmation sensor 19 is provided in the prize ball discharge gutter 18 to confirm the release of prize balls.
Out balls that have not won a prize are discharged to a discharge gutter 16 through an out ball outlet 6.

第3図は制御部17の電気的構成を示すブロツ
ク図である。本図においてパチンコ台表面のクリ
アスイツチ7、継続スイツチ8及び打止めクリア
スイツチ9と複数のパチンコ台、例えばパチンコ
店の全ての台あるいは複数の台から構成される島
単位に設けられるオールクリアスイツチ20とオ
ール継続スイツチ21の出力が入力バツフア22
に与えられ、波形整形及び信号の一時保持が成さ
れる。又パチンコ台の裏面の入賞球検知センサ1
5と放出した賞球を確認する賞球確認センサ19
の出力が同じく入力バツフア22によつて波形整
形され、それらの各出力は入力信号I1〜I7と
して中央演算装置(以下CPUという)23に伝
えられる。CPU23は内部にシステムプログラ
ムを記憶するリードオンリメモリ(以下ROMと
いう)23aとデータを一時保持するランダムア
クセスメモリ(以下RAMという)23bを有す
るものとする。RAM23bには賞球の放出時に
立てられ、確認によつてリセツトされる賞球放出
フラグF1と賞球の放出が確認されたときに立て
られる確認フラグF2及び停電を検知したときに
立てられる停電検知フラグF3、更に入賞球数を
計数して放出すべき賞球を保持する賞球放出レジ
スタM1が設けられている。CPU23には商用
交流入力を直流電源に変換する電源部24と電源
切換部25が接続されている。CPU23はROM
23aの演算処理手順に従つてトランジスタ26
とリレー27を介して打球発射ハンドル1に連結
される打球発射モータ28を駆動すると共にトラ
ンジスタ29を介して賞球放出装置13を駆動す
るものである。
FIG. 3 is a block diagram showing the electrical configuration of the control section 17. In this figure, a clear switch 7, a continuation switch 8, a stop clear switch 9 on the surface of a pachinko machine, and a plurality of pachinko machines, for example, an all-clear switch 20 installed in an island unit consisting of all the machines or a plurality of machines in a pachinko parlor. The output of the all continuation switch 21 is input to the input buffer 22.
waveform shaping and temporary holding of the signal. Also, winning ball detection sensor 1 on the back of the pachinko machine
5 and a prize ball confirmation sensor 19 that confirms the released prize ball.
Similarly, the outputs of the input buffer 22 are waveform-shaped by the input buffer 22, and their respective outputs are transmitted to the central processing unit (hereinafter referred to as CPU) 23 as input signals I1 to I7. The CPU 23 is assumed to have an internal read-only memory (hereinafter referred to as ROM) 23a for storing system programs and a random access memory (hereinafter referred to as RAM) 23b for temporarily holding data. The RAM 23b includes a prize ball release flag F1 that is set when a prize ball is released and reset upon confirmation, a confirmation flag F2 that is set when the release of a prize ball is confirmed, and a power outage detection flag that is set when a power outage is detected. A flag F3 and a prize ball release register M1 for counting the number of winning balls and holding prize balls to be released are provided. A power supply section 24 and a power supply switching section 25 are connected to the CPU 23 for converting a commercial AC input into a DC power supply. CPU23 is ROM
Transistor 26 according to the arithmetic processing procedure of 23a.
It drives a batted ball firing motor 28 connected to the batted ball firing handle 1 via a relay 27, and also drives a prize ball discharging device 13 through a transistor 29.

次に第4図は電源部24及び電源切換部25を
更に詳細に示すブロツク図である。本図において
商用交流入力はトランス31によつて二つの低電
圧に変換され、一方の電圧源には電源部24の停
電検知回路32と電源回路33が接続され、通常
はこの電源回路33によりCPU23及び他の回
路部に電源が供給されている。又トランス31の
他方の低電圧源には電源切換部25が接続され
る。即ち低電圧源には整流素子34を介して充電
式電池35と単安定マルチバイブレータ36が並
列に接続されている。充電式電池35は整流器3
4によつて常に充電されており、又単安定マルチ
バイブレータ36はCPU23からの停電信号に
基づいて所定時間、例えば10秒間の出力信号を与
えるものである。単安定マルチバイブレータ36
の出力は更に電源切換用トランジスタ37に与え
られる。整流素子34にはこのトランジスタ37
によつて駆動される電源供給用トランジスタ38
が接続されている。トランジスタ38は停電直後
に充電式電池35の電圧出力をダイオード39,
40を介してCPU23と他の回路部に伝えるも
のである。又ダイオード41,42は停電時に充
電式電池35によりCPU23のRAM23bをバ
ツクアツプするために整流出力端とCPU23の
電源端子間に接続されている。
Next, FIG. 4 is a block diagram showing the power supply section 24 and the power supply switching section 25 in more detail. In this figure, a commercial AC input is converted into two low voltages by a transformer 31, and one voltage source is connected to a power failure detection circuit 32 and a power supply circuit 33 of the power supply section 24. Power is supplied to the circuit section and other circuit sections. Further, a power supply switching section 25 is connected to the other low voltage source of the transformer 31. That is, a rechargeable battery 35 and a monostable multivibrator 36 are connected in parallel to the low voltage source via a rectifying element 34. Rechargeable battery 35 is rectifier 3
4, and the monostable multivibrator 36 provides an output signal for a predetermined period of time, for example 10 seconds, based on a power outage signal from the CPU 23. Monostable multivibrator 36
The output is further applied to a power supply switching transistor 37. This transistor 37 is included in the rectifying element 34.
A power supply transistor 38 driven by
is connected. The transistor 38 connects the voltage output of the rechargeable battery 35 to the diode 39 immediately after a power outage.
40 to the CPU 23 and other circuit sections. Further, diodes 41 and 42 are connected between the rectified output terminal and the power terminal of the CPU 23 in order to back up the RAM 23b of the CPU 23 using the rechargeable battery 35 in the event of a power outage.

次にこの停電処理装置を含むパチンコ台の動作
について第5図及び第6図のフローチヤートを参
照しつつ説明する。電源が投入されるとまずステ
ツプ50においてトランジスタ26をオフとし、リ
レー27を介して打球の発射を停止する。そして
ステツプ51に進んでその停電が10秒以内であるか
どうかを単安定マルチバイブレータ36の出力に
よりチエツクする。これが10秒以内の停電でなけ
ればステツプ52に進み個別クリア信号I1又はオ
ールクリア信号I4が出力されているかどうかを
チエツクし、更にステツプ53に進み個別継続信号
I2又はオール継続信号I5があるかどうかをチ
エツクしてステツプ51〜53のループを繰り返す。
クリア信号及び継続信号はオールクリア信号I4
又はオール継続信号I5よりも個別の入力信号I
1,I2を優先させるようにする。そしてステツ
プ51において10秒以内の停電である場合、又はス
テツプ52において継続信号が得られた場合にはス
テツプ54に進んでCPU23のスタンバイモード
を解除し、所定のデータ・レジスタを呼出し、プ
ログラムカウンタを読出すと共に、トランジスタ
26をオンとして打球発射を許可して中断の再開
を行う。又ステツプ52においていずれかのクリア
信号I1,I4が得られた場合にはステツプ55に
進んで初期処理を行い、ステツプ56においてトラ
ンジスタ26を駆動して打球発射を可能にする。
そしてステツプ57,58において賞球放出レジスタ
M1が1以上であるかどうかをチエツクし、更に
停電フラグF3が立つているかどうかをチエツク
しつついずれかの入賞球孔5a〜5fへ入賞球が
入るまで待ち受ける。入賞球があれば後述する定
時割込処理によつて入賞球レジスタM1がインク
リメントされるので、ステツプ59に進み賞球放出
フラグF1を立てトランジスタ29を介して賞球
放出装置13を駆動する。そしてステツプ60に進
み1秒以内に賞球放出を確認する確認フラグF2
が立つかどうかをチエツクし、これが立つていれ
ば賞球放出レジスタM1をデイクリメントし放出
フラグ及び確認フラグF1,F2をリセツトして
(ステツプ61)、ステツプ57に戻る。ステツプ60に
おいて1秒以内に確認フラグF2が立たなければ
放出に異常があるのでステツプ62に進んで異常処
理を行つて終了する。又ステツプ58において停電
フラグF3が立つていれば停電状態となつたので
ステツプ63に進んで単安定マルチバイブレータ3
6がセツトアツプしているかどうかをチエツクす
る。これがセツトアツプしていなければ停電直後
であり直ちに停電が復旧する可能性もあるのでス
テツプ57に進んで賞球放出レジスタM1が1以上
であるかどうかによつて同様に入賞球の有無をチ
エツクする。又単安定マルチバイブレータ36が
セツトアツプしていればステツプ64に進んで停電
フラグF3をクリアし、プログラムカウンタ及び
データ・レジスタを保存した後、CPU23をス
タンバイモードに切換えて処理を終了する。
Next, the operation of a pachinko machine including this power outage processing device will be explained with reference to the flowcharts of FIGS. 5 and 6. When the power is turned on, first, in step 50, the transistor 26 is turned off, and the firing of the batted ball is stopped via the relay 27. The process then proceeds to step 51, where it is checked based on the output of the monostable multivibrator 36 whether the power outage lasts for less than 10 seconds. If this is not a power failure within 10 seconds, the process proceeds to step 52 and checks whether the individual clear signal I1 or all clear signal I4 is output, and then proceeds to step 53 to see if the individual continuation signal I2 or all continuation signal I5 is present. Check and repeat the loop of steps 51-53.
Clear signal and continuation signal are all clear signal I4
or individual input signal I rather than all continuous signal I5
1, I2 should be given priority. If the power failure is within 10 seconds in step 51, or if a continuation signal is obtained in step 52, the process advances to step 54 to release the standby mode of the CPU 23, call a predetermined data register, and start the program counter. At the same time, the transistor 26 is turned on to permit the ball to be fired and restart the interruption. If either clear signal I1 or I4 is obtained in step 52, the process proceeds to step 55 to perform initial processing, and in step 56 the transistor 26 is driven to enable the ball to be fired.
Then, in steps 57 and 58, it is checked whether the prize ball release register M1 is 1 or more, and further it is checked whether the power outage flag F3 is set, until the winning ball enters any of the winning ball holes 5a to 5f. Waiting. If there is a winning ball, the winning ball register M1 is incremented by a regular interrupt process to be described later, and the process proceeds to step 59 where the winning ball release flag F1 is set and the winning ball releasing device 13 is driven via the transistor 29. Then proceed to step 60 and confirm flag F2 to confirm prize ball release within 1 second.
If it is, the prize ball release register M1 is decremented, the release flag and confirmation flags F1 and F2 are reset (step 61), and the process returns to step 57. If the confirmation flag F2 is not raised within one second in step 60, there is an abnormality in the discharge, so the process proceeds to step 62, where abnormality processing is performed and the process ends. If the power outage flag F3 is set in step 58, it means that a power outage has occurred, and the process proceeds to step 63 where the monostable multivibrator 3 is activated.
6 is set up. If this has not been set up, it is immediately after a power outage and there is a possibility that the power outage will be restored immediately, so proceeding to step 57, the presence or absence of winning balls is similarly checked based on whether the winning ball release register M1 is 1 or more. If the monostable multivibrator 36 has been set up, the process advances to step 64 to clear the power failure flag F3, save the program counter and data register, and then switch the CPU 23 to standby mode to end the process.

次に割込処理について第6図a,bのフローチ
ヤートを参照しつつ説明する。第6図aは所定時
間毎の割込処理を示すフローチヤートであり、動
作が開始するとまずステツプ70において入賞球検
知センサ15より入賞球信号I6があるかどうか
をチエツクする。この信号があればステツプ71に
おいて賞球放出レジスタM1をインクリメント
し、なければステツプ72に進んで放出フラグF1
が立つているかどうかをチエツクする。これが立
つていなければ動作終了し、立つている場合には
賞球確認センサ19より賞球確認信号I7が与え
られているかどうかをチエツクする。この信号が
あれば確認フラグF2をセツトし、賞球確認信号
I7が得られなければそのまま動作を終了する。
Next, interrupt processing will be explained with reference to the flowcharts of FIGS. 6a and 6b. FIG. 6a is a flowchart showing interrupt processing at predetermined time intervals. When the operation starts, first, in step 70, the winning ball detection sensor 15 checks whether there is a winning ball signal I6. If there is this signal, the prize ball release register M1 is incremented in step 71; if not, the process proceeds to step 72 and the release flag F1 is incremented.
Check if it is standing. If it is not standing, the operation ends, and if it is standing, it is checked whether the prize ball confirmation signal I7 is given from the prize ball confirmation sensor 19. If this signal is received, a confirmation flag F2 is set, and if the prize ball confirmation signal I7 is not obtained, the operation is immediately terminated.

次に第6図bは停電割込処理を示すフローチヤ
ートである。停電検知回路32よりCPU23に
停電検知信号が与えられると停電割込処理が開始
される。これはステツプ80においてCPU23よ
りトリガ信号03を与えて単安定マルチバイブレ
ータ36を起動させる。そしてステツプ81におい
て停電フラグF3をセツトして処理を終了する。
更に停電になれば電源回路33から制御部17の
各部に電源が与えられなくなるが、単安定マルチ
バイブレータ36が出力を出している10秒間はト
ランジスタ37がオン状態にあるため充電式電池
35よりトランジスタ38とダイオード39,4
0を介してCPU23及び他の回路部に電源が供
給される。そして10秒間以上経過すればトランジ
スタ37,38はオフとなり、CPU23に停止
信号I9が与えられてCPU23はスタンバイモ
ードとなる。一方充電式電池35よりダイオード
41,42を介してCPU23にのみ電源が供給
され続け、そのRAM23bのデータはそのまま
保持される。従つて賞球放出レジスタM1や各フ
ラグF1〜F3の内容はそのまま保持されてい
る。続いて停電が復旧した場合には第5図に示す
フローチヤートの動作が開始され、停電後10秒以
内であればステツプ51を介してステツプ54に進み
CPU23が動作モードとなつて動作が再開され
る。10秒以上経過した場合にも継続信号が与えら
れれば同様にしてCPUが初期処理を行うことな
くそのまま賞球放出レジスタM1の内容がRAM
23bが保持され動作が再開される。又クリア信
号が与えられれば初期処理が行われて全く新に動
作が開始される。従つて係員は停電時間とその台
に顧客が残つているかどうかを判断して全台毎に
オールクリアもしくはオール継続スイツチでいず
れかの信号を与え、更に各台毎にその台の状態に
応じて継続スイツチもしくはクリアスイツチを入
れて調整することが可能である。
Next, FIG. 6b is a flowchart showing power failure interrupt processing. When a power failure detection signal is given to the CPU 23 from the power failure detection circuit 32, a power failure interrupt process is started. This is done by applying a trigger signal 03 from the CPU 23 in step 80 to activate the monostable multivibrator 36. Then, in step 81, the power failure flag F3 is set, and the process ends.
Furthermore, if there is a power outage, power will not be supplied from the power supply circuit 33 to each part of the control unit 17, but since the transistor 37 is in the on state for 10 seconds while the monostable multivibrator 36 is outputting, the transistor 38 and diode 39,4
Power is supplied to the CPU 23 and other circuit sections through the power supply terminal 0. After 10 seconds or more have elapsed, the transistors 37 and 38 are turned off, a stop signal I9 is given to the CPU 23, and the CPU 23 enters standby mode. On the other hand, power continues to be supplied only to the CPU 23 from the rechargeable battery 35 via the diodes 41 and 42, and the data in the RAM 23b is maintained as is. Therefore, the contents of the prize ball release register M1 and each of the flags F1 to F3 are retained as they are. Subsequently, when the power outage is restored, the operation of the flowchart shown in Figure 5 is started, and if it is within 10 seconds after the power outage, the process proceeds to step 54 via step 51.
The CPU 23 enters the operating mode and resumes operation. If a continuation signal is given even after 10 seconds or more has passed, the contents of the prize ball release register M1 are transferred to the RAM without any initial processing by the CPU.
23b is held and the operation is resumed. If a clear signal is given, initial processing is performed and a completely new operation is started. Therefore, the staff judges the power outage time and whether or not there are customers left at that machine, and gives either an all-clear or all-continuation switch to each machine, and then sends a signal to each machine depending on the status of that machine. It is possible to adjust by turning on the continuation switch or clear switch.

又打止めクリアスイツチ9は打止め時に係員が
このスイツチを押下すると賞球放出レジスタM1
の内容がクリアされ、初期状態から動作が開始す
るように構成されている。このようにすれば打止
めされた台の遊戯再開時に賞球放出レジスタM1
に記憶されている賞球が放出されることがなく、
係員が回収する手間を省くことができる。
Also, when the ball stop clear switch 9 is pressed by the staff member when the ball is stopped, the prize ball release register M1 is activated.
The contents are cleared and the operation starts from the initial state. In this way, when the game is restarted on the stopped machine, the prize ball release register M1
The prize balls stored in the game will not be released,
This saves the staff the trouble of collecting the items.

尚本実施例では停電処理装置をパチンコ台に適
用した場合について説明したが、電子的に制御す
る種々の遊戯機に対して同様に本発明を適用する
ことが可能である。
In this embodiment, a case has been described in which the power outage processing device is applied to a pachinko machine, but the present invention can be similarly applied to various electronically controlled gaming machines.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明による停電処理装置を設けたパ
チンコ台の表面図、第2図はその裏面を示す概略
図、第3図は制御部17の回路構成を示すブロツ
ク図、第4図は電源部及び電源切換部の詳細を示
す回路図、第5図はこのパチンコ台の全体の動作
を示すフローチヤート、第6図aは定時割込処
理、第6図bは停電割込処理を夫々示すフローチ
ヤートである。 5a〜5f……入賞球センサ、7……クリアス
イツチ、8……継続スイツチ、9……打止めクリ
アスイツチ、13……賞球放出装置、15……賞
球検知センサ、17……制御部、20……オール
クリアスイツチ、21……オール継続スイツチ、
22……入力バツフア、23……CPU、24…
…電源部、25……電源切換部、26,29,3
7,38……トランジスタ、32……停電検知回
路、33……電源回路、35……充電式電池、3
6……単安定マルチバイブレータ。
Fig. 1 is a front view of a pachinko machine equipped with a power outage processing device according to the present invention, Fig. 2 is a schematic diagram showing the back side thereof, Fig. 3 is a block diagram showing the circuit configuration of the control section 17, and Fig. 4 is a power supply. FIG. 5 is a flowchart showing the overall operation of this pachinko machine, FIG. 6 a shows scheduled interrupt processing, and FIG. 6 b shows power outage interrupt processing. It is a flowchart. 5a to 5f... winning ball sensor, 7... clear switch, 8... continuation switch, 9... stop clear switch, 13... winning ball release device, 15... winning ball detection sensor, 17... control unit , 20... All clear switch, 21... All continuation switch,
22...Input buffer, 23...CPU, 24...
...Power supply section, 25...Power supply switching section, 26, 29, 3
7, 38... Transistor, 32... Power failure detection circuit, 33... Power supply circuit, 35... Rechargeable battery, 3
6... Monostable multivibrator.

Claims (1)

【特許請求の範囲】 1 賞球放出機を有する遊戯機において用いら
れ、 賞球放出情報を記憶し、停電時にはその内容が
保持可能なメモリと、 停電を検知する停電検知手段と、 電源投入時に前記メモリに保持されている賞球
放出情報に基づいて賞球放出を再開するか、前記
メモリの記憶内容をクリアし新たに動作を開始す
るかを定める継続/クリアスイツチと、 前記メモリの賞球放出情報に基づいて前記賞球
放出機を制御すると共に、前記停電検知手段より
停電が検知されたときに前記メモリに賞球放出情
報を保持させ、電源投入時には前記継続/クリア
スイツチが継続状態では前記メモリのデータに基
づき前記賞球放出機から賞球を放出し、クリア状
態では前記メモリのデータをクリアする制御手段
と、を具備することを特徴とする遊戯機の停電処
理装置。 2 前記継続/クリアスイツチは、各遊戯機毎
に、及び複数の遊戯機に共通に設けられ、それら
の設定が異なる場合に各遊戯機毎の設定を優先さ
せるように制御するものであることを特徴とする
特許請求の範囲第1項記載の遊戯機の停電処理装
置。
[Scope of Claims] 1. A memory used in a game machine having a prize ball discharge machine, which stores prize ball discharge information and is capable of retaining the contents in the event of a power outage, a power failure detection means for detecting a power outage, and a memory that stores information on the prize ball discharge when the power is turned on. a continuation/clear switch that determines whether to restart the prize ball release based on the prize ball release information held in the memory or to clear the memory contents and start a new operation; and the prize ball in the memory. The prize ball releasing machine is controlled based on the releasing information, and the winning ball releasing information is held in the memory when a power outage is detected by the power outage detection means, and when the power is turned on, the continuation/clear switch is not in a continuous state. A power outage processing device for a game machine, comprising: control means for ejecting prize balls from the prize ball discharging machine based on data in the memory, and clearing data in the memory in a clear state. 2. The continuation/clear switch is provided for each game machine and for a plurality of game machines in common, and controls the settings of each game machine to take priority when the settings differ. A power outage processing device for a game machine according to claim 1.
JP16730483A 1983-09-09 1983-09-09 Power failure treating apparatus of game machine Granted JPS6058186A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16730483A JPS6058186A (en) 1983-09-09 1983-09-09 Power failure treating apparatus of game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16730483A JPS6058186A (en) 1983-09-09 1983-09-09 Power failure treating apparatus of game machine

Publications (2)

Publication Number Publication Date
JPS6058186A JPS6058186A (en) 1985-04-04
JPH0450035B2 true JPH0450035B2 (en) 1992-08-13

Family

ID=15847264

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16730483A Granted JPS6058186A (en) 1983-09-09 1983-09-09 Power failure treating apparatus of game machine

Country Status (1)

Country Link
JP (1) JPS6058186A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002153604A (en) * 2000-11-17 2002-05-28 Sanyo Product Co Ltd Game machine
JP2004000760A (en) * 2003-08-29 2004-01-08 Sanyo Product Co Ltd Game machine
JP2011045773A (en) * 2000-10-12 2011-03-10 Sanyo Product Co Ltd Game machine
JP2012148163A (en) * 2012-05-14 2012-08-09 Sanyo Product Co Ltd Game machine
JP2014147705A (en) * 2014-01-22 2014-08-21 Sanyo Product Co Ltd Game machine
JP2016047288A (en) * 2015-11-27 2016-04-07 株式会社三洋物産 Game machine

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61103463A (en) * 1984-10-25 1986-05-21 株式会社 藤商事 Pinball game machine
JPS63260582A (en) * 1987-04-17 1988-10-27 株式会社平和 Pinball machine
JPH04322684A (en) * 1991-04-23 1992-11-12 Rejiyaa Create:Kk Ball cast controlling mechanism in game machine
JP2001046602A (en) * 1999-08-06 2001-02-20 Heiwa Corp Game machine and controller for game machine
JP2001079163A (en) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd Pachinko machine
JP2001079247A (en) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd Pachinko machine
JP3581057B2 (en) * 1999-09-29 2004-10-27 株式会社三共 Gaming machine
JP4627736B2 (en) * 1999-12-02 2011-02-09 株式会社平和 Game machine
JP4506912B2 (en) * 1999-12-10 2010-07-21 株式会社三洋物産 Game machine
JP2001246125A (en) * 2000-03-07 2001-09-11 Fuji Shoji:Kk Game machine
JP3915963B2 (en) * 2000-08-09 2007-05-16 株式会社三共 Game machine
JP3907926B2 (en) * 2000-08-09 2007-04-18 株式会社三共 Game machine
JP3907929B2 (en) * 2000-08-24 2007-04-18 株式会社三共 Game machine
JP2002136679A (en) * 2000-11-01 2002-05-14 Kyoraku Sangyo Game machine
JP2002166025A (en) * 2000-12-01 2002-06-11 Heiwa Corp Backup/clearing method of game machine and its system
JP3759136B2 (en) * 2003-09-25 2006-03-22 株式会社三共 Game machine
JP4494482B2 (en) * 2008-03-04 2010-06-30 株式会社三共 Game machine
JP4494481B2 (en) * 2008-03-04 2010-06-30 株式会社三共 Game machine
JP4494483B2 (en) * 2008-03-04 2010-06-30 株式会社三共 Game machine
JP4494485B2 (en) * 2008-03-04 2010-06-30 株式会社三共 Game machine
JP4494480B2 (en) * 2008-03-04 2010-06-30 株式会社三共 Game machine
JP4494484B2 (en) * 2008-03-04 2010-06-30 株式会社三共 Game machine
JP4727742B2 (en) * 2009-07-08 2011-07-20 株式会社三共 Game machine
JP4727741B2 (en) * 2009-07-08 2011-07-20 株式会社三共 Game machine
JP4763072B2 (en) * 2009-07-08 2011-08-31 株式会社三共 Game machine
JP4763071B2 (en) * 2009-07-08 2011-08-31 株式会社三共 Game machine
JP4763069B2 (en) * 2009-07-08 2011-08-31 株式会社三共 Game machine
JP5307062B2 (en) * 2010-03-18 2013-10-02 株式会社三共 Game machine
JP5576412B2 (en) * 2012-01-16 2014-08-20 株式会社三共 Game machine
JP5362862B2 (en) * 2012-01-16 2013-12-11 株式会社三共 Game machine
JP5362861B2 (en) * 2012-01-16 2013-12-11 株式会社三共 Game machine
JP5576413B2 (en) * 2012-01-16 2014-08-20 株式会社三共 Game machine

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS525219B2 (en) * 1971-10-18 1977-02-10

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS525219U (en) * 1975-06-27 1977-01-14

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS525219B2 (en) * 1971-10-18 1977-02-10

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011045773A (en) * 2000-10-12 2011-03-10 Sanyo Product Co Ltd Game machine
JP2002153604A (en) * 2000-11-17 2002-05-28 Sanyo Product Co Ltd Game machine
JP2004000760A (en) * 2003-08-29 2004-01-08 Sanyo Product Co Ltd Game machine
JP2012148163A (en) * 2012-05-14 2012-08-09 Sanyo Product Co Ltd Game machine
JP2014147705A (en) * 2014-01-22 2014-08-21 Sanyo Product Co Ltd Game machine
JP2016047288A (en) * 2015-11-27 2016-04-07 株式会社三洋物産 Game machine

Also Published As

Publication number Publication date
JPS6058186A (en) 1985-04-04

Similar Documents

Publication Publication Date Title
JPH0450035B2 (en)
JP2001204948A (en) Game machine
JP2002301255A (en) Game system and card processor
JP4062571B2 (en) Game machine
JP5587624B2 (en) Amusement park management system
JP4023767B2 (en) Game machine
JP2002052151A (en) Game machine
JP2002292084A (en) Controlling device for game machine and controlling method
JP4287577B2 (en) Game machine
JPH09239134A (en) Control device for pachinko game machine island
JP2000312759A (en) Game machine
JP2002028289A (en) Game machine
JPH0515647A (en) Transmitting/receiving system in pinball game machine
JPS588273B2 (en) Pachinko game machine play deterrent device
JP3890882B2 (en) Game machine
JP4123983B2 (en) Pachinko island stand control device
JP4166482B2 (en) Game machine
JPH0679048A (en) Pachinko ball discharger
JP2002306805A (en) Game machine
JP2002186707A (en) Island facility unit for game machine
JP3661765B2 (en) Game machine
JP2001327665A (en) Game machine
JP4166483B2 (en) Game machine
JP2001046677A (en) Game machine
JP2000342758A (en) Game machine