JPH04161866A - 集積回路装置の特性測定用治具 - Google Patents

集積回路装置の特性測定用治具

Info

Publication number
JPH04161866A
JPH04161866A JP2287819A JP28781990A JPH04161866A JP H04161866 A JPH04161866 A JP H04161866A JP 2287819 A JP2287819 A JP 2287819A JP 28781990 A JP28781990 A JP 28781990A JP H04161866 A JPH04161866 A JP H04161866A
Authority
JP
Japan
Prior art keywords
package
jig
outer leads
measurement
measuring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2287819A
Other languages
English (en)
Inventor
Kazuo Murata
和夫 村田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP2287819A priority Critical patent/JPH04161866A/ja
Publication of JPH04161866A publication Critical patent/JPH04161866A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、リードフレームを有するパッケージに集積回
路が実装された集積回路装置の特性測定用治具に関する
〔従来の技術〕
従来、パッケージに収められた集積回路(IC)の特性
測定は、ICソケットにアウターリードを挿入するか、
あるいは測定用プリント基板にパッケージのアウターリ
ードをハンダ付けすることによって行われてきた。しか
し、前者の場合は高周波特性が悪くなるため測定精度が
低く、また後者の場合は、測定後アウターリードを基板
からはずさなければならず、破壊検査になるという問題
があった。
そこでこれらの問題を解決する測定用治具を用いた装置
が、特願昭63−127340号で提案されている。第
3図は、その装置の断面図である。
同図(a)に示されているように、この測定用治具は、
集積回路装置の特性を測定するためのパタ−ンが描かれ
ている測定用プリント基板1と、この測定用プリント基
板1を収納するケース4と、測定用プリント基板1上の
所定の領域に載置され厚み方向に導電性を有する異方性
導電ゴム5とを有している。さらに、このケース4に締
め付は固定されることにより異方性導電ゴム5を上方か
ら測定用プリント基板上に固定すると共に、異方性導電
ゴム5上に載置されるパッケージ2の位置を規制する固
定板6と、パッケージ2を微調整可能に押圧する抑圧手
段8と、これを有する蓋7とを備えている。
上述の構造を有する治具では、第3図(b)に示される
ように、パッケージ2を異方性導電ゴム5上に載せて蓋
7を閉じると、抑圧手段8がパッケージ2を押圧する。
この押圧によってパッケージ?内の集積回路と測定用プ
リント基板1が電気的に低抵抗で接続される。このとき
、測定用プリント基板1に対するパッケージ2の位置は
固定板6により規制されるので、抑圧手段8の調整を予
め行っておけば、パッケージ2を所定の場所に載せ蓋7
を閉じるだけで外部接続端子と測定パターンは位置合わ
せされて固定され、測定の準備が完了する。
[発明が解決しようとする課題〕 しかしながら上述の測定用治具では、固定板でパッケー
ジ自体の位置を規制することにより、位置合わせを行っ
ているため、測定用パターンとパッケージの外部端子と
の位置を厳密に一致させることが難しい。このような事
情は、パッケージの外部にアウターリードが突出してい
るタイプの集積回路についても同様に発生する。即ち、
パ・ンケージ自体で位置合わせをしたのでは、突出して
いるアウターリードのピッチが狭い場合には、パッケー
ジとリードフレームの間に僅かな位置ずれがあったりす
ると、アウターリードと測定用パターンとの位置合わせ
が難しくなり、隣接する他の測定用の導電パターンと短
絡する等の問題があった。
本発明は、この問題を解決するものである。
〔課題を解決するための手段〕
本発明は、特性を測定すべき集積回路をパッケージの内
部に有し、リードフレームの複数のアウターリードをパ
ッケージの外部に有する集積回路装置の特性測定用治具
において、複数のアウターリードのピッチに対応したピ
ッチで複数の溝部が形成され、かつそれら溝部の少なく
とも底面に導電パターンが形成された測定用プリント基
板と、その複数の溝部にそれぞれ挿入可能な複数の凸部
を有し、複数の溝部にはめ込まれた複数のアウターリー
ドを前述の導電パターンに押圧する押さえ部材とを備え
ることを特徴とする。
〔作用〕
本発明によれば、測定用プリント基板に形成された溝部
に7ウターリードがはめ込まれるので、パッケージはリ
ードフレームを基準として位置決めされ、かつ位置ずれ
することもない。
また、溝部には導電パターンが形成され、ここにはめ込
まれたアウターリードは押さえ部材の凸部により押圧さ
れるので、良好に電気接続される。
〔実施例) 第1図は、本発明の実施例に係る集積回路装置の特性測
定用治具の斜視図である。図示されているようにこの測
定用治具は、測定すべき集積回路を内部に有するパッケ
ージ2のアウターリード21がセットされる測定用プリ
ント基板1と、そのアウターリード21を測定用プリン
ト基板1に押圧する押さえ部材3とを備えている。
#J定用プリント基板1には、測定時にパッケージ2を
保持するための2本の突出部11が平行に設けられてお
り、この突出部11の表面には、パッケージ2の複数の
アウターリード21のピッチに対応したピッチで複数の
溝部12が形成されている。その溝部12の底部はメタ
ライズされ、測定用の導電パターン13が形成されてい
る。なお、この溝部ユ2には、導電パターン13が断線
することのないように緩やかな傾斜部分が設けられてお
り、配線パターン9を介して特性測定用の集積回路装置
等(図示せず)に接続されている。
上述の測定用プリント基板1にアウターリード21を押
圧する押さえ部材3は断面が「コ」の字状をなし、その
両端部には、測定用プリント基板1に設けられている溝
部12のそれぞれと噛み合ってアウターリード21を挟
むことができるように、複数の凸部31が設けられてい
る。
上記の構造により、正確な位置決めと、良好な電気接続
が実現される。
即ち、測定用プリント基板1上には複数の溝部12が設
けられ、しかもこれらはパッケージ2の各アウターリー
ド21と合致するようになっているので、パッケージ2
を測定位置にセットするだけで、複数のアウターリード
21が対応する溝部にはめ込まれる。従って、アウター
リード21のピッチが極めて狭くても測定用プリント基
板1の導電パターン13との正確な位置合わせができる
さらにその上から、押さえ部材3に設けられた凸部31
によって、アウターリード21は溝部12の底面に形成
された導電パターン13に押圧されるので、パッケージ
2は測定用治具に固定され、このとき、他の測定用の導
電パターンと短絡することがない。
第2図は、本発明の実施例に係る測定用治具の使用時に
おける形態断面図である。上述したように、特性測定を
すべき集積回路を内部に有するパッケージ2のアウター
リード21は、測定用プリント基板1の溝部12と押さ
え部材3の凸部31との間に挾まれて測定用治具に固定
され、測定が行われる。このとき、溝部12と凸部31
とは同図(a)に示されるように、側壁がそれぞれ斜面
となるように形成され、かつ完全に噛み合うように形成
されても良いし、また同図(b)に示されているように
、溝部12あるいは凸部31のどちらか一方の側壁が曲
面状に形成されて、アウターリード21の押圧部分のみ
が完全に噛み合うように形成されていても良い。
〔発明の効果〕
以上説明した様に、本発明に係る集積回路装置の特性測
定用治具では、ピッチの狭いアウターリードを有するパ
ッケージに対しても、各アウターリードが測定用プリン
ト基板の各溝部にはめ込まれて位置決めされるので、そ
のパッケージ内部にある集積回路の特性測定を高精度で
行うことができる。
【図面の簡単な説明】
第1図は本発明の実施例に係る集積回路装置の特性測定
用治具の概略図、第2図は本発明に係る測定用治具の使
用時における形態断面図、Ii3図は従来の集積回路装
置の特性測定用治具の概略図である。 1・・・測定用プリント基板、11・・・突出部、12
・・・溝部、13・・・導電パターン、2・・・パッケ
ージ、21・・・アウターリード、3・・・押さえ部材
、31・・・凸部。 代理人弁理士   長谷用  芳  樹実方凸イタノ1
=係るAり定則e台pの府ミ略θ81図

Claims (1)

  1. 【特許請求の範囲】  特性を測定すべき集積回路をパッケージの内部に有し
    、リードフレームの複数のアウターリードをパッケージ
    の外部に有する集積回路装置の特性測定用治具において
    、 前記複数のアウターリードのピッチに対応したピッチで
    複数の溝部が形成され、かつ前記溝部の少なくとも底面
    に導電パターンが形成された測定用基板と、 前記複数の溝部にそれぞれ挿入可能な複数の凸部を有し
    、前記複数の溝部にはめ込まれた前記複数のアウターリ
    ードを前記導電パターンに押圧する押さえ部材と を備えることを特徴とする、集積回路装置の特性測定用
    治具。
JP2287819A 1990-10-25 1990-10-25 集積回路装置の特性測定用治具 Pending JPH04161866A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2287819A JPH04161866A (ja) 1990-10-25 1990-10-25 集積回路装置の特性測定用治具

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2287819A JPH04161866A (ja) 1990-10-25 1990-10-25 集積回路装置の特性測定用治具

Publications (1)

Publication Number Publication Date
JPH04161866A true JPH04161866A (ja) 1992-06-05

Family

ID=17722176

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2287819A Pending JPH04161866A (ja) 1990-10-25 1990-10-25 集積回路装置の特性測定用治具

Country Status (1)

Country Link
JP (1) JPH04161866A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002103852A3 (en) * 2001-06-18 2003-07-24 Itt Mfg Enterprises Inc Method and apparatus for non-destructive testing of leaded packages

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002103852A3 (en) * 2001-06-18 2003-07-24 Itt Mfg Enterprises Inc Method and apparatus for non-destructive testing of leaded packages

Similar Documents

Publication Publication Date Title
EP0458448A2 (en) An adapter and test fixture for an integrated circuit device package
US3319166A (en) Fixture for securing and electrically testing an electronic component in flat package with coplanar leads
US5202622A (en) Adapter and test fixture for an integrated circuit device package
US7825677B2 (en) Test jig for testing a packaged high frequency semiconductor device
JPH04161866A (ja) 集積回路装置の特性測定用治具
JP2575643B2 (ja) 電子素子の表面実装装置
JP2634191B2 (ja) プローブカード
JPH05126851A (ja) 半導体デバイスの検査装置
JPH0285880A (ja) 電子機器の表示装置
JP3735404B2 (ja) 半導体デバイス測定用基板
JP2674781B2 (ja) 治具接続装置と接続手段
JPH04328841A (ja) 集積回路装置の特性測定用治具
JP2606147Y2 (ja) プリント基板用ターミナル及びicソケット
JP3228785B2 (ja) 高周波素子の測定方法及び測定装置
JP2503922B2 (ja) 混成集積回路
JP2759451B2 (ja) プリント基板検査治具
JP2002043003A (ja) Icソケット
JPH05242939A (ja) Plcc測定用icソケット
KR950007502Y1 (ko) 가변연장 회로 시험 기구
JPH06870Y2 (ja) バックパネル
JPH0299875A (ja) 半導体装置の試験装置
KR0152903B1 (ko) 큐에프티 및 에스오아이씨 디바이스 겸용 테스트 소켓
JPH06294841A (ja) 回路素子検査用治具
JPH0648898Y2 (ja) プリント配線基板
JPH098080A (ja) Lsi実装用構造体および半導体装置の実装方法