JPH0385741A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JPH0385741A
JPH0385741A JP22154889A JP22154889A JPH0385741A JP H0385741 A JPH0385741 A JP H0385741A JP 22154889 A JP22154889 A JP 22154889A JP 22154889 A JP22154889 A JP 22154889A JP H0385741 A JPH0385741 A JP H0385741A
Authority
JP
Japan
Prior art keywords
conductor pattern
insulating film
conductor
tape carrier
semiconductor chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22154889A
Other languages
English (en)
Inventor
Masakazu Kawada
政和 川田
Yasuo Matsui
松井 泰雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Bakelite Co Ltd
Original Assignee
Sumitomo Bakelite Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Bakelite Co Ltd filed Critical Sumitomo Bakelite Co Ltd
Priority to JP22154889A priority Critical patent/JPH0385741A/ja
Publication of JPH0385741A publication Critical patent/JPH0385741A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Wire Bonding (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 第1図は、本発明による半導体装置の製造方法を示す要
部断面図である。絶縁性フィルム(1)と導電体(2)
を接着剤(3)で貼りあわせたフレキシブル基板上に、
フォトエツチングなどの方法により形成された導電体パ
ターンの表面にメツキ(4)を施したテープキャリアを
用意する。このテープキャリアの導電体パターンを下側
にして、上面側にバンプ(6)を形成した半導体チップ
(5)の上に載置し、チップ上のバンプ(6)と導電体
パターンのインナーリード(8)の先端との位置を合わ
せる。続いて、絶縁性フィルム(1)側からボンディン
グツール(7)を当て、加熱加圧と同時に超音波振動を
与えて導電体パターンに半導体チップ(5)を接続する
このように、加熱加圧と同時に超音波振動を与えること
により、ボンディング温度を低く設定することができる
うえ、時間・圧力などの設定の許容範囲も拡大すること
ができ、極めて簡単に半導体チップ(5)を実装するこ
とが可能となる。
本発明において使用する絶縁性フィルム(1)と導電体
(2)の積層体は、通常フレキシブル印刷回路用基板と
して用いられているものであれば何ら特定するものでは
ないが、絶縁性フィルム(1)を介して加熱加圧するた
め、絶縁性フィルム(1)、接着剤(3)はポリイミド
樹脂などのように耐熱性があり、かつできるだけ薄いも
のであるほうが望ましい。さらには、絶縁性フィルム(
1)上に蒸着、スパッタリング、メツキなどの方法で金
属膜を形成し、もしくは、金属箔上にエポキシ樹脂、ポ
リイミド樹脂などの絶縁性樹脂を塗布、乾燥して得られ
た、接着剤を使用しない2層構造の積層体であれば、耐
熱性を低下させ、あるいはボンディングツールによる加
熱加圧の際に熱を遮る層が少なくなるので、よりよい結
果を与える。
導電体(2)パターンの表面上に施しであるメツキ(4
)は、その材質を特に限定するものではないが、半導体
チップ(5)上のバンプ(6)の材質にあわせ、金、錫
、はんだなどを用いるほうが好ましい。
また、本発明で使用するボンディングツール(7)は、
通常半導体の搭載用に用いられているものであれば特に
限定するものではないが、600°C,1秒、200g
/リード加重以上の加熱加圧ができ、同時にIOW以上
の超音波振動が与えられ、半導体チップとの平行度が5
μm以下のものであれば、より良好な効果が得られる。
このように、本発明では、デバイス孔を必要としない、
新しいフィルムキャリア方式の半導体装置の製造方法の
、ボンディング条件の制御が難しいという欠点を排除す
ることができ、高い歩留まりで高信頼性のフィルムキャ
リア方式の半導体装置が得られる。また、超音波振動を
併用することにより、ボンディング温度が250°C以
下に低く設定できるため、絶縁性フィルム、接着剤、銅
箔、半導体チップなどに与える熱的影響が極めて少なく
なり、テープキャリアを構成する素材の選定範囲を拡大
することが可能となる。
次に、本発明の実施例を示す。
〔実施例〕
厚さ35μmの電解銅箔にポリイ旦ド樹脂を塗布・乾燥
して厚さ30μmの絶縁層を形成し、2層構造の積層体
を得た。これを幅35fflのテープ状にスリットし、
銅箔面をエツチング加工によりパターン化し、表面にニ
ッケル3.0 tt mを下地にして金0.7μmのメ
ツキを施しテープキャリアを得た。
次に、半導体チップ上に形成された接続用金バンプとテ
ープキャリアの銅パターンのインナーリードの先端とを
位置合わせし、ポリイミド樹脂絶縁層を介して、ボンデ
ィングツールを用いて、温度を200,220.250
 ’C1時間を0.3.0゜5.1秒、荷重を80.1
00.120 g/リードとボンディング条件を変えて
、58KHz 、 2.5Wの超音波振動と併用するこ
とにより加熱加圧して接合し、半導体チップの実装を行
った。
得られた半導体装置におけるリードとチップのせん断強
度は、いずれの設定条件でも5 g/l 0001Im
”以上であり、実用上問題の無いものであった。また、
耐熱性の低い絶縁性フィルムなどにも特に外観上の変化
は見られなかった。
〔発明の効果〕
このように、本発明に従うと、デバイス孔のないテープ
キャリア方式の半導体装置の製造方法の従来の欠点であ
る、ボンディング条件の許容範囲の狭さを克服すること
ができ、極めて簡単なボンディング条件の設定で半導体
デツプを実装することができ、その結果、高い歩留まり
でかつ信頼性の高い半導体装置を得ることが可能となる
【図面の簡単な説明】
第1図は、本発明による半導体装置の製造方法を示す要
部断面図である。

Claims (1)

    【特許請求の範囲】
  1. (1)可とう性のある絶縁性フィルム上に導電体で形成
    した回路パターンを有するテープキャリアに半導体チッ
    プを実装する半導体装置の製造方法において、上面にバ
    ンプを形成した半導体チップ上に導電体パターンを下側
    にしたテープキャリアを載置し、導電体パターンのイン
    ナーリードの先端と半導体チップとのバンプとを位置合
    せした後、接合部に前記絶縁性フィルム側からボンディ
    ングツールを当接させ加熱加圧すると同時に、超音波振
    動を与えることを特徴とする半導体装置の製造方法。
JP22154889A 1989-08-30 1989-08-30 半導体装置の製造方法 Pending JPH0385741A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22154889A JPH0385741A (ja) 1989-08-30 1989-08-30 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22154889A JPH0385741A (ja) 1989-08-30 1989-08-30 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPH0385741A true JPH0385741A (ja) 1991-04-10

Family

ID=16768449

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22154889A Pending JPH0385741A (ja) 1989-08-30 1989-08-30 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JPH0385741A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05251505A (ja) * 1991-12-27 1993-09-28 Minnesota Mining & Mfg Co <3M> Icチップのエリアテープへの接続方法
JPH08264598A (ja) * 1995-03-22 1996-10-11 Nec Corp フレキシブルフィルム接着装置及び方法
JP2002299376A (ja) * 2001-01-23 2002-10-11 Shibaura Mechatronics Corp ボンディング装置及びボンディンク方法
JP2007173363A (ja) * 2005-12-20 2007-07-05 Fujitsu Ltd フライングリードの接合方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05251505A (ja) * 1991-12-27 1993-09-28 Minnesota Mining & Mfg Co <3M> Icチップのエリアテープへの接続方法
JPH08264598A (ja) * 1995-03-22 1996-10-11 Nec Corp フレキシブルフィルム接着装置及び方法
JP2002299376A (ja) * 2001-01-23 2002-10-11 Shibaura Mechatronics Corp ボンディング装置及びボンディンク方法
JP2007173363A (ja) * 2005-12-20 2007-07-05 Fujitsu Ltd フライングリードの接合方法

Similar Documents

Publication Publication Date Title
US6219911B1 (en) Flip chip mounting technique
KR100272156B1 (ko) 배선기판 조립체와 그 전기적 접합부 형성방법
JP3502776B2 (ja) バンプ付き金属箔及び回路基板及びこれを用いた半導体装置
JPH1064955A (ja) 半導体素子の実装構造
JPH0385741A (ja) 半導体装置の製造方法
JP3524221B2 (ja) 半導体装置の製造方法
JPH03129745A (ja) 半導体装置の実装方法
JPH03101142A (ja) 半導体装置の製造方法
JPH0362935A (ja) フィルムキャリヤ型半導体装置の実装方法
JP3308951B2 (ja) 多層フレキシブル配線板
JPH0363813B2 (ja)
JP2001210676A (ja) 半導体装置およびその製造方法
JPS62126645A (ja) Lsiチツプ実装方法
JP2002094241A (ja) ビルドアッププリント配線板
JPH0385739A (ja) 半導体装置の実装方法
JPH03104133A (ja) 半導体装置
JPH03101140A (ja) 半導体装置
JPH0385740A (ja) 半導体装置
JPH0379050A (ja) 半導体装置の製造方法
JPH03126237A (ja) 半導体装置の製造方法
JPS59950A (ja) Icチツプの接続実装方法
JPH03126236A (ja) 半導体装置の製造方法
JPH0677285A (ja) Ic素子の実装方法
JPH01112741A (ja) 集積回路の接続方法
JPH0379051A (ja) 半導体装置の実装方法