JPH03160699A - 半導体集積回路装置 - Google Patents

半導体集積回路装置

Info

Publication number
JPH03160699A
JPH03160699A JP1299139A JP29913989A JPH03160699A JP H03160699 A JPH03160699 A JP H03160699A JP 1299139 A JP1299139 A JP 1299139A JP 29913989 A JP29913989 A JP 29913989A JP H03160699 A JPH03160699 A JP H03160699A
Authority
JP
Japan
Prior art keywords
circuit
reference potential
level
power supply
supply voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1299139A
Other languages
English (en)
Inventor
Wataru Sakamoto
渉 坂本
Eiji Miyamoto
英治 宮本
Tetsuo Matsumoto
哲郎 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP1299139A priority Critical patent/JPH03160699A/ja
Priority to KR1019900017228A priority patent/KR910010520A/ko
Publication of JPH03160699A publication Critical patent/JPH03160699A/ja
Pending legal-status Critical Current

Links

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Dram (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、半導体集積回路装置に関し、例えば、降圧
回路を内蔵するダイナミック型RAM (ランダム・ア
クセス・メモリ)等に利用して特に有効な技術に関する
ものである. (従来の技術) ダイナミンク型RAM等の高集積化及び低消費電力化を
支える一つの手段として、外部から供給される例えば+
5vの電源電圧を、例えば+3v程度に降圧した後、内
部電源電圧として内部回路に供給する降圧回路がある.
また、このような降圧回路を内蔵するグイナミンク型R
AM等の各種半導体集積回路装置がある. 降圧回路については、例えば、特開昭57−06198
1号公報等に記載されている.〔発明が解決しようとす
る課題〕 上記に記載されるような降圧回路を内蔵するダイナミッ
ク型RAM等において、降圧回路は、同様にダイナミッ
ク型RAM等に内蔵される基準電位発生回路から出力さ
れる所定の基準電位に従って、内部電源電圧のレベルを
設定する.従来のダイナミック型RAM等において、上
記基準電位のレベルは所定のレベルに固定され、結果的
に内部電源電圧のレベルを任意に変化させることができ
ない.このため、内部電源電圧の変動にともなうダイナ
ミック型RAM等の内部回路の特性変化を拭験すること
は困難であり、その動作マージンを的確に評価すること
ができない. この発明の目的は、降圧回路により形成される内部電源
電圧のレベルを任意に変化しうる方法を提供することに
ある。この発明の他の目的は、降圧回路を内蔵するダイ
ナミック型RAM等の内部電源電圧変動に対する動作マ
ージンを的確に評価し、そのイε頼性を高めることにあ
る.この発明の前記ならびにその他の目的と新規な特徴
は、この明細書の記述及び添付図面から明らかになるで
あろう. 〔課題を解決するための手段〕 本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記の通りである.すなわち、基
準電位を形成する基準電位発生回路と上記基準電位に従
った内部電源電圧を形成する降圧回路を備えるグイナミ
ンク型RAM等に、内部電源電圧のレベルを設定するた
めの試験モードを用意し、通常の動作モードにおいて上
記基準電位を、また上記試験モードにおいて所定の外部
端子から入力される試験基準電位を選択的に降圧回路に
伝達するスインチ回路を設ける. 〔作 用〕 上記した手段によれば、降圧回路により形成される内部
電源電圧のレベルを、外部端子を介して任意に変化でき
るため、内部電源電圧変動にともなうグイナミソク型R
 A M等の内部回路の特性変化を容易にLK験するこ
とかできる.その結果、降圧回路を内蔵するダイナミッ
ク型RAM等の内部電源電圧変動に対する動作マージン
を的確に評価し、そのfδ頼性を高めることができる.
〔実施例〕 第2図には、この発明が通用されたダイナミック型RA
Mの一実施例のブロック図が示されている.また、第1
図には、第2図のダイナ文ンク型RAMに内蔵される降
圧回路VD及びスイッチ回路SCの一実施例の回路図が
示されている.これらの図に従って、この実施例のダイ
ナミック型RAM及び降圧回路VD等の構成と動作の概
要ならびにその特徴について説明する.なお、第1図の
各回路素子及び第2図の各ブロンクを構成する回路素子
は、公知の半導体集積回路の製造技術によって、特に制
限されないが、単結晶シリコンのような1個の半導体基
板上に形成される.また、第l図において、そのチ中ン
ネノレ(バンクゲート)部に矢印が付加されるMOSF
ETはPチャンネル型であって、矢印が付加されないN
チャンネルMOSFETと区別して示される。
この実施例のダイナミック型RAMは、特に制限されな
いが、比較的大きな記憶容量を有し、その回路素子は極
めて微細化される.その結果、各回路素子の耐圧は比較
的小さなものとなり、外部から供給される例えば+5v
の電源電圧vCCをそのまま内部回路に供給した場合、
回路素子の耐圧破壊を招くおそれがある.このため、こ
の実施例のダイナミック型RAMには、上記電源電圧V
CCを例えば+3vに降圧し、内部電源電圧Vcdとし
て、内部回路に供給する降圧回路が設けられ、あわせて
ダイナ主ツタ型RAMの低消費電力化が図られる. ダイナミック型RAMに内蔵される降圧回路VDには、
通常、基準電位発生回路VrGにより形成される所定の
基準電位Vrlが供給され、これをもとに、上記内部電
源電圧Vcdのレベルが設定される.この実施例におい
て、ダイナミック型RAMは、内部電源電圧Vcdのレ
ベルを意図的に変化させるための試験モードを備え、こ
の試験モードにおいて、上記基準電位Vrlに代えて、
アドレス入力用の外部端子AOを介して供給される試験
基準電位Vr2を選択的に降圧回路VDに伝達するスイ
ッチ回路SCを備える.その結果、この実施例のダイナ
ミック型RAMは、内部電源電圧Vcdの変動にともな
う内部回路の特性変化を容易に試験し、内部電源電圧変
動に幻する動作マージンを的確に評価しうるちのとされ
る。
第2図において、メモリアレイMARYは、特に制限さ
れないが、同図の垂直方向に配置される複数のワード線
と、水平方向に配置される複数の相補データ線ならびに
これらのワード線及び相袖データ線の交点に格子状に配
置される複数のグイナミンク型メモリセルを含む. メモリアレイMARYを構戒するワード線は、ロウアド
レスデコーダRADに結合され、択一的に選択状態とさ
れる.ロウアドレスデコーダRADには、特に制限され
ないが、ロウアドレスバソファRABからi+lビノト
の相袖内部アドレス信号aXO〜axi  (ここで、
例えば非反転内部アドレス信号axQと反転内部アドレ
ス信号ax0をあわせて相補内部アドレス信号axQの
ように表す。以下、相補信号について同様)が供給され
、タイえング発生回路TGからタイえング信号φXが供
給される. ロウアドレスデコーダRADは、上記タイミング信号φ
Xがハイレヘルとされることで、選択的に動作状態とさ
れる.この動作状態において、ロウアドレスデコーダR
ADは、上記相禎内部アドレス信号axO 〜axiを
デコードし、メモリアレイMARYの対応するワード線
を択一的にハイレヘルの選択状態とする. ロウアドレスバンファRABは、アドレスマルチプレク
サAMXから伝達されるロウアドレスfa号を、タイミ
ング発生回路TGから供給されるタイミング信号φar
に従って取り込み、保持する。
また、これらのロウアドレス信号をもとに上記相袖内部
アドレス信号土xO〜土xiを形成し、ロウアドレスデ
コーダRADに供給する.アドレスマルチプレクサAM
Xは、特に制限されないが、ダイナミック型RAMが通
常の動作モ一ドとされタイミング発生回路TGからロウ
レベルのタイミング信号φrefが供給されるとき、外
部端子AO〜Aiを介して時分割的に供給されるXアド
レス信号AXO〜AXiを選択し、上記ロウアドレス信
号としてロウアドレスバッファRABに伝達する.また
、ダイナミック型RAMがりフレンシュモードとされ上
記タイミング信号φrefがハイレヘルとされるとき、
リフレンシュアドレスカウンタRFCから供給されるリ
フレンシュアドレス信号arQ〜ariを選択し、上記
ロウアドレス信号としてロウアドレスバソファRABに
伝達する. リフレッシュアドレスカウンタRFCは、特に制限され
ないが、グイナミンク型RAMがリフレッシュ七ードと
されるとき、タイミング発生回路TGから供給されるタ
イミング信号φrcに従って歩道動作を行う.その結果
、上記リフレッシュアドレス信号arQ〜ariを形成
し、アドレスマルチプレクサAMXに供給する. 次に、メモリアレイMARYを構成する相捕デ−タ線は
、その一方において、センスアンプSAの対応する単位
坩幅回路に結合され、その他方において、カラムスイン
チCSWの対応するスインチMOSFETに結合される
. センスアンフ゜SAは、メモリ了レイMARYの各相禎
デーク線に対応して設けられる複数の単位増幅回路を含
む.これらの単位増幅回路には、タイえング発生回路T
Gから夕・『ミング信号φpaが共通に供給される。
センスアンプSAの各単位増幅回路は、上記タイミング
信号φpaがハイレベルとされることで、選択的にかつ
一斉に動作状態とされる.この動作状態において、セン
スアンブSAの各単位増幅回路は、メモリアレイMAR
Yの遣択されたワード線に結合される複数のメモリセル
から対応する相補データ線を介して出力される微小読み
出し信号を増幅し、ハイレベル又はロウレベルの24r
h読み出し信号とする. カラムスイッチCSWは、メモリアレイMARYの各相
補データ線に対応して設けられる複数対のスイッチMO
 S F ETを含む.これらのスイッチMOSFET
の一方は、前述のように、メモリアレイMARYの対応
する相補データ線にそれぞれ結合され、その他方は、相
袖共通データ線CDに共通結合される。各対のスイソチ
MOSFETのゲートはそれぞれ共通結合され、カラム
アドレスデコーダCADから対応するデータ線彦択信号
がそれぞれ供給される。
カラムスイソチCSWの各対のスインチMOSFETは
、対応する上記データ線連択信号が択一的にハイレベル
とされることで、選択的にオン状態となる.その結果、
メモリアレイM A R Yの対(.6ずる相禎データ
線が、上記相禎共通データ線旦l)に選択的に接続され
る. カラムアドレスデコーダCADには、特に制限されない
が、カラムアドレスパッファCABからi+lビントの
相補内部アドレス信号ayQ〜ayiが供給され、タイ
ミング発生回路TGからタイミング信号φyが供給され
る. カラムアドレスデコーダCADは、上記クイミング(M
 号φyがハイレヘルとされることで、選択的に動作状
態とされる.この動作状態において、カラムアドレスデ
コーダCADは、上記相補内部アドレス信号ayQ 〜
ayiをデコードし、対応するデータ線選択(Rqを択
一的にハイレベルとする.これらのデータ線選択信号は
、前述のように、上記カラムスイッチCSWの対応する
スイソチMO S FE Tにそれぞれ供給される.カ
ラムアドレスバンファCABは、外部端子AO=Aiを
介して時分割的に供給されるyアドレス信号AYO〜A
Yiを、タイ主ング発生回路TGから供給されるタイ主
ング信号φacに従って取り込み、保持する.また、こ
れらのYアドレス信号をもとに、上記相輔内部アドレス
信号ayQ〜土yiを形成し、カラムアドレスデコーダ
CADに供給する. 相補共通データ線CDは、データ入出力回路1/0に結
合される.データ入出力回路I/Oは、特に制限されな
いが、データ人カバンファ及びデータ出力バンフ1を含
む.このうち、データ入力バソファの人力端子は、デー
タ入力端子Dinに結合され、その出力端子は、相補共
通データ線CDに結合される.データ入カバソファには
、特に制限されないが、タイミング発生回路TGからタ
イミングfa号φWが供給される.一方、データ出カバ
ソファの入力端子は、相禎共通データ線CDに共通結合
され、その出力端子は、データ出力端子[)ouLに結
合される.データ出力バソファには、特にiレ1限され
ないが、タイ)ング発生回路TGからタイミング信号φ
『が供給される.データ人出力回路I/Oのデータ人カ
バンファは、ダイナミック型R A Mが書き込みモー
ドとされ上記タイえング信号φWがハイレベルとされる
ことで、選択的に動作状態とされる.この動作状態にお
いて、データ入カバソファは、データ入力端子Dinを
介して供給される書き込みデータに従った相捕書き込み
信号を形成し、相補共通デーク線CDを介して、メモリ
アレイM A R Yの選択されたメモリセルに書き込
む.特に制限されないが、上記タイミング(fi号φW
がUウレベルとされるとき、データ入カバンフアの出力
はハイインピーダンス状態とされる. データ入出力回路I/Oのデータ出力バッファは、ダイ
ナミック型RAMが読み出しモードとされ上記タイミン
グCM号φ『がハイレヘルとされることで、還択的に動
作状態とされる。この動作状態において、データ出力バ
ソファは、メモリアレイMARYの選択されたメモリセ
ルから対応する相禎データ線及び相補共通データ線CD
を介して出力される2偵読み出し信号をさらに壜幅し、
データ出力端子1)outから送出する.特にfilJ
限されないが、上記タイミング信号φrがロウレベルと
されるとき、データ出力バンファの出力はハイインピー
ダンス伏態とされる. タイミング発生回路TGは、特に制限されないが、外部
から起動制御信号として供給されるロウアドレスストロ
ープ信号RAS,カラムアドレスストローブ信号CAS
及びライトイネーブル信号WE−をもとに、各種のタイ
主ング信号を形成し、ダイナミック型RAMの各回路に
供給する.クイミング発生回路TGは、特に制限されな
いが、WCBR (WE−CASビフォアRAS)サイ
クルが実行されることで、内部電源電圧Vcdのレベル
を変化させるための上記試験モードを判定し、ハイレヘ
ルの試験!II御fδ号Leをスイッチ回路SCに接地
電位に供給する。
この実施例のダイナξツク型RAMは、前述のように、
降圧回路VDを備え、基準電位Vrlを形成する基準電
位発生回路VrGと、上記基準電位Vrl又は外部端子
AOを介して供給される試験基準電位v『2を選択的に
降圧回路VDに伝達するスイッチ圓路SC4:備える.
基準電位発生回路VrG及び降圧回路VDには、外部端
子VCCを介して、電源電圧VCCが供給され、スイソ
チ回路SCには、タイミング発生回路TGから上記試験
制御伯号Leが供給される.降圧回路VDにより形成さ
れる内部電源電圧Vcdは、内部電源電圧供給点Vcd
を経て、ダイナミ’7ク型RAMの各回路に供給される
. ここで、電源電圧vCCは、特に制限されないが、+5
Vのような正の電源電圧とされ、基I1!電位Vrlは
、+3Vとされる.また、試験制御fε号Leは、前述
のように、ダイナミック型RAMが所定の試験モードと
されるとき、選択的にハイレベルとされる. 抵tJp−電位発生回路VrGは、特に制限されないが
、上記電源電圧VCCをもとに、比較的安定したレベル
の基4!!電位Vrlを形成し、スイッチ回路SCに供
給する. スインチ回路SCは、特に制限されないが、第1図に示
されるように、2個のNチャンネルMOSFETQl4
及びQl5を基本構威とずる切り換え回路を含む.この
うち、MOSFETQl4のドレイン(又はソース)に
は、基準電位発生回路VrGから上記基準電位Vrlが
供給され、MOSFETQI 5のドレイン(又はソー
ス)には、外部端子AOを介して入力される試験基準電
位V『2が供給される。MOSFETQI 4及びQl
5のソース(又はドレイン)は共通結合され、基準電位
線■『を介して、降圧回路VDの基4!電位入力端子に
結合される.MOSFETQI 5のゲートには、タイ
ミング発生回路TGから上記試験制御(g号toが供給
され、MOSFETQI 417)ゲー1・には、拭M
制御fa号teのインバータ回路Nlによる反転信号が
供給される. ダイナミック型RAMが通常の動作モードとされ上記拭
験制御信号teがロウレベルとされるとき、スインチ回
路SC(7)MOSFETQI 5はオフ状態となり、
MOSFE’rQl4がオン状態となる.このため、基
準電位発生回路VrGにより形成される基準電位Vrl
が、基t$電位Vrとして降圧回路VL)に伝達される
.一方、ダイナミック型RAMが所定の試験モードとさ
れ上記拭験制御信号Leがハイレベルとされると、スイ
ッチ回路SCのMOSFETQI 4はオフ状態となり
、代わってMOSFETQI 5がオン状態となる.こ
のため、外部端子AOを介して入力される試験基IP.
電位Vr2が、基準電位Vrとして降圧回路VDに伝達
される.その結果、この実施例のグイナミソク型RAM
では、WCBRサイクルを実行し所定の試験モードを指
定することで、外部端子AOから降圧回路VDに対して
任意の基準電位を与えることができるものとされる. 陽圧回路VDは、特に制限されないが、第1図に示され
るように、差動形態とされる一対のNチャンネルMOS
FETQI l及びQ12を基本構成とする.MOSF
ETQI 1及びQl2のドレインと上記電源電圧vC
Cとの間には、PチャンネルMOSFETQI及びQ2
がそれぞれ設けられる.MOSFETQ2のゲートは、
そのドレインに共通結合され、さらにMOSFETQI
のゲートに結合される.これにより、MOSFETQl
及びQ2は、電流ミラー形態とされ、MOSFETQI
I及びQ12に対するアクティブ負荷として作用する. MOSFETQI 1及びQ12の共通結合されたソー
スと回路の接地電位との間には、特に制限されないが、
NヂャンネルMOSFETQ13が設けられる.このM
OSFETQI 3は、そのゲート及びドレインが共通
結合されることでダイオ一ド形態とされ、これによって
上記差動MOSFETQII及びQ12に所定の動作電
流を供給するための定電流源として作用する。
MOSFETQl1のゲートには、上記スイッチ回路S
Cから、基準電位V『が供給されるウまた、MOSFE
TQ!及びQllの共通結合されたドレインは、さらに
PチャンネルMOSFETQ3のゲートに結合される,
MOSFETQ3のソースは、電源電圧vCCに結合さ
れ、そのドレインは、上記MOSFETQI 2のゲー
トに結合されるとともに、内部電′tA電圧供給点Vc
dに結合される.これにより、MOSFETQ3は、実
質的に内部回路に内部市源電圧Vcdを供給するための
電流供給MOSFETとして作用し、かつそのゲート電
圧が変化されることで内部電#電圧Vcdのレベルを制
御する電圧制御MOSFETとして作用する。
これらのことから、差動MOSFETQ11及びQl2
は、上記電源電圧vCCが供給されるとき、MOSFE
TQI及びQ2をアクティブ負荷とする差動1@幅回路
として機能する.このとき、差動増幅回路は、その非反
転入力端子すなわちMOSFETQ12のゲートに供給
される内部電源電圧Vcdのレベルを、4の反転入力端
子すなわちMOSFETQI 1のゲートに供給される
基準電位■『と比較し、そのレヘル差を拡大して、非反
転出力端子すなわちMOSFETQ1及びQllの共通
結合されたドレイン・つまりMOSFETQ3のゲート
に転達する。これにより、内部電源電圧Vcdのレベル
が制御され、上記基準電位V『すなわち+3vに収束さ
れる. すなわち、内部電源電圧Vcdのレベルが上昇し、基準
電位V『より高くされるとき、MOSFETQl2のコ
ンダクタンスが大きくされ、MOSFE”rQ11のコ
ングクタンスは逆に小さくされる.したがって、MOS
FETQ3のゲート電圧は高くされ、そのコンダクタン
スが小さくされため、結果的に内部電源電圧Vcdのレ
ベルが低くされる.一方、内部電源電圧Vcdのレベル
が低下し、基準電位V『より低くされると、MOSFE
TQ12のコンダクタンスが小さくされ、MOSFET
QI 1のコンダクタンスは逆に大きくされる.したが
って、MOSFETQ3のゲート電圧が低くされ、その
コンダクタンスが大きくされるため、結果的に内部電源
電圧Vcdのレヘルが高くされる.これにより、内部電
源電圧Vcdのレベルは、基準電位Vrすなわち+3v
に収束され、安定化されるものとなる. ところで、ダイナミック型RAMが所定の試験モードと
されるとき、降圧回路VDに供給される上記基準電位V
『は、前述のように、外部端子AOから入力される試験
基準電位Vr2そのものとなる.このとき、上記内部電
源電圧Vcdのレベルは、言うまでもなく、試験基準電
位Vr2に収束する.つまり、この実施例のグイナミン
ク型RAMでは、試験基4!電位Vr2のレヘルを変化
させることで、内部電源電圧Vcdのレベルを任意に設
定することができる.その結果、内部電源電圧Vcdの
変動にともなうダイナ主ツタ型RAMの内部回路の特性
変化を容易に試験することが可能となり、これによって
内部電源電圧変動に対するグイナミソク型RAMの動作
マージンを的確に評価することが可能となる. 以上のように、この実施例のダイナミック型RAMは、
外部から供給される例えば+5vの電源電圧■CCを、
基準電位V『に従って例えば+3Vに降圧し、内部@源
電圧Vcdとして内部回路に供給する降圧回路VDを内
蔵する.この実施例において、ダイナ1−1ク型RAM
は、上記内部電源電圧Vcdのレベルを意図的に変化さ
せうる試験モードを僅える.このため、ダイナミック型
RAMは、基準電位Vrlを形成する基準電位発生回路
VrGを内蔵し、さらに、通常の動作モードにおいて基
準電位発生回路VrGから出力される基準電位Vrlを
、また上記試験モードにおいて外部端子AOを介して供
給される試M基準電位Vr2を選択的に降圧回路VDに
伝達するスイッチ回路SCを備える.これにより、この
実施例のダイナミック型RAMでは、内部電源電圧Vc
dのレベルを、外部端子AOを介して任意に変化させる
とが可能となり、内部電源電圧Vcdの変動にともなう
内部回路の特性変化を容易に試験することができる.そ
の結果、微細化にともなう回路素子の耐圧破壊を防止し
かつ低消W電力化を図りつつ、内部電源電圧変動に対す
るダイIミ7ク型RAMの動作マージンを的確に評価し
、その信頼性を高め,bことができるものである. 以上の本実h”−例に示されるように、この発明をFa
圧回路を内蔵するグイナミソク型RAM等の半導体集f
a[ii路装置に通用することで、次のような作川効果
が得らイLる.すなわち、 (1)基準電位を形成する基應電位発生回路と上記基準
電位に従った内部電源電圧を形成する降圧回路う’q−
 +’lWえるグイナミノク型RAM等に、内部電源電
正レ・・ル・先段定するための試験モードを用意し、通
常の動作モードにおいて上記及準電位を、また上記Lべ
験モードによ?いて所定の外部端子から入力される試験
基準電位を選択的に降圧同路に伝達するスイノチ回路を
設けることで、上記内部電源電圧のレー、ルを、外部端
子を介して任意に変化させることかできるという効果が
得られる.《2》上記Ill項により、内部電源電圧の
変動にともなうダイナtンク型RAMの内部回路の特性
変化を容易に試験できるという効果が得られる.(3)
上記《0項及び(2)項により、微細化にともなう回路
素子の耐圧破壊を防止しまたその低消費電力化を図りつ
つ、内部電源電圧変動に対するダイナミック型RAMの
動作マージンを的確に評価できるという効果が得られる
《4》上記+11項〜(3》項により、降圧回路を内蔵
するダイナミック型RAM等の信頼性を高めることがで
きるという効果が得られる。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、この発明は上記実施例に限定される
ものではなく、その要旨を逸脱しない範囲で種々変更可
能であることはいうまでもない.例えば、第1図におい
て、ダイナ{7ク型RAMの試験モードは、起動制御信
号の組み合わせにより指定せず、例えば試験モードを指
定するための専用外部端子を設けてもよい.この場合、
専用外部端子は、グイナミンク型RAMが形成されるチ
ップ上にのみ終端されるバンド電極からなるようないわ
ゆるノンコネクト電極により構或するこ圭もできるし、
ダイナミック型RAMのパソケージに設けられる外部端
子のうち通常使用されないいわゆるノンコネクトピンに
より構威してもよい.試験モードにおいて必要とされる
電圧は、ス・インチ回路SCのMOSFETQI 5の
一方の電極を第1図のようにアドレス入力端子AOに結
合せずに電源端子vCCに結合することで、この電源端
子vCCから供給してもよい。スイッチ回路SCの切り
換え回路を構威するMOSFETQl4及びQl5は、
それぞれPチャンネルMOSFB ”!’及びNチャン
ネルM O S F E Tからなる相袖型スイ,チM
OSFETに置き換えてもよい.降圧回路VDに身まれ
るMOSFETQ3は、並列形恕とさfr.る復数のP
チャンネルMOSFETに置き換えることもできる。ま
た、降圧回路VDそのものを、必要とされb電疏供給能
力に応じて複数涸設けることもよい。内部電源電圧Vc
dのレベルを変化させる方法は、例えば基準電位発生回
路VrGから出力される基準電位Vrlのレベルを外部
端子を介して直接変化させる等、種々の方法が考えられ
る.第2図において、ダイナ( +7ク型RAMは、ア
レイ分割方式を採ることもできるし、複数ピントの記憶
データを同時に入出力するいわゆる多ビソト構威とされ
るものであってもよい。N源電圧vCCや内部電源電圧
Vcdの具体的な電圧値は、この実施例による制約を受
けない.さらに、第1図に示される降圧回路VD及びス
イッチ回路SCの具体的な回路構威や第2図に示される
ダイナミンク型RAMのブロック構成ならびに制御信号
及びアドレス信号の組み合わせ等、種々の実hrt形態
を採りうる. 以上の説明では主として本発明者によってなされた発明
をその背景となった利用分舒であるダイナミック型RA
Mに通用した場合について説明したが、それに限定され
るものではなく、例えば、スタティンク型RAM等の各
種半導体記憶装置や各種ディジタル4J積回路装置にも
通用できる.本発明は、少なくとも降圧回路を内蔵する
半導体集積回路装置に広く通用できる. (発明の効果) 本願にお6・て開示される発明のうち代表的なものによ
って得られる効果を簡拒に説明すれば、下κのとおりで
ある.すなわち、基準電位を形成する粘準電位発生回路
と上記基準電位に従った内部電源電圧を形成する降圧回
路を偏えるグイナミンク型RAM等に、内部亀源電圧の
レヘルを設定するための試験モートを用意し、さらに、
通常の動作モードにおいて上記Mt1=電位を、また試
験モードにおいて所定の外部端子から入力される試験基
準電位を這択的に降圧h路に転達1−るスイッチ回路を
設けることで、内部電源亀圧のレヘルを外部端子を介し
て任意に変化させ、内部亀源電圧の変動にともなうダイ
ナミック型R A Mの内部回路の特性変化を容易に試
yzきる.そΦ結果、微細化にともなう回路素子の嗣圧
破壊を肪止しその低消費電力化を図りつつ、内部蚕源電
圧変動に対するグイプミノク型RAMの動作マージンを
的確に評価し、その信頼性を高めることができる.
【図面の簡単な説明】
第1図は、この発明が通用されたグイナミンク型RAM
の降圧回路及びスイッチ回路の一実施例を示す回路図、 第2図は、第l図の降圧回路及びスイッチ回路を含むダ
イナミンク型RAMの一実施例を示すブロック図である
. vr6・・・基準電位発生回路、SC・・・スインナ&
4路、V D ・・− 降JIfJ路、Ql−Q3−・
・Pf中冫不ルMOSFET,Ql l 〜Ql 5・
・・Nチャ/ネルMOSFET,Nl・・・インバータ
回路. M八R Y・・・メモリアL/・(,SA・・・センス
アンプ、CSW・・・カラムスイソチ、RAD・・・ロ
ウアドレスデコーダ、C A I)・・・カラムアドレ
スデコーダ、R A B・・・ロウアドレスパンファ、
AMX・・・アドレスマルチプレクサ、RFC・・・リ
フレッシュアドレスカウンタ、CAB・・・カラムアド
レスバソファ、■/0・・・データ入出力回路. 1(理人弁理士 徳若 光政

Claims (1)

  1. 【特許請求の範囲】 1、基準電位を形成する基準電位発生回路と、外部から
    供給される電源電圧をもとに上記基準電位に従った内部
    電源電圧を形成する降圧回路とを具備し、所定の試験モ
    ードにおいて上記基準電位を所定の外部端子を介して変
    化させうることを特徴とする半導体集積回路装置。 2、上記試験モードは、起動制御信号が所定の組み合わ
    せとされることにより指定されるものであって、上記半
    導体集積回路装置は、さらに、通常の動作モードにおい
    て上記基準電位を、また上記試験モードにおいて上記外
    部端子を介して入力される試験基準電位を、上記降圧回
    路に選択的に伝達するスイッチ回路を具備するものであ
    ることを特徴とする特許請求の範囲第1項記載の半導体
    集積回路装置。 3、上記半導体集積回路装置は、ダイナミック型RAM
    であって、上記外部端子は、通常の動作モードにおいて
    上記試験基準電位を入力する以外の他の用途に供される
    ものであることを特徴とする特許請求の範囲第1項又は
    第2項記載の半導体集積回路装置。
JP1299139A 1989-11-07 1989-11-17 半導体集積回路装置 Pending JPH03160699A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1299139A JPH03160699A (ja) 1989-11-17 1989-11-17 半導体集積回路装置
KR1019900017228A KR910010520A (ko) 1989-11-07 1990-10-26 반도체 집적회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1299139A JPH03160699A (ja) 1989-11-17 1989-11-17 半導体集積回路装置

Publications (1)

Publication Number Publication Date
JPH03160699A true JPH03160699A (ja) 1991-07-10

Family

ID=17868624

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1299139A Pending JPH03160699A (ja) 1989-11-07 1989-11-17 半導体集積回路装置

Country Status (1)

Country Link
JP (1) JPH03160699A (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0415949A (ja) * 1990-05-09 1992-01-21 Mitsubishi Electric Corp 半導体装置
JPH05205469A (ja) * 1991-08-19 1993-08-13 Samsung Electron Co Ltd 半導体メモリ装置の内部電源電圧発生回路
JPH05232197A (ja) * 1992-02-18 1993-09-07 Nippon Telegr & Teleph Corp <Ntt> 集積回路および集積回路の試験方法
JPH06251584A (ja) * 1993-02-26 1994-09-09 Nec Corp 半導体記憶装置
JPH06295585A (ja) * 1991-08-19 1994-10-21 Samsung Electron Co Ltd 内部電源電圧発生回路
JPH0757472A (ja) * 1993-08-13 1995-03-03 Nec Corp 半導体集積回路装置
US5592423A (en) * 1994-10-04 1997-01-07 Mitsubishi Denki Kabushiki Kaisha Semiconductor integrated circuit enabling external monitor and control of voltage generated in internal power supply circuit
US6088819A (en) * 1997-01-09 2000-07-11 Mitsubishi Denki Kabushiki Kaisha Dynamic semiconductor memory device and method of testing the same
US6333879B1 (en) 1998-06-11 2001-12-25 Mitsubishi Denki Kabushiki Kaisha Semiconductor device operable in a plurality of test operation modes
US6836104B2 (en) 2002-05-14 2004-12-28 Nec Electronics Corporation Internal power supply voltage control apparatus having two internal power supply reference voltage generating circuits

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0415949A (ja) * 1990-05-09 1992-01-21 Mitsubishi Electric Corp 半導体装置
JPH05205469A (ja) * 1991-08-19 1993-08-13 Samsung Electron Co Ltd 半導体メモリ装置の内部電源電圧発生回路
JPH06295585A (ja) * 1991-08-19 1994-10-21 Samsung Electron Co Ltd 内部電源電圧発生回路
JPH05232197A (ja) * 1992-02-18 1993-09-07 Nippon Telegr & Teleph Corp <Ntt> 集積回路および集積回路の試験方法
JPH06251584A (ja) * 1993-02-26 1994-09-09 Nec Corp 半導体記憶装置
JPH0757472A (ja) * 1993-08-13 1995-03-03 Nec Corp 半導体集積回路装置
US5557232A (en) * 1993-08-13 1996-09-17 Nec Corporation Semiconductor integrated circuit device having a control circuit for setting the test mode
US5592423A (en) * 1994-10-04 1997-01-07 Mitsubishi Denki Kabushiki Kaisha Semiconductor integrated circuit enabling external monitor and control of voltage generated in internal power supply circuit
US6088819A (en) * 1997-01-09 2000-07-11 Mitsubishi Denki Kabushiki Kaisha Dynamic semiconductor memory device and method of testing the same
US6333879B1 (en) 1998-06-11 2001-12-25 Mitsubishi Denki Kabushiki Kaisha Semiconductor device operable in a plurality of test operation modes
US6424142B1 (en) 1998-06-11 2002-07-23 Mitsubishi Denki Kabushiki Kaisha Semiconductor device operable in a plurality of test operation modes
US6836104B2 (en) 2002-05-14 2004-12-28 Nec Electronics Corporation Internal power supply voltage control apparatus having two internal power supply reference voltage generating circuits

Similar Documents

Publication Publication Date Title
KR900002665B1 (ko) 반도체 기억회로
US6396761B2 (en) Semiconductor integrated circuit device and method of activating the same
US8496378B2 (en) Dram temperature measurement system
US5818784A (en) Semiconductor memory device and memory system
US6335893B1 (en) Semiconductor integrated circuit device
US6178108B1 (en) Semiconductor memory device
JPH11297950A (ja) 半導体集積回路装置
JPH0524599B2 (ja)
JPH03160699A (ja) 半導体集積回路装置
US5245573A (en) Semiconductor memory device having a single data bus line corresponding to one data input/output terminal
US5650978A (en) Semiconductor memory device having data transition detecting function
JPH05159572A (ja) 半導体装置
JPH02195596A (ja) 半導体集積回路装置
JPH02213779A (ja) 半導体集積回路装置
JPH01207962A (ja) 半導体集積回路装置
JPH05314762A (ja) 半導体装置
JP2824470B2 (ja) ダイナミック型ram
JPH0379798B2 (ja)
JP2514329B2 (ja) 半導体集積回路装置
JPH113600A (ja) 半導体記憶装置
JPS61104396A (ja) 半導体集積回路装置
JPS60253088A (ja) 半導体記憶装置
JPH04102300A (ja) 半導体集積回路装置
JPS6122493A (ja) デコ−ダ回路
JPH09186298A (ja) ダイナミック型ramと半導体集積回路装置