JPH0279604A - 低周波増幅器 - Google Patents

低周波増幅器

Info

Publication number
JPH0279604A
JPH0279604A JP63233039A JP23303988A JPH0279604A JP H0279604 A JPH0279604 A JP H0279604A JP 63233039 A JP63233039 A JP 63233039A JP 23303988 A JP23303988 A JP 23303988A JP H0279604 A JPH0279604 A JP H0279604A
Authority
JP
Japan
Prior art keywords
amplifier
voltage
output
low frequency
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63233039A
Other languages
English (en)
Other versions
JP2696986B2 (ja
Inventor
Yoshimichi Nakagawa
中川 善路
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP63233039A priority Critical patent/JP2696986B2/ja
Publication of JPH0279604A publication Critical patent/JPH0279604A/ja
Application granted granted Critical
Publication of JP2696986B2 publication Critical patent/JP2696986B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、低周波増幅器に関するものである。
従来の技術 近年、低周波増幅器は、高性能、複雑化されている。
以下図面を参照しながら上述した従来の低周波増幅器の
一例について説明する。
第3図、第4図は、従来の低周波増幅器の構成を示すも
のである。第3図において、1は入力端子、2は出力端
子、3は出力回路である。第4図において、4は入力端
子、6は出力端子、6は第1の増幅器、7Fi第2の増
幅器である。
以上のように構成された低周波増幅器について。
以下その動作について説明する。
第3図は簡単な差動入力の増幅器で、出力端子2よりの
負帰還で、電圧利得(R1+ R23/ R2−の増幅
器となる。
第4図は第3図の増幅器の出力端に、第2の増幅器7と
して、シングルエンド・プッシュプル回路を接続した増
幅器で、第2の増幅器7の出力端に接続される。負荷の
影響が、第1の増幅器6に及びにくくなる。
発明が解決しようとする課題 しかしながら、第3図のような構成では、増幅器の出力
端2に接続される負荷により、出力回路3の入力インピ
ーダンスが変化し、この入力インピーダンスは前段の負
荷となっているため、前段の電圧利得が変ってしまい、
回路の安定性が変ってしまう。また、この回路で大出力
を取シ出そうとすると、それに見合った大出力用の素子
が、出力回路に必要となるが、大出力用素子は、小出力
用の素子に比べ、高周波特性が悪いため、この回路の高
周波特性も悪くなってしまう。
以上の問題点を解消するために、第4図のような構成が
ある。負荷の影響が、第2の増幅器7で。
軽減されるため、第1の増幅器6の安定性も変わりにク
ク、また、第1の増幅器6の出力回路に小出力用の素子
を用いることができるため、電圧利得を持つ第1の増幅
器6を、大変高性能にすることが出来る。
しかしながら、第2の増幅器7が、単なるシングルエン
ド・プッシュプル回路であるため、この部分での信号の
歪が大きくなってしまうという問題点を有していた。
本発明は上記問題点に鑑み、高性能な電圧増幅を行い、
かつ、大出力、低歪率の低周波増幅器を提供するもので
ある。
課題を解決するための手段 上記問題点を解決するために、本発明の低周波増幅器は
、電圧利得を持つ第1の増幅器と、電圧利得0dBの第
2の増幅器とを縦続接続し、第2の増幅器には演算増幅
器から成る電圧増幅段と、シングルエンド・プッシュプ
ル接続された出力回路及び、演算増幅器の電源として、
中点をフローティングさせた±定電圧電源とから構成さ
れ、±定電圧電源の中点を、第2の増幅器の入力端子に
接続するというものである。
作用 本発明は、上記した構成によって、第1の増幅器の出力
回路に、小出力用の素子を用いることが出来る様にし、
高周波特性の優れた第1の増幅器で、電圧増幅を行い、
また、その出力を入力出来る様な、広い耐入力電圧を持
った、低歪率の第2の増幅器で、電流増幅を行おうとす
るものである。
そして、この様な第2の増幅器を実現するため、演算増
幅器の±定電圧電源の電圧中点を、第2の増幅器の入力
信号で同相に振増させることによシ。
演算増幅器の入力電圧、及び出力電圧が、演算増幅器の
電源端子に加わる電源電圧内に納まる様にし、演算増幅
器の最大定格電源電圧以上の出力電圧を得、また、演算
増幅器の最大定格同相入力電圧以上の耐入力を得ている
。そして、この回路に100%の負帰還をかけ、低歪率
を得ている。
実施例 以下本発明の一実施例の低周波増幅器について。
図面を参照しながら説明する。
第1図は1本発明の第1の実施例における低周波増幅器
の構成を示すものである。第1図において、8は第1の
増幅器、9は第2の増幅器、10は中点をフローティン
グさせた±定電圧電源、11は演算増幅器、12はシン
グルエンド・ブツシュプル接続された出力回路、13は
中点をフローティングさせた、±定電圧電源の電圧中点
である。
電圧利得を持つ第1の増幅器8と、電圧利得OdBの第
2の増幅器9とを、縦続接続し、第2の増幅器は、演算
増幅器から成る電圧増幅段11と、シングルエンド・プ
ッシュプル接続された出力回路12及び演算増幅器の電
源として、中点をフローティングさせた±定電圧電源1
0とから構成され、士定電圧電源の電圧中点13を、第
2の増幅器の入力端子14に接続している。そして第2
の増幅器の出力端子から、演算増幅器の反転入力端子に
、100%の帰還をかけ、電圧利得01Bとしている。
以上のように構成された低周波増幅器について、以下第
1図及び第2図を用いてその動作を説明する。
第2図は中点をフローティングさせた±定電圧電源を示
すもので、16はカレントミラー回路による+側の定電
流回路で、ツェナーダイオード16に、電圧中点17の
電位に関係なく、一定の電流を流している。従ってトラ
ンジスタ18のエミッタは、電圧中点17よシも常にツ
ェナー電圧分だけ十に保たれる。−側の定電圧回路19
も同じように、電圧中点17よりも、常にツェナー電圧
分だけ−に保たれる。従って、この電源回路の出力電圧
は、中点電位に対して、常に一定に保たれる。
第1図では第2図の様な、フローティング電源回路の電
圧中点13が、第2の増幅器の入力端子14に接続され
ているので、この電位は入力信号と、同相同振幅に動く
、従って入力電圧は常に。
演算増幅器の電源電圧内の電圧に納まる。また。
演算増幅器の出力電圧も、第2の増幅器が、電圧利得0
(IBのボルテージフォロア回路であり、入力電圧と等
しく動くので、演算増幅器の電源電圧内の出力電圧にな
る。
従って、第2の増幅器は演算増幅器の最大定格電源電圧
以上の耐入力電圧を持った増幅器となる。
以上のように1本実施例によれば、電圧利得を持つ第1
の増幅器と、電圧利得OdBの第20増幅器とを縦続接
続し、第2の増幅器には、演算増幅器から成る電圧増幅
段と、シングルエンド・プッシュプル接続された出力回
路及び演算増幅器の電源として、中点をフローティング
させた、±定電圧電源とから構成され±定電圧電源の電
圧中点を、第2の増@器の入力端子に接続するという構
成をとることにより、高性能な電圧増幅を行い、かつ、
大出力、低歪率の低周波増幅器を実現できる。
な2、第1の実施例において、電圧中点をフローティン
グさせた土窯電圧電源10I′i、カレントミラー回路
による定電流回路を用い、ツェナーダイオードを、基準
電圧素子としたが、電圧中点をフローティングさせた±
定電圧電源10は他の構成としてもよい。また、シング
ルエンド・プッシュプル接続された出力回路12はバイ
アス回路に。
ダイオード、また出力トランジスタに、バイポーラ・ト
ランジスタを用いたがシングルエンド・プッシュプル接
続された出力回路12はバイアス回路に、トランジスタ
など他の素子及び他の構成をとり、出力トランジスタを
MOS−FITなど他の素子及び、ダーリントン接続、
3段ダーリントン接続、バラ・プッシュプル接続など、
他の構成としてもよい。
発明の効果 以上のように1本発明は電圧利得を持つ第1の増幅器と
、電圧利得OdBの第2の増幅器とを縦続接続し、第2
の増幅器には、演算増幅器から成る電圧増幅段と、シン
グルエンド・プッシュプル接続された出力回路及び、演
算増幅器の電源として、中点をフローティングさせた土
窯電圧電源とから構成され、土窯電圧電源の電圧中点を
、第2の増幅器の入力端子に接続することにより、高性
能な電圧増幅を行い、かつ、大出力、低歪率の低周波増
幅器を提供することができる。
【図面の簡単な説明】
第1図は本発明の第1の実施例における低周波増幅器の
回路図、第2図は第1図の±定電圧電源の動作を説明す
るための回路図、第3図、第4図は従来の低周波増幅器
の回路図である。 8・・・・・・第1の増幅器、9・・・・・・第2の増
幅器。 1o・・・・・±定電圧電源、11・・・・・・演算増
幅器。 12・・・・・・出力回路、13・・・・・・電圧中点
、14・・・・・・第2の増幅器の入力端子。 代理人の氏名 弁理士 粟 野 重 孝 ほか1名第 
2 図 十償−源 一1源 第3図

Claims (1)

    【特許請求の範囲】
  1. 電圧利得を持つ負帰還型低周波増幅器を第1の増幅器と
    し、電圧利得0dBの負帰還型低周波増幅器を、第2の
    増幅器とし、第1の増幅器と第2の増幅器とを第1の増
    幅器、第2の増幅器の順に縦続接続した構成とし、それ
    ぞれの増幅器は、別個の帰還ループを持ち、かつ、第2
    の増幅器は、演算増幅器から成る電圧増幅段と、シング
    ルエンド・プッシュプル接続された出力回路、及び演算
    増幅器の電源として、中点をフローティングさせた±定
    電圧電源とから構成され、±定電圧電源の中点を、第2
    の増幅器の入力端子に接続する事により、±定電圧電源
    を第2の増幅器の入力信号で、同相に振幅させる構成と
    したことを特徴とする低周波増幅器。
JP63233039A 1988-09-16 1988-09-16 低周波増幅器 Expired - Fee Related JP2696986B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63233039A JP2696986B2 (ja) 1988-09-16 1988-09-16 低周波増幅器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63233039A JP2696986B2 (ja) 1988-09-16 1988-09-16 低周波増幅器

Publications (2)

Publication Number Publication Date
JPH0279604A true JPH0279604A (ja) 1990-03-20
JP2696986B2 JP2696986B2 (ja) 1998-01-14

Family

ID=16948844

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63233039A Expired - Fee Related JP2696986B2 (ja) 1988-09-16 1988-09-16 低周波増幅器

Country Status (1)

Country Link
JP (1) JP2696986B2 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0437206A (ja) * 1990-05-31 1992-02-07 Sanyo Electric Co Ltd 電力増幅器
JP2006060441A (ja) * 2004-08-19 2006-03-02 Yokogawa Electric Corp 増幅器
JP2006254164A (ja) * 2005-03-11 2006-09-21 Yokogawa Electric Corp 電流リミッタ付き増幅回路
JP2008311731A (ja) * 2007-06-12 2008-12-25 Mitsubishi Electric Corp マイクロ波信号の増幅回路
JP2018107641A (ja) * 2016-12-27 2018-07-05 ヤマハ株式会社 バランス出力型増幅器
JP2019197944A (ja) * 2018-05-07 2019-11-14 オンキヨー株式会社 増幅装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0437206A (ja) * 1990-05-31 1992-02-07 Sanyo Electric Co Ltd 電力増幅器
JP2006060441A (ja) * 2004-08-19 2006-03-02 Yokogawa Electric Corp 増幅器
JP2006254164A (ja) * 2005-03-11 2006-09-21 Yokogawa Electric Corp 電流リミッタ付き増幅回路
JP2008311731A (ja) * 2007-06-12 2008-12-25 Mitsubishi Electric Corp マイクロ波信号の増幅回路
JP2018107641A (ja) * 2016-12-27 2018-07-05 ヤマハ株式会社 バランス出力型増幅器
JP2019197944A (ja) * 2018-05-07 2019-11-14 オンキヨー株式会社 増幅装置

Also Published As

Publication number Publication date
JP2696986B2 (ja) 1998-01-14

Similar Documents

Publication Publication Date Title
JP2858584B2 (ja) 増幅回路
JPH04315307A (ja) 差動出力パワーcmos演算増幅器
US20080186091A1 (en) Dual Transconductance Amplifiers and Differential Amplifiers Implemented Using Such Dual Transconductance Amplifiers
KR890001892B1 (ko) 전압가산회로
JPH04217106A (ja) Cmos技法における平衡マイクロホーンの前置増幅器
JPH07193436A (ja) 低い歪の演算増幅器
JPS60127805A (ja) 歪打消増幅回路
US3852678A (en) Push-pull amplifier with current mirrors for determining the quiescent operating point
JPH0279604A (ja) 低周波増幅器
KR100416168B1 (ko) 전력 증폭기
US6963244B1 (en) Common mode linearized input stage and amplifier topology
JPS6313571B2 (ja)
JPS6282704A (ja) 増幅回路
JPH01198816A (ja) 広帯域差動増幅器
JP2739952B2 (ja) オーディオ増幅回路
EP1230730B1 (en) Amplifier with improved, high precision, high speed and low power consumption architecture
EP0518673B1 (en) Fast buffer
JPH03154508A (ja) 増幅器回路
JPS61131606A (ja) 差動増幅回路
JPS5826686B2 (ja) プツシユプル増幅器
JPH05191157A (ja) 平衡入力型音声増幅回路
JP3367875B2 (ja) 対数変換回路及びこれを用いたトランスコンダクター
JPS5912206B2 (ja) 直結式b級増巾器
JP2020156006A (ja) 増幅回路
JPH0355907A (ja) 演算増幅器

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees