JPS61131606A - 差動増幅回路 - Google Patents

差動増幅回路

Info

Publication number
JPS61131606A
JPS61131606A JP59251849A JP25184984A JPS61131606A JP S61131606 A JPS61131606 A JP S61131606A JP 59251849 A JP59251849 A JP 59251849A JP 25184984 A JP25184984 A JP 25184984A JP S61131606 A JPS61131606 A JP S61131606A
Authority
JP
Japan
Prior art keywords
circuit
transistors
amplifier circuit
differential
differential amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59251849A
Other languages
English (en)
Other versions
JPH051649B2 (ja
Inventor
Motohiro Kuniyone
国米 基宏
Toshiro Suzuki
鈴木 俊郎
Masashi Tamakoshi
玉越 雅志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP59251849A priority Critical patent/JPS61131606A/ja
Publication of JPS61131606A publication Critical patent/JPS61131606A/ja
Publication of JPH051649B2 publication Critical patent/JPH051649B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野J この発明は差動増幅回路に係シ、 lrFに絶縁ゲート
型電界効果トランジスタによシ構成された集積回路釦適
した差動増幅回路に関する。
〔発明の背景〕
絶縁ゲート型電界効果トランジスタを用いた従来の差動
増幅回路の一例を第1図に示す。同図において差動入力
トランジスタ1,2は負荷トランジスタ3,4に接続さ
れている。トランジスタ5゜6はトランジスタ1,2と
カスコード接続され。
ゲート接地増幅回路として動作する。カスコード段出力
端子23はトランジスタ9.10から成るバッファ段に
接続される。このような従来回路では。
カスコード段トランジスタ5,6を安定に動作させるた
め、ゲートバイアスは以下の様くして決定された。即ち
高抵抗を持つ様バイアスされたトランジスタ11.12
をカスコード段出力端子22゜25に接続して得られる
同相信号成分をトランジスタ13で検出し、基準電圧1
8と比較する。カスコード段出力電圧の同相信号電圧が
高い場合は。
トランジスタ15を流れる電流が減シ、トランジスタ1
4.15のカレントミラー回路の出力電圧が上がプ、こ
の電圧でバイアスされるカスコード段出力電圧が下がる
。この様に、カスコード段の同相信号電圧が所望の電圧
となる様に負帰還を用いたバイアス回路が設けられ1回
路自体〈よって定まる安定点ができる様になっている。
ところが、上記バイアス回路には極、零点が使用周波数
帯域内に発生する場合が6勺、この場合には差動増幅回
路の周波数特性、応答波形が劣化する。またバイアス回
路の素子数がこの例ではトランジスタ11〜16の6個
、バイアス電圧17゜18の2種を必要とし、上記の他
、零点を発生させない様に設計するためには多くの労力
が必要である。
〔発明の目的J 本発明の目的は、よシ簡単な回路構成によってカスコー
ド段トランジスタのバイアス電圧を発生させることので
きる。良好な特性の差動増幅回路オ、       を
提供するにある。
〔発明の概要〕
本発明は、カスコード段出力の一方をカスコードトラン
ジスタのゲート電極に接続することによって自己バイア
スをかける方法を採用したことを特徴とするものである
〔発明の実施例j 以下9本発明の一実施例を第2図により説明する。差動
入力トランジスタ1.2は負荷トランジスタ3,4に接
続されている。トランジスタ5゜6はトランジスタ1.
2とカスコード接続され。
ゲート接地増幅回路として動作する。カスコード段出力
端子25はトランジスタ9,10から成るバッファ段に
接続される。本発明はカスコード段出力端子24.25
のうち、端子24をトランジスタ5.6のゲートバイア
スとして用いることVcID。
トランジスタ5はドレインとゲートを接続した自己バイ
アス回路となる。よってドレイン、ソース間を流れる電
流が決定すれにトランジスタ5のゲート、ソース間電圧
が決定される。従ってカスコード段入力信号の差動信号
電圧が十分小さい場合はトランジスタ5.6のソース電
位はt’tぼ等しく。
同じバイアス条件が得られる。ところがカスコード段出
力段の電圧増幅率は合わせて40dB程度であるため、
出力電圧を数ボルト変化させる場合、トランジスタ5.
6′のゲート、ソース間バイアス電圧は数10ミリボル
ト程度の差しかなく十分忙小さい、このため上記の条件
は満たされトランジスタ5,6のバイアスは等しい。
カスコード段出力電圧の同相成分電圧が上昇するとトラ
ンジスタ5,6のゲートバイアス電圧が上昇し、カスコ
ード段出力電圧を下げるdK負4Rがかかつて騒るため
、al能的には従来の例と同じく回路自体で決定される
安定点が存在する。しかもこの負#途はトランジスタ5
の自己バイアス回路の速度で動作するため非常に高速で
あ九従来例に見られる不要な極、零点の問題は起こらな
い。またバイアス点はトランジスタ5,6,7.Bのサ
イズ及び電流@12.13の電流値で設定できる走め、
従来例に比べて設計が極めて容易である。
〔発明の効果) 本発明によれば、カスコード段を安定に動作させる為の
複雑な負帰還型バイアス回路が不要にな飢回路構成が簡
単になるばかシでなく、不要な極、零点の問題が屏決さ
れ、差動増幅回路の設計が容易になるという効果がある
【図面の簡単な説明】
第1図は従来の差動増幅回路の構成図、第2図は本発明
に係る差動増幅回路の一実施例を示す回路構成図である
。 1〜10・・・絶縁ゲート型電界効果トランジスタ。 11〜13・・・バイアス電流源、24.25・・・カ
スコード段出力。

Claims (1)

  1. 【特許請求の範囲】 1、そのドレインにおのおのの負荷が接続された一対の
    入力差動トランジスタから成る差動入力段と、該差動入
    力段の差動出力をそのソース入力信号としかつその出力
    の一つがそのゲートバイアス電圧として与えられた一対
    のトランジスタより成るカスコード段とを備えたことを
    特徴とする差動増幅回路。 2、前記負荷をカレントミラーを構成するアクティブ負
    荷トランジスタで構成したことを特徴とする特許請求範
    囲第1項記載の差動増幅回路。 3、前記各トランジスタを絶縁ゲート型電界効果トラン
    ジスタで構成したことを特徴とする特許請求の範囲第2
    項記載の差動増幅回路。
JP59251849A 1984-11-30 1984-11-30 差動増幅回路 Granted JPS61131606A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59251849A JPS61131606A (ja) 1984-11-30 1984-11-30 差動増幅回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59251849A JPS61131606A (ja) 1984-11-30 1984-11-30 差動増幅回路

Publications (2)

Publication Number Publication Date
JPS61131606A true JPS61131606A (ja) 1986-06-19
JPH051649B2 JPH051649B2 (ja) 1993-01-08

Family

ID=17228832

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59251849A Granted JPS61131606A (ja) 1984-11-30 1984-11-30 差動増幅回路

Country Status (1)

Country Link
JP (1) JPS61131606A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS632193A (ja) * 1986-06-20 1988-01-07 Mitsubishi Electric Corp センスアンプ回路
JPH01157608A (ja) * 1987-09-14 1989-06-20 Linear Technol Inc 演算増幅器に使用する入力段および出力段
JPH02280406A (ja) * 1989-03-17 1990-11-16 Telefunken Electronic Gmbh 電流差を形成するための回路

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5862625B2 (ja) 2013-08-20 2016-02-16 コニカミノルタ株式会社 画像形成装置および画像ノイズ予測方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS632193A (ja) * 1986-06-20 1988-01-07 Mitsubishi Electric Corp センスアンプ回路
JPH01157608A (ja) * 1987-09-14 1989-06-20 Linear Technol Inc 演算増幅器に使用する入力段および出力段
JPH02280406A (ja) * 1989-03-17 1990-11-16 Telefunken Electronic Gmbh 電流差を形成するための回路

Also Published As

Publication number Publication date
JPH051649B2 (ja) 1993-01-08

Similar Documents

Publication Publication Date Title
US4333058A (en) Operational amplifier employing complementary field-effect transistors
JP3158759B2 (ja) 同相モード安定性が強化された差動増幅器
KR100353295B1 (ko) 동적 보상 증폭기 및 그 방법
US6118340A (en) Low noise differential input, differential output amplifier and method
US4484148A (en) Current source frequency compensation for a CMOS amplifier
US5774019A (en) Low distortion differential amplifier circuit
US6005439A (en) Unity gain signal amplifier
US5525930A (en) Frequency compensation circuit for stabilizing a differential amplifier with cross-coupled transistors
JPH02206210A (ja) コモンベース方式のソース駆動式差動増幅器
US7098736B2 (en) Amplifier circuit
US6788143B1 (en) Cascode stage for an operational amplifier
US6545502B1 (en) High frequency MOS fixed and variable gain amplifiers
US6249153B1 (en) High slew rate input differential pair with common mode input to ground
EP1376860A1 (en) Asymmetrical differential amplifier
JP3081210B2 (ja) 線形利得増幅回路
JPS61131606A (ja) 差動増幅回路
JPS6021605A (ja) 正帰還を利用するcmos高利得増幅器
JPS6096005A (ja) ダイエリアを効率的に用いたノイズのないカスコード回路
JP3053809B1 (ja) 線形増幅回路
TW571511B (en) Amplifier with compensated driving
US20020005757A1 (en) Fully differential operational amplifier of the folded cascode type
JP2696986B2 (ja) 低周波増幅器
US7312658B2 (en) Differential amplifier with two outputs and a single input of improved linearity
JPS59200510A (ja) 低消費電力増巾器
US11025213B2 (en) Output pole-compensated operational amplifier