JPH02281694A - 配線基板 - Google Patents

配線基板

Info

Publication number
JPH02281694A
JPH02281694A JP1102446A JP10244689A JPH02281694A JP H02281694 A JPH02281694 A JP H02281694A JP 1102446 A JP1102446 A JP 1102446A JP 10244689 A JP10244689 A JP 10244689A JP H02281694 A JPH02281694 A JP H02281694A
Authority
JP
Japan
Prior art keywords
viahole
dielectric
conductor
capacitor
dielectric constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1102446A
Other languages
English (en)
Inventor
Kazumasa Oya
和政 大家
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1102446A priority Critical patent/JPH02281694A/ja
Publication of JPH02281694A publication Critical patent/JPH02281694A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Parts Printed On Printed Circuit Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はコンデンサを内部に一体形成した配線基板に関
し、特にバイアホール部のコンデンサを貫通する配線用
導体とその周囲の構造とに関する。
〔従来の技術〕
従来、この種の配線基板は第3図に示す様に、コンデン
サ層誘電体31の両面にコンデンサ電極導体32を形成
したコンデンサを配線層誘電体34で挟み、その表面に
配線導体35aと35bを形成し1両配線導体35aと
35b間をコンデンサ層の誘電体31とその上の配線層
誘電体34とを貫通して形成したバイアホール36内に
設けた導体37によって接続した構成を有していた。
〔発明が解決しようとする課題〕
上述した従来のバイアホールは導体37の貫通する誘電
体の誘電率が高い場合、他の導体との間の浮遊容量が増
大するという欠点がある。さらにバイアホール部分は浮
彫容量の増大によって特性インピーダンスが高くなりバ
イアホール部分において配線とのインピーダンスの不整
合が起こるという欠点がある。
〔課題を解決するための手段〕
本発明は、高誘電率のシート状誘電体とこの両面に形成
した電極とから成るコンデンサ(以下コンデンサ層と呼
ぶ)を内部に一体形成した配線基板において、コンデン
サ層を貫通する第1の導体の周囲にコンデンサ層より低
誘電率の誘電体を有し、この低誘電率の誘電体とコンデ
ンサ層との境界に第1の導体と絶縁された第2の導体を
有することを特徴とする。
〔実施例〕
次に、本発明について図面を参照して説明する。第1図
は、本発明の第1の実施例の縦断面図である。コンデン
サ層誘電体11は、平均粒径1μm、比誘電率1200
0の鉛複合ペロブスカイト系のセラミックス粉末に有機
溶剤とポリビニルブチラールとを加えて混合し、ドクタ
ーブレードにより成膜したのち乾燥した厚さ1.2mm
のセラミックグリーンシートに直径1.9mmの高誘電
率誘電体と低誘電率誘電体との境界に位置する導体を設
置するための穴(以下バイアホールガイド穴と呼ぶ)1
3をパンチングにより形成した後、500℃にて10時
間バインダ除去を行った後、900°Cで3時間焼成し
たものである。コンデンサ電極導体12はコンデンサ層
誘電体11に無電界銅メツキと電解銅メツキとにより形
成した厚さ10μmの銅メツキ被膜にバイアホールガイ
ド穴13の周囲を片面のみ半径2ffiI11、幅0.
5mmにわたりエツチングにより除去することにより形
成した。
配線層誘電体14は、厚さQ、l1mmで比誘電率3.
1のポリイミド樹脂をスピンコータによりコンデンサ電
極導体12の両面にコーティングし、バイアホールのガ
イド穴13に充填した後、200 ’Cにて2時間硬化
させた。さらに無電解銅メツキと電解銅メツキとにより
厚さ10μmの銅被膜を形成し、エツチングすることに
より配線導体15a。
15bを設けた。バイアホール16は直径0.4mmの
超硬合金のドリルにより形成され、その内壁に銅のバイ
アホールメツキからなる導体17を形成して配線基板が
完成した。
表1に従来のバイアホールと本実施例のバイアホールの
特性を示す。
表−1 これから本実施例では浮遊容量、特性インピーダンス共
、従来のものより低下していることがわがる。
第2図は本発明の第2の実施例の縦断面図である。コン
デンサ層誘電体21とコンデンサ電極導体22とバイア
ホールガイド穴23とは第1の実施例と同じである。配
線層誘電体24は厚さ0.6m!lのガラス布エポキシ
板で比誘電率4.7である。
配線導体25a、25bは配線層誘電体24に張り合わ
された厚さ15μmの銅でエツチングにより不要部分が
取り除がれている。コンデンサ層誘電体21と配線層誘
電体24は比誘電率3.0のシリコーン樹脂よりなる接
着層誘電体28により25℃にて30kg/mm2の圧
力で圧着され70’Cで1時間放置され接着される。バ
イアホール26は直径0.4+nmの超硬合金のドリル
により形成され、その内壁に銅のバイアホールメツキか
らなる導体27を形成する。
表2に従来のバイアホールと本実施例のバイアホールの
特性を示す。
表−2 この実施例の場合も従来例に比べて浮遊容量、特性イン
ピーダンス共に減少している。
なお、上記実施例においては有機材料と無機材料の組み
合わせについてのみ示したが、有機材料、無機材料同士
の組み合わせにおいても有効である。
〔発明の効果〕
以上説明したように、本発明は高誘電率のコンデンサ層
を内部に一体形成した配線基板において、バイアホール
のコンデンサ層を貫通する導体の周囲をコンデンサ層よ
り低誘電率の誘電体で囲み、さらに導体で囲むことによ
りバイアホール部分が同軸線路と同様になるため、特性
インピーダンスの設定ができるので配線の特性インピー
ダンスと整合できる効果がある。さらに誘電率の高いコ
ンデンサ層との間に低誘電率の誘電体を有するためバイ
アホールの浮遊容量が低下できる効果がある。
22.32・・・コンデンサ電極導体、13.23・・
・バイアホールガイド穴、14,24.34・・・配線
層誘電体、15a、15b、25a、25b。
35a、35b−−−配線導体、16,26.36・、
−バイアポール、17,27.37・・・導体、28・
・・接着層誘電体。
代理人 弁理士  内 原  晋
【図面の簡単な説明】
第1図は本発明の第1の実施例の縦断面図、第2図は本
発明の第2の実施例の断面図、第3図は従来例の縦断面
図である。 11.21.31・・・コンデンサ層誘電体、12゜l
ど因

Claims (1)

    【特許請求の範囲】
  1. 高誘電率のシート状誘電体とこのシート状誘電体の両面
    に対向形成した電極とから構成されたコンデンサを内部
    に一体形成した配線基板において、前記コンデンサを厚
    さ方向に貫通する第1の導体の周囲にコンデンサより低
    誘電率の誘電体を有し、前記低誘電率の誘電体と前記コ
    ンデンサとの境界に前記第1の導体と絶縁された第2の
    導体を有することを特徴とする配線基板。
JP1102446A 1989-04-21 1989-04-21 配線基板 Pending JPH02281694A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1102446A JPH02281694A (ja) 1989-04-21 1989-04-21 配線基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1102446A JPH02281694A (ja) 1989-04-21 1989-04-21 配線基板

Publications (1)

Publication Number Publication Date
JPH02281694A true JPH02281694A (ja) 1990-11-19

Family

ID=14327695

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1102446A Pending JPH02281694A (ja) 1989-04-21 1989-04-21 配線基板

Country Status (1)

Country Link
JP (1) JPH02281694A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009064869A (ja) * 2007-09-05 2009-03-26 Toppan Printing Co Ltd 多層配線板及びその製造方法
JP4634665B2 (ja) * 2001-08-20 2011-02-16 富士通株式会社 キャパシタ内蔵回路基板及びその製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4634665B2 (ja) * 2001-08-20 2011-02-16 富士通株式会社 キャパシタ内蔵回路基板及びその製造方法
JP2009064869A (ja) * 2007-09-05 2009-03-26 Toppan Printing Co Ltd 多層配線板及びその製造方法

Similar Documents

Publication Publication Date Title
US4496793A (en) Multi-layer metal core circuit board laminate with a controlled thermal coefficient of expansion
JP3048905B2 (ja) 積層配線基板構造体、及びその製造方法
JP3014310B2 (ja) 積層配線基板の構造と製作方法
US6036798A (en) Process for producing electronic part with laminated substrates
US4522667A (en) Method for making multi-layer metal core circuit board laminate with a controlled thermal coefficient of expansion
JPH1056249A (ja) 埋込み減結合容量を有するプリント回路基板及びその作製方法
US4544577A (en) Process for metallization of dielectric substrate through holes
WO1980002633A1 (en) Hollow multilayer printed wiring board,and method of fabricating same
JPH0923065A (ja) 薄膜多層配線基板及びその製法
JP2014110417A (ja) 基板内蔵用積層セラミック電子部品及びその製造方法、基板内蔵用積層セラミック電子部品を備える印刷回路基板
KR20070048802A (ko) 수동 소자 구조
KR100310569B1 (ko) 다중밀도의세라믹구조물및그의제조방법
JP2002015939A (ja) 積層型電子部品およびその製法
JP5156048B2 (ja) 導電体充填ビアを用いた内蔵キャパシタ
JPH02281694A (ja) 配線基板
GB2080729A (en) A multi-layer metal core circuit board laminate with a controlled thermal coefficient of expansion and method for making same.
JP3911466B2 (ja) 電子部品搭載基板および電子部品搭載構造体
JP4511294B2 (ja) 配線基板
KR102392305B1 (ko) 고주파용 다층 세라믹 기판 및 그의 제조 방법
JP2014192491A (ja) 配線基板
JP7209026B2 (ja) 電気的に機能する回路基板コア材
JPH0265194A (ja) 厚膜素子を有するプリント配線板の製造方法
JP2000133907A (ja) 容量素子付き回路基板
JPH05299792A (ja) 高周波用回路基板
JP2008288225A (ja) コンデンサ、コンデンサの製造方法、コンデンサ内蔵基板、およびコンデンサ内蔵基板の製造方法