JPH02229462A - 積層混成集積回路部品の構造 - Google Patents

積層混成集積回路部品の構造

Info

Publication number
JPH02229462A
JPH02229462A JP1050773A JP5077389A JPH02229462A JP H02229462 A JPH02229462 A JP H02229462A JP 1050773 A JP1050773 A JP 1050773A JP 5077389 A JP5077389 A JP 5077389A JP H02229462 A JPH02229462 A JP H02229462A
Authority
JP
Japan
Prior art keywords
layers
network
integrated circuit
internal wiring
insulating layers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1050773A
Other languages
English (en)
Inventor
Minoru Takatani
稔 高谷
Yoshinori Mochizuki
望月 宜典
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Corp
Original Assignee
TDK Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TDK Corp filed Critical TDK Corp
Priority to JP1050773A priority Critical patent/JPH02229462A/ja
Priority to KR1019900000397A priority patent/KR930010076B1/ko
Publication of JPH02229462A publication Critical patent/JPH02229462A/ja
Priority to US08/009,410 priority patent/US5428885A/en
Pending legal-status Critical Current

Links

Landscapes

  • Coils Or Transformers For Communication (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、内部にコンデンサネットワークまたはインダ
クタネットワークの少なくともいずれかを内蔵した植層
体の表裏面の少なくともいずれかに、配線を施すと共に
、電子部品を搭載し,前記ネットワークおよび配線の端
部な、基板の側面に施した外部端子を通して結線してな
る積層混成集積回路部品の構造に関する. (従来の技術) 第4図は積層体LAとICやトランジスタ等の電子部品
2とからなる従来の積層混成集精回路部品の構造の一例
を示す断面図であり、積層体IAは,厚膜印刷法等によ
り誘電体3と内部電極としての金属膜4とを積層して、
一般的には複数のコンデンサでなるコンデンサネットワ
ーク5を内部に構成し、その両面あるいは図示のように
片面にガラス層6を介して導体層7と抵抗層8とからな
る抵抗回路9を形成する.また,積層体IAの電子部品
搭載面(積層体IAの両面または図示のように片面)に
厚膜印刷法等により配線lOを形成し,積層体IAの側
面に形成した複数個の端子1lと共に焼結することによ
り、積層体IAが製造される。電子部品2は前記配線l
O上に端子l2を半田l3で接続することにより積層体
IA上に搭載される。
WIJS図は従来の積層混成集積回路部品の他の例であ
り、積層体IBとして内部にコンデンサネットワーク5
のみではなく、内部導体l4とフエライトl5との積層
構造により形成されるインダクタネットワークl6をコ
ンデンサネットワーク5に重ねて形成したものである。
このような従来の積層混成集積回路部品においては、電
子部品2、コンデンサネットワーク5、インダクネット
ワークl6および抵抗回路9の相互間の接続は、精層体
側面の端子11あるいは配&ilOを介して行なってい
た. (発明か解決しようとする課題) しかし、近年におけるICの小型化、多機能化の進展に
より、例えば数士ないし百数十本という多数の端子11
を持つ電子部品2を積層体IA、IBに搭載する必要が
生じる場合かあり、その場合は,端子11の数に応じた
配線10の数が必要となる.また、電子部品2の数が複
数となる場合にも、配線lOの本数も非常に多くなる.
従って、積層体IA.IBの表面に高密度の配線パター
ンを形成する必要か生じ、多くの場合、電子部品2の実
装スペースよりも配線パターンの面積が大きくなってし
まい,その配線パターンのために,y!層体IA、IB
のサイズが必要以上に大きくなってしまうという問題点
があった.また、積層体IA,IBの側面に形成する端
子11も、電子部品2,コンデンサネットワーク5,イ
ンダクネットワークl6および抵抗回路9の相互間の接
続に必要となるため、電子部品2の多端子化および搭載
電子部品2の数の増加に伴ない、端子1lの数も非常に
多くなり、端子llどうしの必要間隔を確保することが
困難になるという問題点があった. 本発明は、上記従来技術の問題点に鑑み、積層体搭載電
子部品の多端子化あるいは搭載電子部品の数の増加によ
る製品寸法の大型化および配線パターンの複雑化の問題
を解消しうる積層混成集積回路部品の構造を提供するこ
とを目的とする。
(課題を解決するための手段) 本発明は、上記の目的を達成するため、内部にコンデン
サネットワーク、インダクタネットワークの少なくとも
いずれかを内蔵した積層体の表裏面の少なくともいずれ
かに,配線を施すと共に、電子部品を搭載し,前記ネッ
トワークおよび配線の端部を,基板の側面に施した端子
を通して結線してなる積層混成集積回路部品において,
積層体内に、前記ネットワークに重ねて内部配線部を設
け、該内部配線部は、1層以上の絶縁層と、絶縁層に沿
って形成された平面導体層と、各絶縁層を貫通して異層
の平面導体層間を電気的に接続するスルーホール部とか
らなることを特徴とする.(作用) 積層体のスルーホール部を含む内部配線は、電字部品と
積層体側面の端子間等を電気的に接続し、複数の電子部
品が搭載される場合には、電子部品間の電気的接続も行
なえる.さらに、コンデンサネットワークの各コンデン
サ間、またはインダクタネットワークの各インダクタ間
,あるいはLCネットワークにおけるコンデンサとイン
ダクタ間の端子を介しないスルーホール部による接続、
あるいは抵抗回路の接続も、必要に応じて行なえる. (実施例) 第1図は本発明による積層混成集積回路部品の構造の一
実施例を示す断面図である.第1図において,第4図お
よび第5図と同じ符号は同じ機能を有する部分を示す,
17はコンデンサネットワーク5上に一体に形成された
内部配線部であり、該内部配線部l7は、1層以上(本
実施例においては3層)の絶縁層18と、各絶縁層l8
の面に沿ってそれぞれ形成された平面導体層l9と、絶
縁層l8を貫通して異なる層の平面導体層19.19ど
うしを予め設計されたパターンで接続する導体でなるス
ルーホール部20とからなる一該内部配線部17は、電
子部品2の端子11が半田付けされる積層体ICの表面
の配線lOと、積層体lCの側面の端子11とを接続す
るものである.スルーホール部20および平面導体層l
9の導体としては、Ag,  Ag−Pd, Pd等を
用いる.また、絶縁層l8として、セラミック、フエラ
イトあるいはガラスを用い、これらは、積層体ICと同
様に厚膜印刷法によって形成できる.第2図および第3
図は本発明の他の実施例であり,この実施例は、植層体
lDの表面に複数個の電子部品2を搭載すると共に、表
面側に内部配線部17Aを設け、かつ裏面側にも内部配
線部17Bを設けたもので、表面側の内部配線部17A
は、電子部品2と端子11との接続のみならず、電子部
品2どうしの接続も行なうものである。また、裏面側の
内部配線部17Bは、抵抗回路9の抵抗層7と端子l1
との接続を行なうものである.′A面側に電子部品2を
搭載する場合には、内部配線部17Bは裏面側電子部品
と端子11との接続を行なうように構成され、さらに抵
抗層7ζの接続も併せて合なうようにも構成できる。
本発明は、電子部品2と端子11との接続や電子部品2
どうしの接続のみでなく、コンデンサネットワーク5内
接統やインダクタネットワーク16内接続を行なう場合
にも適用できる。また、電子部品2とコンデンサネット
ワークまたはインダクタネトワークとを、端子11を介
せず、内部配線により直接接続する構成を採用すること
も可能である.また、本発明は、積層体内にインダクタ
ネットワークのみが形成される場合にも適用できる. (発明の効果) 本発明によれば、積層体に電子部品を搭載してなる積層
混成集積回路部品において,スルーホール部により積層
体の厚み方向の内部配線を行なうように構成したので、
電子部品搭載面における配線パターンの数を減少させる
ことができ、配線パターンが簡単となり、また、積層体
の表面あるいは裏面の配線パターンの面積が減少し、積
層体の大型化を防止し、小型化が達成される。また、積
層体側面の端子の数を減少させることも可能となるので
,設計が容易となる。
【図面の簡単な説明】
第1図は本発明による積層混成集積回路部品の一実施例
を示す断面図,第2図は本発明による積層混成集積回路
部品の他の実施例を示す斜視図,第3図はその断面図、
第4図および第5図は従来の積層混成集積回路部品の構
造を示す断面図である。

Claims (1)

    【特許請求の範囲】
  1. 内部にコンデンサネットワーク、インダクタネットワー
    クの少なくともいずれかを内蔵した積層体の表裏面の少
    なくともいずれかに、配線を施すと共に、電子部品を搭
    載し、前記ネットワークおよび配線の端部を、基板の側
    面に施した端子を通して結線してなる積層混成集積回路
    部品において、積層体内に、前記ネットワークに重ねて
    内部配線部を設け、該内部配線部は、1層以上の絶縁層
    と、絶縁層に沿って形成された平面導体層と、絶縁層を
    貫通して異層の平面導体層間を電気的に接続するスルー
    ホール部とからなることを特徴とする積層混成集積回路
    部品の構造。
JP1050773A 1989-01-14 1989-03-02 積層混成集積回路部品の構造 Pending JPH02229462A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP1050773A JPH02229462A (ja) 1989-03-02 1989-03-02 積層混成集積回路部品の構造
KR1019900000397A KR930010076B1 (ko) 1989-01-14 1990-01-13 다층혼성집적회로
US08/009,410 US5428885A (en) 1989-01-14 1993-01-27 Method of making a multilayer hybrid circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1050773A JPH02229462A (ja) 1989-03-02 1989-03-02 積層混成集積回路部品の構造

Publications (1)

Publication Number Publication Date
JPH02229462A true JPH02229462A (ja) 1990-09-12

Family

ID=12868156

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1050773A Pending JPH02229462A (ja) 1989-01-14 1989-03-02 積層混成集積回路部品の構造

Country Status (1)

Country Link
JP (1) JPH02229462A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58118134A (ja) * 1981-12-30 1983-07-14 Matsushita Electric Ind Co Ltd 厚膜集積回路基板
JPS60176296A (ja) * 1984-02-23 1985-09-10 松下電器産業株式会社 グレ−ズ抵抗素子一体型多層基板の製造方法
JPS62196811A (ja) * 1986-02-22 1987-08-31 三菱マテリアル株式会社 コンデンサ内蔵型セラミツク基板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58118134A (ja) * 1981-12-30 1983-07-14 Matsushita Electric Ind Co Ltd 厚膜集積回路基板
JPS60176296A (ja) * 1984-02-23 1985-09-10 松下電器産業株式会社 グレ−ズ抵抗素子一体型多層基板の製造方法
JPS62196811A (ja) * 1986-02-22 1987-08-31 三菱マテリアル株式会社 コンデンサ内蔵型セラミツク基板

Similar Documents

Publication Publication Date Title
KR930010076B1 (ko) 다층혼성집적회로
KR20040043736A (ko) 세라믹 다층기판 및 그 제조방법
US5083237A (en) Electronic parts and electronic device incorporating the same
JP2001155953A (ja) 三次元搭載用多端子積層セラミックコンデンサ
US6597056B1 (en) Laminated chip component and manufacturing method
US6236558B1 (en) Multilayer electronic part
JP2712295B2 (ja) 混成集積回路
EP1605477B1 (en) Multilayer ceramic capacitor for three-dimensional mounting
JPH02229462A (ja) 積層混成集積回路部品の構造
JPH04118987A (ja) チップ部品の実装方法
JP2001155952A (ja) 三次元搭載用三端子積層セラミックコンデンサ
JP2571389B2 (ja) 積層型混成集積回路部品
JPH06124850A (ja) 積層複合電子部品
JPH01102990A (ja) 小形電子部品実装回路
JPH0274099A (ja) 電子部品内蔵多層樹脂基板
JPS6338856B2 (ja)
JPH0533016Y2 (ja)
JPH03252193A (ja) 配線基板
JPS6347248B2 (ja)
KR0121767Y1 (ko) 다층 하이브리드회로
JPH0517905Y2 (ja)
JPH03191592A (ja) 混成集積回路の組立構造
JPH03110768A (ja) 配線パターン接続用チップ
JPH11162782A (ja) 積層型電子部品アレイ
JP2971124B2 (ja) 電子部品