JPH02139610A - 活性着脱方式 - Google Patents

活性着脱方式

Info

Publication number
JPH02139610A
JPH02139610A JP63293191A JP29319188A JPH02139610A JP H02139610 A JPH02139610 A JP H02139610A JP 63293191 A JP63293191 A JP 63293191A JP 29319188 A JP29319188 A JP 29319188A JP H02139610 A JPH02139610 A JP H02139610A
Authority
JP
Japan
Prior art keywords
board
connector
clock
motherboard
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63293191A
Other languages
English (en)
Inventor
Shohei Ikehara
池原 昌平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP63293191A priority Critical patent/JPH02139610A/ja
Priority to US07/434,754 priority patent/US5051606A/en
Priority to EP89311923A priority patent/EP0373773B1/en
Priority to DE68921441T priority patent/DE68921441T2/de
Publication of JPH02139610A publication Critical patent/JPH02139610A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mounting Of Printed Circuit Boards And The Like (AREA)
  • Hardware Redundancy (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 ボードを電源の通電状態のもとで着脱する活性着脱方式
に関し、 ボードに搭載したダイナミック素子に供給するクロック
を停止状態あるいは供給状態に切り換える回路(例えば
ボード交換スイッチ)を設け、低消費電流状態のもとて
ボードを着脱することを目的とし、 クロックをダイナミック素子に供給状態あるいは停止状
態に切り換えるボード交換スイッチ、および着脱用のコ
ネクタを介してマザーボードに接続されるボードを備え
、抜き取り時に上記ボード交換スイッチをクロック停止
状態に切り換えた後、ボードのコネクタをマザーボード
から抜き取り、あるいは装着時にボード交換スイッチを
クロック停止状態に設定した新たなボードのコネクタを
マザーボードに挿入した後、′ボード交換スイッチをク
ロック供給状態に切り換えるように構成する。
〔産業上の利用分野〕
本発明は、ボードを電源の通電状態のもとで着脱する活
性着脱方式に関するものである。近年のコンピュータシ
ステムは、オンライン処理の占める割合が増加しており
、そのためにシステムに対する高信度化の要求が強く、
無停止が要求されている。コンピュータシステムを無停
止にするためには、予備の装置を備える部分で故障が発
生した場合、予備の装置に切り換え、この故障した装置
を通電状態のもとで良品と交換して切り換えた予備の装
置の故障に備える必要がある。
〔従来の技術と発明が解決しようとする課題〕従来、プ
リント板(ボード)を通電状態のまま挿入および抜き取
る手法として、第4図に示すように、挿入時に接地ピン
(GNDピン)がプリント板に接続された後、電源ピン
が接続される。ようにシーケンスを持たせ、プリント板
に搭載されている素子(メモリ素子など)の破壊を防ぐ
ようにしている。この第4図手法は、プリント板に流れ
る電流容量が少なく、1つの電源ピンによって電流容量
が足りる場合には正常に動作する。
しかし、1つの電源ピンによっては電流容量が足りず、
複数の電源ピンを必要とする場合には、プリント板のコ
ネクタをマーザボードに挿入したり、あるいは抜き取っ
たりする際に、どうしても複数の電源ピンに微妙な接触
のずれが発生し、1つのピンに電流が集中してしまい、
ピンを破壊してしまう事態が発生する。このため、大電
流を消費するプリント板を通電状態のままで挿入したり
、あるいは抜き取ったりすることができないという問題
があった。
本発明は、ボードに搭載したダイナミック素子に供給す
るクロックを停止状態あるいは供給状態に切り換える回
路(例えばボード交換スイッチ)を設け、低消費電流状
態のもとてボードを着脱することを目的としている。
〔課題を解決する手段〕
第1図を参照して課題を解決する手段を説明する。
第1図において、ボード1は、クロックの供給/停止を
設定するボード交換スイッチ2、このボード交換スイッ
チ2の設定に対応してダイナミック素子3にクロックの
供給/停止を行うクロック分配回路3、CMO3などの
ダイナミック素子4、およびコネクタ5などを搭載した
ものである。
マザーボード6は、ボードlに電源を供給したり、各種
信号を授受したりするものである。
〔作用〕
本発明は、第1図に示すように、ボード1の抜き取り時
に、ボード交換スイッチ2をオンに設定してクロック停
止状態にし、低消費電流状態のもとで、当該ボードlの
コネクタ5をマザーボード6から抜き取るようにしてい
る。また、ボード1の挿入時に、ボード交換スイッチ2
をオンに設定した新しいボード1のコネクタ5をマザー
ボード6に挿入した後、当該ボード交換スイッチ2をオ
フに設定してクロック供給状態にし、動作状態にするよ
うにしている。また、第3図に示すように、リモートに
よって、ボード1の抜き取り時、あるいはボード1の挿
入時にクロック停止状態にするようにしている。
従って、ボードlの挿入時および抜き取り時にボード交
換スイッチ2 (あるいはリモートによって)低消費電
流状態に設定した状態のもとで、コネクタ5をマザーボ
ード6に挿入したり、あるいはコネクタ5をマザーボー
ド6から抜き取ることにより、コネクタ5の接地端子あ
るいは電源端子のいずれかに過大電流が流れることなく
、ボード1を通電状態のままで安゛全かつ確実に着脱す
ることが可能となる。
〔実施例〕
次に、第1図から第3図を用いて本発明の1実施例の構
成および動作を順次詳細に説明する。
第1図において、ボード1は、ダイナミック素子4にク
ロックを供給/停止の設定をするボード交換スイッチ2
、このボード交換スイッチ2の設定に対応してクロック
をダイナミック素子4に供給/停止するクロック分配回
路3.0MO3,Bi−0MO3などの非動作時に消費
電流が小さくな1ダイナミツク素子4、およびマザーボ
ード6との間の接続を行うコネクタ5などから構成され
ている。
クロック分配回路3は、ナントゲート3−1およびバッ
ファゲート3−2から構成され、コネクタ5から取り込
んだクロックを、ボード交換スイッチ2のクロックの供
給/停止の設定に対応して複数のダイナミック素子4に
分配して供給したり、あるいは供給を停止したりするも
のである。このクロックの供給されたダイナミック素子
4は、クロックに同期して動作を行う。この動作時には
、ボード1のコネクタ5の1端子(ピン)で供給し得る
電流容量を超えているため、複数の電源端子および接地
端子によって電流を供給するようにしている。
コネクタ5は、マザーボード6から複数の電源端子およ
び接地端子を経由して大電流をボードlに供給したり、
マザーボード6との間で各種信号の授受を行うものであ
る。
マザーボード6は、通電状態のもとで、ボード1のコネ
クタ5を挿入したり、あるいは抜き取ったりすることが
可能なように構成したものである。
このマザーボード6の接地ピンを長く、電源および各種
信号のピンを短(して、挿入時に接地ピンがボード1の
コネクタ5の端子に接続された後、電源ピンがボード1
のコネクタ5の端子に接続するように構成しである。
次に、第2図を用いて第1図構成の動作を説明する。
第2図おいて、■は、正常動作する。これは、第1図ボ
ードlのコネクタ5がマザーボード6に挿入されて正常
に動作していることを意味している。
■は、故障する。これは、第1図ボード1に故障(部品
の破損など)が発生して正常に動作しな(なったことを
意味している。
■は、診断する。これは、故障が第1図ボード1に発生
してことをSVP (サービスプロセッサ)によって診
断して見つけ出すことを意味している。
■は、ボード交換スイッチ2をオンにする。
■は、ボード1内のクロック停止−電流減となる。これ
ば、■でボード交換スイツイ2をオンに設定したことに
より、第1図クロック分配回路3がクロックをダイナミ
ック素子4に供給することを停止したため、コネクタ5
の電源端子および接地端子によって供給する電流容量が
1端子(ピン)の許容電流以下に減少することを意味し
ている。
■は、ボード1を抜(。これは、■によってコネクタ5
を介して供給される電流が当該コネクタ5の1端子の許
容電流値以下に減少したので、ボード1のコネクタ5を
マザーボード6から抜き取ることを意味している。
■は、新しいボードlのボード交換スイッチ2をオンに
設定する。
■は、新しいボード1を挿入する。これは、新しいボー
ド1のコネクタ5をマザーボード6に挿入することを意
味している。
■は、新ボードlのボード交換スイッチ2をオフに設定
する。これにより、クロック分配回路3がクロックをダ
イナミック素子4に供給開始する。
[相]は、SvPで起動する。これは、SVPがクロッ
クが供給されたダイナミック素子4の持つボード1の起
動を行う(初期化などして起動する)ことを意味してい
る。
以上の処理によって、ボード交換スイッチ2をオンに設
定して低消費電流状態にし、通電状態のままでボード1
を抜き取ったり、新しいボードIを挿入したりすること
が可能となる。
次に、第3図を用いて、SvPによるクロックの供給/
停止回路例を説明する。
第3図において、SvPがクロック抑止信号“Hレベル
”をナントゲート7に入力した場合、あるいはボード1
のコネクタ5をマザーボード6から抜き取ってプルアッ
プ抵抗R3によってHしベルをナントゲート7に入力し
た場合、Lレベルの信号をクロック分配回路3を構成す
るナントゲート3−1に入力し、クロックをダイナミッ
ク素子4に供給することを停止する。これにより、低消
費電流状態に設定されるので、ボード1のコネクタ5を
マザーボード6から抜き取ったり、あるいは新しいボー
ド1のコネクタ5をマザーボード6に挿入することが可
能となる。一方、SvPがクロック抑止信号“Lレベル
”をナントゲート7に入力した場合、Hレベルの信号を
クロック分配回路3を構成するナントゲート3−1に入
力し、クロックをダイナミック素子4に供給して、正常
動作させることが可能となる。
以上のように、SvPからリモートにより、ボード1を
低消費電流状態に設定して着脱したり、あるいは動作状
態に切り換えたりすることが可能となる。
〔発明の効果〕
以上説明したように、本発明によれば、ボード1の挿入
時および抜き取り時にボード交換スイッチ2あるいはリ
モートによって低消費電流状態に設定した状態のもとで
、コネクタ5をマザーボード6に挿入したり、あるいは
コネクタ5をマザーボード6から抜き取る構成を採用し
ているため、ボード1のコネクタ5のいずれかの端子に
過大電流を流すことなく、通電状態のままで安全かつ確
実に当該ボード1を着脱することができる。
【図面の簡単な説明】
第1図は本発明の1実施例構成図、第2図は本発明の動
作説明図、第3図は本発明に係わるSVPによるクロッ
ク供給/停止回路例、第4図は従来技術の説明図を示す
。 図中、1はボード、2はボード交換スイッチ、3はクロ
ック分配回路、4はダイナミック素子、5はコネクタ、
6はマザーボードを表す。

Claims (1)

  1. 【特許請求の範囲】  ボードを電源の通電状態のもとで着脱する活性着脱方
    式において、 クロックをダイナミック素子(4)に供給状態あるいは
    停止状態に切り換えるボード交換スイッチ(2)、およ
    び着脱用のコネクタ(5)を介してマザーボード(6)
    に接続されるボード(1)を備え、 抜き取り時に上記ボード交換スイッチ(2)をクロック
    停止状態に切り換えた後、ボード(1)のコネクタ(5
    )をマザーボード(6)から抜き取り、あるいは装着時
    にボード交換スイッチ(2)をクロック停止状態に設定
    した新たなボード(1)のコネクタ(5)をマザーボー
    ド(6)に挿入した後、ボード交換スイッチ(2)をク
    ロック供給状態に切り換えるように構成したことを特徴
    とする活性着脱方式。
JP63293191A 1988-11-19 1988-11-19 活性着脱方式 Pending JPH02139610A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP63293191A JPH02139610A (ja) 1988-11-19 1988-11-19 活性着脱方式
US07/434,754 US5051606A (en) 1988-11-19 1989-11-13 Method of connecting and disconnecting a board in a hot state
EP89311923A EP0373773B1 (en) 1988-11-19 1989-11-17 Disengaging electrical circuit boards from power-supply units
DE68921441T DE68921441T2 (de) 1988-11-19 1989-11-17 Abtrennung von elektrischen Schaltungskarten von Stromversorgungseinheiten.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63293191A JPH02139610A (ja) 1988-11-19 1988-11-19 活性着脱方式

Publications (1)

Publication Number Publication Date
JPH02139610A true JPH02139610A (ja) 1990-05-29

Family

ID=17791599

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63293191A Pending JPH02139610A (ja) 1988-11-19 1988-11-19 活性着脱方式

Country Status (4)

Country Link
US (1) US5051606A (ja)
EP (1) EP0373773B1 (ja)
JP (1) JPH02139610A (ja)
DE (1) DE68921441T2 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06132680A (ja) * 1992-10-19 1994-05-13 Nec Corp プロテクト状態解除機構
JPH06161606A (ja) * 1992-11-27 1994-06-10 Mitsubishi Electric Corp 活線挿抜方式
US6259251B1 (en) 1998-10-15 2001-07-10 Ge Yokogawa Medical Systems, Limited RF coil and magnetic resonance imaging method and apparatus
US7565220B2 (en) 2006-09-28 2009-07-21 Lam Research Corporation Targeted data collection architecture
US7672747B2 (en) 2000-03-30 2010-03-02 Lam Research Corporation Recipe-and-component control module and methods thereof
US7814046B2 (en) 2006-09-29 2010-10-12 Lam Research Corporation Dynamic component-tracking system and methods therefor

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2546048B2 (ja) * 1990-08-31 1996-10-23 富士通株式会社 クロック分配方式
JP2752247B2 (ja) * 1990-11-29 1998-05-18 富士通株式会社 情報記憶装置
US5583998A (en) * 1991-12-20 1996-12-10 Bull Hn Information Systems Inc. Method and apparatus for increasing the speed of data exchange among the subsystems of a data processing system
JPH0821015B2 (ja) * 1992-01-20 1996-03-04 インターナショナル・ビジネス・マシーンズ・コーポレイション コンピュータならびにそのシステム再構成化装置および方法
US5575686A (en) * 1993-04-14 1996-11-19 Burndy Corporation Stacked printed circuit boards connected in series
US6185723B1 (en) * 1996-11-27 2001-02-06 International Business Machines Corporation Method for performing timing analysis of a clock-shaping circuit
US6014510A (en) * 1996-11-27 2000-01-11 International Business Machines Corporation Method for performing timing analysis of a clock circuit
US6141711A (en) * 1996-12-19 2000-10-31 National Semiconductor Corporation Method and apparatus to enable insertion/ejection of a device in a computer system while maintaining operation of the computer system and application software
US7047338B1 (en) * 2000-07-18 2006-05-16 Igt Configurable hot-swap communication
US7441062B2 (en) * 2004-04-27 2008-10-21 Apple Inc. Connector interface system for enabling data communication with a multi-communication device
US7529870B1 (en) 2004-04-27 2009-05-05 Apple Inc. Communication between an accessory and a media player with multiple lingoes
US7529872B1 (en) 2004-04-27 2009-05-05 Apple Inc. Communication between an accessory and a media player using a protocol with multiple lingoes
US7526588B1 (en) 2004-04-27 2009-04-28 Apple Inc. Communication between an accessory and a media player using a protocol with multiple lingoes
US7673083B2 (en) * 2004-04-27 2010-03-02 Apple Inc. Method and system for controlling video selection and playback in a portable media player
US8117651B2 (en) 2004-04-27 2012-02-14 Apple Inc. Method and system for authenticating an accessory
US7895378B2 (en) 2004-04-27 2011-02-22 Apple Inc. Method and system for allowing a media player to transfer digital audio to an accessory
US7441058B1 (en) 2006-09-11 2008-10-21 Apple Inc. Method and system for controlling an accessory having a tuner
US7457904B2 (en) * 2004-12-16 2008-11-25 Hewlett-Packard Development Company, L.P. Methods and systems for a reference clock
US7823214B2 (en) 2005-01-07 2010-10-26 Apple Inc. Accessory authentication for electronic devices
US8006019B2 (en) * 2006-05-22 2011-08-23 Apple, Inc. Method and system for transferring stored data between a media player and an accessory
US7415563B1 (en) 2006-06-27 2008-08-19 Apple Inc. Method and system for allowing a media player to determine if it supports the capabilities of an accessory
US7558894B1 (en) 2006-09-11 2009-07-07 Apple Inc. Method and system for controlling power provided to an accessory
CN101145800B (zh) * 2007-10-19 2011-03-02 中兴通讯股份有限公司 一种提高时钟板可靠切换的方法和装置
US8208853B2 (en) 2008-09-08 2012-06-26 Apple Inc. Accessory device authentication
US8238811B2 (en) 2008-09-08 2012-08-07 Apple Inc. Cross-transport authentication
CN110597670A (zh) * 2019-08-13 2019-12-20 深圳震有科技股份有限公司 单板在位检测处理方法及装置、设备、介质

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5395521A (en) * 1977-02-02 1978-08-21 Hitachi Ltd Printed circuit board capable for live line connection and removal
US4510553A (en) * 1983-01-24 1985-04-09 Burroughs Corporation Electromechanical assembly for aligning, discharging, and sequentially engaging conductors of a P.C. board with a backplane
EP0241905A3 (en) * 1986-04-14 1990-04-25 Siemens Nixdorf Informationssysteme Aktiengesellschaft Circuit board for on-line insertion in computer system
US4835737A (en) * 1986-07-21 1989-05-30 American Telephone And Telegraph Company, At&T Bell Laboratories Method and apparatus for controlled removal and insertion of circuit modules

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06132680A (ja) * 1992-10-19 1994-05-13 Nec Corp プロテクト状態解除機構
JPH06161606A (ja) * 1992-11-27 1994-06-10 Mitsubishi Electric Corp 活線挿抜方式
US6259251B1 (en) 1998-10-15 2001-07-10 Ge Yokogawa Medical Systems, Limited RF coil and magnetic resonance imaging method and apparatus
US7672747B2 (en) 2000-03-30 2010-03-02 Lam Research Corporation Recipe-and-component control module and methods thereof
US7565220B2 (en) 2006-09-28 2009-07-21 Lam Research Corporation Targeted data collection architecture
US7814046B2 (en) 2006-09-29 2010-10-12 Lam Research Corporation Dynamic component-tracking system and methods therefor
US8010483B2 (en) 2006-09-29 2011-08-30 Lam Research Corporation Component-tracking system and methods therefor
US8295963B2 (en) 2007-03-29 2012-10-23 Lam Research Corporation Methods for performing data management for a recipe-and-component control module

Also Published As

Publication number Publication date
US5051606A (en) 1991-09-24
DE68921441T2 (de) 1995-06-29
DE68921441D1 (de) 1995-04-06
EP0373773B1 (en) 1995-03-01
EP0373773A1 (en) 1990-06-20

Similar Documents

Publication Publication Date Title
JPH02139610A (ja) 活性着脱方式
USRE39855E1 (en) Power management strategy to support hot swapping of system blades during run time
KR100373994B1 (ko) 컴퓨터 시스템의 보수 방법과 컴퓨터 시스템의 전력 서브 시스템
US5656869A (en) Method and apparatus to maintain power using a fault-tolerant power supply and a temporary external power supply
US6718416B1 (en) Method and apparatus for removing and installing a computer system bus agent without powering down the computer system
JPH07253834A (ja) モジュール挿抜制御装置
JP2566284B2 (ja) プリント回路板
JP3269291B2 (ja) 活線挿抜方式
EP1176514A1 (en) Hot swap processor card and bus
KR0182687B1 (ko) 보드탈장에 의한 이중화 제어장치
JPH0752377B2 (ja) 電子回路基板
US20200233476A1 (en) Computer system and system board
JPH05197448A (ja) 無停止型コンピュータのマザーボード
JP3022860B1 (ja) 電子装置及びその活線挿抜制御方法
JPH01112415A (ja) オンラインリペア方式
KR100241761B1 (ko) 전전자 교환기의 이중화 제어장치
KR950004201B1 (ko) 고장방지 시스템의 시스템 안전장치 및 그 방법
CN113886307A (zh) Bmc模块、服务器主板、bmc模块的热维护方法及***
JPH07182074A (ja) ホットスタンバイ式デュプレックスシステムの活線挿抜装置
JPH03159344A (ja) 回線制御部の活栓挿抜方式
JPH05204507A (ja) 活線挿抜制御方式
JPS5931240B2 (ja) オンラインで着脱可能な電子回路基板
KR100329980B1 (ko) 모듈의분리및설치장치와모듈구조컴퓨터시스템
JPH04268606A (ja) プログラマブルコントローラ
JPH04107614A (ja) 活線挿抜保護方式