JPH01185849A - Semiconductor laser output control circuit for optical information recording device - Google Patents

Semiconductor laser output control circuit for optical information recording device

Info

Publication number
JPH01185849A
JPH01185849A JP63010179A JP1017988A JPH01185849A JP H01185849 A JPH01185849 A JP H01185849A JP 63010179 A JP63010179 A JP 63010179A JP 1017988 A JP1017988 A JP 1017988A JP H01185849 A JPH01185849 A JP H01185849A
Authority
JP
Japan
Prior art keywords
output
circuit
control signal
semiconductor laser
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63010179A
Other languages
Japanese (ja)
Inventor
Mikiyoshi Suzuki
幹芳 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP63010179A priority Critical patent/JPH01185849A/en
Publication of JPH01185849A publication Critical patent/JPH01185849A/en
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Lasers (AREA)
  • Optical Head (AREA)

Abstract

PURPOSE:To set the output power of a semiconductor laser prior to a recording or erasing action and to output a stable recording power or erasing power free of the influence of environmental temperature by generating a second control signal by comparing an output from a beam detection circuit and a reference value stored in a memory means. CONSTITUTION:A control means 20 compares the reference value stored in its own memory means with an output signal from an amplifier 14, and controls a reference value generation circuit 13, and a first and a second control signal generation circuits 16, 18 based on the result of said comparison. And prior to a recording and/or erasing action by an optical information recording device, an output from the semiconductor laser 21 is set in a target value for the recording and/or erasing of information. Thus the elimination of offset of the circuit and the adjustment of the output power of the semiconductor laser 21 are achieved preceding to a recording/erasing action, therefore, the difference between a semiconductor laser output in action and that at the time of adjusting can be eliminated.

Description

【発明の詳細な説明】 (技術分野) 光デイスク装置等の光学的情報記録再生装置の半導体レ
ーザ出力制御回路に関する。
DETAILED DESCRIPTION OF THE INVENTION (Technical Field) The present invention relates to a semiconductor laser output control circuit for an optical information recording/reproducing device such as an optical disk device.

(従来技術) 光デイスク装置等の光学的情報記録再生装置において記
録、再生、消去用光源として用いられる半導体レーザの
出力を制御する回路としては第19図に示すようなもの
がある。この回路では光検出回路2は半導体レーザ1か
ら後方に射出された光の強さを検出してその平均値を電
圧Vpdとして出力する。光学的情報記録再生装置が記
録媒体から情報を再生する再生時にはこの電圧Vpdが
比較器3にて切り換え信号により基準電源4の基準電圧
V ref lと比較され、その出力で直流バイアス電
流回路6から電流加算回路7を通して半導体レーザ1へ
出力される直流バイアス電流Ibが制御されることによ
って半導体レーザ1の出力が再生パワーに制御される。
(Prior Art) A circuit as shown in FIG. 19 is known as a circuit for controlling the output of a semiconductor laser used as a light source for recording, reproducing, and erasing in an optical information recording/reproducing device such as an optical disk device. In this circuit, the photodetector circuit 2 detects the intensity of light emitted backward from the semiconductor laser 1 and outputs the average value as a voltage Vpd. When the optical information recording and reproducing device reproduces information from a recording medium, this voltage Vpd is compared with the reference voltage V ref l of the reference power source 4 by a switching signal in the comparator 3, and the output is output from the DC bias current circuit 6. By controlling the DC bias current Ib output to the semiconductor laser 1 through the current adding circuit 7, the output of the semiconductor laser 1 is controlled to the reproduction power.

光学的情報記録再生装置が記録媒体上の情報を消去する
消去時には光検出回路2の出力電圧Vpdは比較器3に
て切り換え信号により基準電源5の基準電圧Vraf2
と比較され、その出力でパルス電流回路8がモードコン
トロール信号により電流加算回路7を通して半導体レー
ザ1へ出力する一定電流Ipcが制御されることによっ
て半導体レーザ1の出力が消去パワーに制御される。光
学的情報記録再生装置が記録媒体に情報を記録する記録
時にはパルス電流回路8はモードコントロール信号によ
り変調信号で変調したパルス電流工ρを電流加算回路7
を通して半導体レーザ1へ出力し、このパルス電流Ip
は基準電源9の基準電圧Vref3によって必要な記録
パワーに対応した値に決定される。記録時には光検出回
路2の出力電圧Vpdが再生時より大きくなるため、基
準電源4の基1!!電圧V ref 1も再生時より大
きくされて直流バイアス電流Ibが再生時と同等になる
When the optical information recording/reproducing device erases information on a recording medium, the output voltage Vpd of the photodetector circuit 2 is changed to the reference voltage Vraf2 of the reference power source 5 by a switching signal in the comparator 3.
The pulse current circuit 8 outputs a constant current Ipc to the semiconductor laser 1 through the current addition circuit 7 using the mode control signal, and the output of the semiconductor laser 1 is controlled to erase power. When the optical information recording/reproducing device records information on a recording medium, the pulse current circuit 8 uses the mode control signal to convert the pulse current ρ modulated by the modulation signal into the current addition circuit 7.
This pulse current Ip is output to the semiconductor laser 1 through
is determined by the reference voltage Vref3 of the reference power source 9 to a value corresponding to the required recording power. During recording, the output voltage Vpd of the photodetector circuit 2 is higher than during reproduction, so the base 1! of the reference power source 4! ! The voltage V ref 1 is also made larger than during reproduction, and the DC bias current Ib becomes equal to that during reproduction.

しかしこの光学的情報記録装置の半導体レーザ出力制御
回路では再生時に直流バイアス電流回路6からの直流バ
イアス電流Ibを光検出回路2の出力信号の負帰還で制
御し、記録時にパルス電流回路8からのパルス電流IP
を基準電源9の基準電圧Vref3のみによって決定す
るので、記録パワーの調整は半導体レーザパワー測定器
などを用いて半導体レーザ1の出力パワーを実測しなが
ら基準電源9の基準電圧Vref3を調整しなくてはな
らない。しかも調整時の半導体レーザ1の周囲温度と動
作時の半導体レーザ1の周囲温度が違うことにより半導
体レーザ1の出力を調整しても動作時には半導体レーザ
1の出力が変化していて再び調整が必要となり、調整が
複雑になる。また光学的情報記録再生装置において異な
る記録パワー、再生パワーを必要とする複数種類の記録
媒体が使用される場合には基準電源4,5.9の基準電
圧を切り換えるための回路が必要となり、回路規模が大
きくなり、かつ調整箇所が増えてしまう。更に光検出回
路2の出力電圧は半導体レーザがオフの時もOにならな
いので、光検出回路2はオフセットを除去するための調
整回路を設けて調整しなければならない。
However, in the semiconductor laser output control circuit of this optical information recording device, the DC bias current Ib from the DC bias current circuit 6 is controlled by negative feedback of the output signal of the photodetector circuit 2 during reproduction, and the DC bias current Ib from the pulse current circuit 8 is controlled during recording. Pulse current IP
is determined only by the reference voltage Vref3 of the reference power source 9, so the recording power is adjusted without adjusting the reference voltage Vref3 of the reference power source 9 while actually measuring the output power of the semiconductor laser 1 using a semiconductor laser power measuring device or the like. Must not be. Moreover, because the ambient temperature of the semiconductor laser 1 during adjustment is different from the ambient temperature of the semiconductor laser 1 during operation, even if the output of the semiconductor laser 1 is adjusted, the output of the semiconductor laser 1 changes during operation, and adjustment is required again. This makes adjustment complicated. Furthermore, when multiple types of recording media that require different recording and reproducing powers are used in an optical information recording/reproducing device, a circuit for switching the reference voltages of the reference power supplies 4 and 5.9 is required. The scale becomes larger and the number of adjustment points increases. Furthermore, since the output voltage of the photodetector circuit 2 does not become O even when the semiconductor laser is off, the photodetector circuit 2 must be adjusted by providing an adjustment circuit to remove the offset.

(目 的) 本発明は上記欠点を改善し、簡単な回路構成で調整が容
易であるとともに温度変化による記録パワーのばらつき
を緩和できる光学的情報記録装置の半導体レーザ出力制
御回路を提供することを目的とする。
(Objective) The present invention aims to improve the above-mentioned drawbacks and provide a semiconductor laser output control circuit for an optical information recording device that has a simple circuit configuration, is easy to adjust, and can alleviate variations in recording power due to temperature changes. purpose.

(構 成) 本発明は第1図に示すように光検出回路11と、減算器
12と、出力値が可変可能な基準値発生回路13と、増
幅器14と、直流バイアス電流回路15と、制御信号が
可変可能な第1の制御信号発生回路16と、パルス電流
回路17と、制御信号が可変可能な第2の制御信号発生
回路18と、電流加算回路19と、制御手段20とを備
えている。
(Configuration) As shown in FIG. 1, the present invention comprises a photodetector circuit 11, a subtracter 12, a reference value generation circuit 13 whose output value can be varied, an amplifier 14, a DC bias current circuit 15, and a control circuit. A first control signal generation circuit 16 whose signal can be varied, a pulse current circuit 17, a second control signal generation circuit 18 whose control signal can be varied, a current addition circuit 19, and a control means 20. There is.

光検出回路11は光学的情報記録装置における半導体レ
ーザ21の出力光を検出してその平均値を出力し、減算
器12は光検出回路11の出力信号から所定の値を減算
する。基準値発生回路13は減算器12に所定の値を出
力し、増幅器14は減算器12の出力信号を増幅する。
The photodetector circuit 11 detects the output light of the semiconductor laser 21 in the optical information recording device and outputs the average value thereof, and the subtracter 12 subtracts a predetermined value from the output signal of the photodetector circuit 11. The reference value generation circuit 13 outputs a predetermined value to the subtracter 12, and the amplifier 14 amplifies the output signal of the subtracter 12.

直流バイアス電流回路15は直流バイアス電流を出力し
、第1の制御信号発生回路16は直流バイアス電流回路
15の出力を制御する制御信号を出力し、パルス電流回
路17はパルス電流を出力する。第2の制御信号発生回
路18はパルス電流回路17の出力を制御する制御信号
を出力し、電流加算回路19は直流バイアス電流回路1
5からの直流バイアス電流とパルス電流回路17からの
パルス電流を加算して半導体レーザ21に供給する。制
御手段20は記憶手段を有していて該記憶手段に記憶さ
れた基準値と増幅器14の出力信号を比較してその比較
結果に基づいて基準値発生回路13と第1及び第2の制
御信号発生回路16.18を制御する。
The DC bias current circuit 15 outputs a DC bias current, the first control signal generation circuit 16 outputs a control signal for controlling the output of the DC bias current circuit 15, and the pulse current circuit 17 outputs a pulse current. The second control signal generation circuit 18 outputs a control signal that controls the output of the pulse current circuit 17, and the current addition circuit 19 outputs a control signal that controls the output of the pulse current circuit 17.
The DC bias current from 5 and the pulse current from pulse current circuit 17 are added and supplied to semiconductor laser 21 . The control means 20 has a storage means, compares the reference value stored in the storage means and the output signal of the amplifier 14, and transmits the first and second control signals to the reference value generation circuit 13 based on the comparison result. Controls generation circuits 16 and 18.

そして光学的情報記録装置の記録及び/又は消去動作以
前に、半導体レーザ21の出力を記録及び/又は消去の
目標値にせしめる前記パルス電流のピーク値及び/又は
前記一定電流に対する制御手段20から第2の制御信号
発生回路18への制御信号を、光検出回路11の出力信
号と前記記憶手段に記憶された第1.第2の基準値と比
較することにより求めて前記記憶手段に保持し、これら
の値を前記光学的情報記録装置の記録及び/又は消去動
作に対応して第2の制御信号発生回路18に出力する。
Then, before the recording and/or erasing operation of the optical information recording device, the control means 20 controls the peak value of the pulse current and/or the constant current to make the output of the semiconductor laser 21 reach the target value for recording and/or erasing. The control signal to the second control signal generation circuit 18 is combined with the output signal of the photodetection circuit 11 and the first one stored in the storage means. The values are obtained by comparing with a second reference value and held in the storage means, and these values are output to the second control signal generation circuit 18 in response to recording and/or erasing operations of the optical information recording device. do.

第2図は本発明の一実施例を示す。FIG. 2 shows an embodiment of the invention.

この実施例は光デイスク装置等の光学的情報記録再生装
置において記録、再生、消去用光源として用いられる半
導体レーザの出力を制御する回路であり、その半導体レ
ーザ31から後方へ射出された光の強度を検出してその
平均値Vpを出力する光検出回路32と、この光検出回
路32の出力信号VPから所定の基準値v1を減算する
減算器33と、この減算器33へ出力信号を基準値Vl
として出力するディジタル/アナログ(D/A)変換器
34と、減算器33の出力信号VCmpを所定の増幅度
Aで増幅する増幅器35と、この増幅器35の出力信号
Vaをアナログ/ディジタル(A/D)変換するアナロ
グ/ディジタル(A/D)変換器36と、光学的情報記
録再生装置が記録媒体から情報を再生する再生時に半導
体レーザ31へ供給する直流バイアス電流Ibを出力す
る直流バイアス電流回路38と、この直流バイアス電流
回路38の出力を制御する電圧■2を出力するD/A変
換器39と、光学的情報記録再生装置が記録媒体に情報
を記録する記録時に記録信号によって変調されたパルス
電流IPを半導体レーザ31に供給するパルス電流回路
40と、このパルス電流回路40の出力IPと直流バイ
アス電流回路38からの直流バイアス電流Ibを加算し
て半導体レーザ31へ供給する電流加算回路37と、パ
ルス電流回路40の出力Ipのピーク値を制御する電圧
v3を出力するD/A変換器41と、A/D変換器36
の出力信号ADによりD/A変換器34,39゜41を
制御し且つメモリ43を持つプロセッサ(マイクロコン
ピュータ)42とにより構成されている。ここでパルス
電流回路40は3つのモードを持ち、プロセッサ42か
らのモードコントロール信号によりそのいずれかのモー
ドに切り換えられる。この3つのモードは第1のモード
が変調信号によって変調されたパルス電流rpを出力す
るモードであり、第2のモードが変調信号に関係なく前
記パルス電流IPのピーク値と等しい一定の電流Ipc
を出力するモードであり、第3のモードが電流を出力し
ないモードである。第1のモードは光学的情報記録再生
装置が記録媒体に情報を記録する記録時に使用され、第
2のモードは記録パワー/消去パワ、−のセット時及び
消去時に使用され、第3のモードは光学的情報記録再生
装置が記録媒体から情報を再生する再生時に使用される
This embodiment is a circuit for controlling the output of a semiconductor laser used as a light source for recording, reproduction, and erasing in an optical information recording/reproducing device such as an optical disk device, and the intensity of the light emitted backward from the semiconductor laser 31. a photodetection circuit 32 that detects and outputs the average value Vp; a subtracter 33 that subtracts a predetermined reference value v1 from the output signal VP of this photodetection circuit 32; Vl
An amplifier 35 amplifies the output signal VCmp of the subtracter 33 by a predetermined amplification degree A, and converts the output signal Va of the amplifier 35 into an analog/digital (A/A) D) An analog/digital (A/D) converter 36 for conversion and a DC bias current circuit that outputs a DC bias current Ib to be supplied to the semiconductor laser 31 during reproduction when the optical information recording/reproducing device reproduces information from a recording medium. 38, a D/A converter 39 that outputs a voltage (2) that controls the output of the DC bias current circuit 38, and a D/A converter 39 that outputs a voltage (2) that is modulated by the recording signal when the optical information recording/reproducing device records information on the recording medium. A pulse current circuit 40 that supplies a pulse current IP to the semiconductor laser 31 , and a current addition circuit 37 that adds the output IP of this pulse current circuit 40 and the DC bias current Ib from the DC bias current circuit 38 and supplies the sum to the semiconductor laser 31 . , a D/A converter 41 that outputs a voltage v3 that controls the peak value of the output Ip of the pulse current circuit 40, and an A/D converter 36.
The processor (microcomputer) 42 controls the D/A converters 34, 39, and 41 using the output signal AD of the processor, and has a memory 43. Here, the pulse current circuit 40 has three modes, and can be switched to any one of these modes by a mode control signal from the processor 42. The first mode is a mode in which a pulse current rp modulated by a modulation signal is output, and the second mode is a mode in which a constant current Ipc equal to the peak value of the pulse current IP is output regardless of the modulation signal.
The third mode is a mode in which no current is output. The first mode is used when the optical information recording/reproducing device records information on a recording medium, the second mode is used when setting and erasing the recording power/erasing power, and the third mode is An optical information recording/reproducing device is used during reproduction to reproduce information from a recording medium.

次にこの実施例の動作について説明する。Next, the operation of this embodiment will be explained.

この実施例の動作は記録パワーの設定及び消去パワーの
設定と、再生時の再生パワー制御と、消去時の消去パワ
ー制御と、記録時の記録パワー制御がある。まず第7図
乃至第18図を説明する。
The operations of this embodiment include recording power setting and erasing power setting, reproduction power control during reproduction, erasing power control during erasing, and recording power control during recording. First, FIGS. 7 to 18 will be explained.

第7図乃至第9図は記録パワー設定時における光検出回
路32の出力信号VP、減算器33の出力信号Vcmρ
、D/A変換器34の出力信号v1及び増幅器35の出
力信号Vaの関係を示したものである。記録時のVpの
値をVwとすると、■1はA*(Vw−Vl)がA/D
変換器36の入力電圧の上限値Valimより小さい値
となるような値とし、このときのvlの値をVlwとす
る。第10図乃至第12図は消去パワー設定時及び消去
パワー制御時における光検出回路32の出力信号Vp、
減算器33の出力信号Vamp、 D/A変換器34の
出力信号Vl及び増幅器35の出力信号Vaの関係を示
したものである。消去時のVpの値をVeとすると、■
1はAs(Ve−Vl)がA/D変換器36の入力電圧
の上限値V alimより小さい値となるような値とし
、このときのvlの値をViaとする。第13図乃至第
15図は再生パワー制御時における光検出回路32の出
力信号Vp、 wt算器33の出力信号Vcmp、 D
/A変換器34の出力信号v1及び増幅器35の出力信
号Vaの関係を示したものである。再生時のVpの値を
Vrとすると、増幅器35の増幅率AはA 拳(Vr 
−Vloff)<Vali+mの条件を満足するような
大きさに設定しである。V 1offは後述する。第1
6図乃至第18図は記録パワー制御時における光検出回
路32の出力信号Vp、減算器33の出力信号Vcmp
、D/A変換器34の出力信号v1及び増幅器35の出
力信号Vaの関係を示したものである。
7 to 9 show the output signal VP of the photodetector circuit 32 and the output signal Vcmρ of the subtracter 33 when setting the recording power.
, which shows the relationship between the output signal v1 of the D/A converter 34 and the output signal Va of the amplifier 35. If the value of Vp at the time of recording is Vw, then in 1, A*(Vw-Vl) is A/D.
The value of vl at this time is set to be a value smaller than the upper limit value Valim of the input voltage of the converter 36, and the value of vl at this time is set as Vlw. 10 to 12 show the output signal Vp of the photodetector circuit 32 when setting the erase power and controlling the erase power;
The relationship between the output signal Vamp of the subtracter 33, the output signal Vl of the D/A converter 34, and the output signal Va of the amplifier 35 is shown. If the value of Vp at the time of erasing is Ve, then ■
1 is a value such that As(Ve-Vl) is smaller than the upper limit value Valim of the input voltage of the A/D converter 36, and the value of vl at this time is set as Via. 13 to 15 show the output signal Vp of the photodetector circuit 32 and the output signal Vcmp of the wt calculator 33 during reproduction power control, D
3 shows the relationship between the output signal v1 of the /A converter 34 and the output signal Va of the amplifier 35. If the value of Vp during reproduction is Vr, the amplification factor A of the amplifier 35 is A fist (Vr
-Vloff)<Vali+m. V1off will be described later. 1st
6 to 18 show the output signal Vp of the photodetector circuit 32 and the output signal Vcmp of the subtracter 33 during recording power control.
, which shows the relationship between the output signal v1 of the D/A converter 34 and the output signal Va of the amplifier 35.

記録パワーの設定及び消去パワーの設定はitsオン時
に毎回実施され、このときプロセッサ42は第3図に示
すように最初に出力ポートPI、 P2゜P3から各D
/A変換器34,39.41の出力Vl、V2.V3が
零となるデータを出力し、パルス電流回路40のモード
をモードコントロール信号により前記第2のモードに設
定する。したがってパルス電流回路40は変調信号に関
係なく前記パルス電流IPのピーク値と等しい一定の電
流Ipcを出力するモードとなるが、D/A変換器41
の出力v3が零になることにより出力電流工ρCが零に
なり、また直流バイアス電流回路38はD/A変換器3
9の出力v2が零になることにより出力電流Ibが零に
なる。半導体レーザ31はパルス電流回路40の出力電
流■pと直流バイアス電流回路38の出力電流Ibが電
流加算回路37で加算されて供給されるが、これが零で
あるから出力がオフとなる。しかし光検出回路32はオ
フセットがあり、これが減算器33でD/A変換器34
の出力Vlと比較されてその比較結果が増幅器35で増
幅されてA/D変換器36によりA/D変換されるから
、A/D変換器36の出力ADは零にならない、そこで
プロセッサ42はAD=Oとなるように出力ポートP1
の出力データDAIを増減させ、AD=Oとなったとき
のDAIの値DAIoffをメモリ43に記憶しておく
、このAD=0のときのVlの値をV 1offとする
。次にプロセッサ42はメモリ43に記憶したDAlo
ffと第1の基準値DA1wを加算してその加算値を■
1がVowとなるデータとして出力ポートP1より出力
し、ADの値がA * (Vw −Vlw)に対応する
所定値になるまでポートP3の出力データDA3を増減
し、ADの値が所定値になったときのポートP3の出力
データDA3の値をDA3wとしてメモリ43に記憶す
る0以上のシーケンスにより記録パワーの設定が終了す
る0次にプロセッサ42はポートP3の出力データDA
3の値を0とし、D/A変換器34の出力v1がVia
となるデータDAI=DA1e+DA1off(第2の
基準値)をポートPIより出力する。そしてプロセッサ
42はADの値がA傘(Ve−Vie)に対応する所定
値になるまでポートP3の出力データDA3を変化させ
、ADの値が所定値になったときのポートP3の出力デ
ータDA3の値をDA3eとしてメモリ43に記憶する
。以上のシーケンスにより消去パワーの設定が終了する
The recording power setting and the erasing power setting are performed every time it is turned on, and at this time, the processor 42 first outputs the signals from the output ports PI, P2, P3 to each D as shown in FIG.
/A converters 34, 39.41 outputs Vl, V2. Data that makes V3 zero is output, and the mode of the pulse current circuit 40 is set to the second mode by the mode control signal. Therefore, the pulse current circuit 40 is in a mode in which it outputs a constant current Ipc equal to the peak value of the pulse current IP regardless of the modulation signal, but the D/A converter 41
As the output v3 of the D/A converter 3 becomes zero, the output current ρC becomes zero, and the DC bias current circuit 38
9's output v2 becomes zero, the output current Ib becomes zero. The semiconductor laser 31 is supplied by adding the output current ■p of the pulse current circuit 40 and the output current Ib of the DC bias current circuit 38 in a current addition circuit 37, but since this is zero, the output is turned off. However, the photodetector circuit 32 has an offset, which is offset by the subtracter 33 and the D/A converter 34.
Since the comparison result is amplified by the amplifier 35 and A/D converted by the A/D converter 36, the output AD of the A/D converter 36 does not become zero, so the processor 42 Output port P1 so that AD=O
The output data DAI of is increased or decreased, and the value DAIoff of DAI when AD=O is stored in the memory 43. The value of Vl when AD=0 is set as V1off. Next, the processor 42 uses the DAlo stored in the memory 43.
ff and the first reference value DA1w and the added value is
1 is output from the output port P1 as data that becomes Vow, and the output data DA3 of the port P3 is increased or decreased until the value of AD reaches a predetermined value corresponding to A * (Vw - Vlw), and the value of AD reaches the predetermined value. The value of the output data DA3 of the port P3 when the value becomes DA3w is stored in the memory 43.The setting of the recording power is completed by a sequence of 0 or more.
3 is 0, and the output v1 of the D/A converter 34 is Via
The data DAI=DA1e+DA1off (second reference value) is output from the port PI. Then, the processor 42 changes the output data DA3 of the port P3 until the value of AD reaches a predetermined value corresponding to the A umbrella (Ve-Vie), and when the value of AD reaches the predetermined value, the output data DA3 of the port P3 The value is stored in the memory 43 as DA3e. The above sequence completes the setting of the erase power.

再生時における半導体レーザ31の出力パワー制御はプ
ロセッサ42が第4図に示すように行う。
The output power of the semiconductor laser 31 during reproduction is controlled by the processor 42 as shown in FIG.

すなわちプロセッサ42は前述のメモリ43に記憶した
D A 1offを出力ポートP1より出力し、ADの
値がis、 * (V r −V 1off)に対応す
る値になるようにポートP2の出力データDA2を増減
することによって、再生時の半導体レーザ31の出力パ
ワー制御を行う。このときプロセッサ42はパルス電流
回路40のモードをモードコントロール信号により前記
第3のモードに設定し、パルス電流回路40は電流を出
力しない。
That is, the processor 42 outputs the DA 1off stored in the memory 43 mentioned above from the output port P1, and outputs the output data DA2 of the port P2 so that the value of AD becomes the value corresponding to is, * (V r −V 1off). By increasing or decreasing the output power of the semiconductor laser 31 during reproduction is controlled. At this time, the processor 42 sets the mode of the pulse current circuit 40 to the third mode using the mode control signal, and the pulse current circuit 40 does not output current.

また記録時にはプロセッサ42はパルス電流回路40の
モードをモードコントロール信号により前記第1のモー
ドに設定し、パルス電流回路40は変調信号によって変
調されたパルス電流IPを出力する。このとき第16図
乃至第18図に示すように光検出回路32の出力信号V
pの値がVdとなり、プロセッサ42は第5図に示すよ
うにポートP1よりデータD A1off+ D Al
wを出力し、ポートP2よりDA2rを出力してポート
P3よりDA3vを出力する。そしてプロセッサ42は
Vc■p(=Vd−Vloff)がV r −V 1o
ff Lニー等しくなるようにポートP1の出力データ
DAIを制御することにより半導体レーザ31の記録パ
ワーを制御する。光学的情報記録装置の記録動作が終了
すると、プロセッサ42はポートPlの出力データをD
 A 1offとし、ポートP3の出力データをDA3
wとする。
Further, during recording, the processor 42 sets the mode of the pulse current circuit 40 to the first mode using a mode control signal, and the pulse current circuit 40 outputs a pulse current IP modulated by the modulation signal. At this time, as shown in FIGS. 16 to 18, the output signal V of the photodetection circuit 32 is
The value of p becomes Vd, and the processor 42 outputs data D A1 off + D Al from port P1 as shown in FIG.
w, DA2r is output from port P2, and DA3v is output from port P3. Then, the processor 42 determines that Vcp (=Vd-Vloff) is V r -V 1o
The recording power of the semiconductor laser 31 is controlled by controlling the output data DAI of the port P1 so that it becomes equal to ff L knee. When the recording operation of the optical information recording device is completed, the processor 42 transfers the output data of the port Pl to D.
A is set to 1off, and the output data of port P3 is set to DA3.
Let it be w.

また消去時にはプロセッサ42はパルス電流回路40の
モートをモードコントロール信号により前記第2のモー
ドに設定し、パルス電流回路40は一定電流Ipcを出
力する。そしてプロセッサ42は第6図に示すようにポ
ートPiよりデータDA 1off + D A le
を出力し、ポートP2の出力データをOとしてポートP
3よりDA3%Iを出力する。
Further, during erasing, the processor 42 sets the moat of the pulse current circuit 40 to the second mode using a mode control signal, and the pulse current circuit 40 outputs a constant current Ipc. Then, the processor 42 receives data DA 1off + DA le from port Pi as shown in FIG.
is output, and the output data of port P2 is set to O, and the output data of port P
3 outputs DA3%I.

プロセッサ42はVcBがV e −V 1off ニ
等しくなるようにポートPLの出力データDAIを制御
することにより半導体レーザ31の記録パワーを制御す
る。光学的情報記録装置の消去動作が終了すると、プロ
セッサ42はポー)−PIの出力データをDAloff
とし、ポートP2の出力データをDAlrとしてポート
P3の出力データをOとする。
The processor 42 controls the recording power of the semiconductor laser 31 by controlling the output data DAI of the port PL so that VcB becomes equal to V e −V 1off . When the erasing operation of the optical information recording device is completed, the processor 42 transfers the output data of the PI to DAoff.
Assume that the output data of port P2 is DAlr, and the output data of port P3 is O.

この実施例によれば回路のオフセットの除去、半導体レ
ーザ31の出力パワーの調整を記録、消去動作以前に行
うことができるので、動作時と調整時の半導体レーザ出
力のくいちがいがなくなる。
According to this embodiment, the offset of the circuit can be removed and the output power of the semiconductor laser 31 can be adjusted before the recording and erasing operations, so that there is no discrepancy in the output of the semiconductor laser during operation and adjustment.

また半導体レーザ31の出力パワー設定データを変更す
るだけで半導体レーザ31の出力パワーを変更でき、か
つ半導体レーザ31の出力パワー設定データを記憶手段
に複数持つことで回路変更なしに半導体レーザ31の出
力パワーを複数に制御できる。
Further, the output power of the semiconductor laser 31 can be changed simply by changing the output power setting data of the semiconductor laser 31, and by having a plurality of output power setting data of the semiconductor laser 31 in the storage means, the output power of the semiconductor laser 31 can be changed without changing the circuit. Power can be controlled in multiple ways.

なお、上記実施例では基準値発生回路や制御信号発生回
路としてD/A変換器34,39.41を用いたが、こ
れらは制御手段により出力を可変できる電圧発生回路な
どでもよい。
In the above embodiment, the D/A converters 34, 39, 41 are used as the reference value generating circuit and the control signal generating circuit, but these may be voltage generating circuits whose outputs can be varied by a control means.

(効 果) 以上のように本発明によれば光学的情報記録装置におけ
る半導体レーザの出力光を検出してその平均値を出力す
る光検出回路と、この光検出回路の出力信号から所定の
値を減算する減算器と、この減算器に前記所定の値を出
力し該所定の値が可変可能な基準値発生回路と、前記減
算器の出力信号を増幅する増幅器と、直流バイアス電流
を出力する直流バイアス電流回路と、この直流バイアス
電流回路の出力を制御する制御信号を出力し該制御信号
が可変可能な第1の制御信号発生回路と、パルス電流ま
たは一定電流を出力するパルス電流回路と、このパルス
電流回路の出力を制御する制御信号を出力し該制御信号
が可変可能な第2の制御信号発生回路と、前記直流バイ
アス回路からの直流バイアス電流と前記パルス電流回路
からのパルス電流または一定電流を加算して前記半導体
レーザに供給する電流加算回路と、記憶手段を有し該記
憶手段に記憶された基準値と前記増幅器の出力信号を比
較してその比較結果に基づいて前記基準値発生回路と前
記第1及び第2の制御信号発生回路を制御する制御手段
とを備え、前記光学的情報記録装置の記録及び/又は消
去動作以前に、前記半導体レーザの出力を記録及び/又
は消去の目標値にせしめる前記パルス電流のピーク値及
び/又は前記一定電流に対する前記制御手段から前記第
2の制御信号発生回路への制御信号を、前記光検出回路
の出力信号と前記記憶手段に記憶された第1.第2の基
準値と比較することにより求めて前記記憶手段に保持し
、これらの値を前記光学的情報記録装置の記録及び/又
は消去動作に対応して前記第2の制御信号発生回路に出
力するので、光学的情報記録装置の記録及び/又は消去
動作以前に半導体レーザの出力パワーを設定して周囲温
度に振られることなく安定した記録パワー及び/又は消
去パワーを出力できる。また回路構成が簡単で半導体レ
ーザの出力パワーを回路変更なしに多段階に制御するこ
とができ、回路オフセットも動作前に求めて除去するた
めに光検出回路の誤差がなくなる。
(Effects) As described above, according to the present invention, an optical information recording device includes a photodetection circuit that detects the output light of a semiconductor laser and outputs the average value, and a predetermined value from the output signal of the photodetection circuit. a subtracter for subtracting , a reference value generation circuit that outputs the predetermined value to the subtracter and is variable in the predetermined value, an amplifier that amplifies the output signal of the subtracter, and outputs a DC bias current. a direct current bias current circuit; a first control signal generation circuit that outputs a control signal for controlling the output of the direct current bias current circuit, and the control signal is variable; a pulsed current circuit that outputs a pulsed current or a constant current; a second control signal generation circuit that outputs a control signal for controlling the output of the pulse current circuit and is capable of making the control signal variable; a DC bias current from the DC bias circuit; a current adding circuit that adds current and supplies the semiconductor laser to the semiconductor laser; and a storage means, which compares the output signal of the amplifier with a reference value stored in the storage means and generates the reference value based on the comparison result. circuit and a control means for controlling the first and second control signal generating circuits, the output of the semiconductor laser is used for recording and/or erasing the output of the semiconductor laser before the recording and/or erasing operation of the optical information recording device. A control signal from the control means to the second control signal generation circuit for the peak value of the pulse current and/or the constant current to be set to the target value is stored in the storage means together with the output signal of the photodetection circuit. 1st. Determined by comparison with a second reference value and held in the storage means, and outputs these values to the second control signal generation circuit in response to recording and/or erasing operations of the optical information recording device. Therefore, by setting the output power of the semiconductor laser before the recording and/or erasing operation of the optical information recording device, stable recording power and/or erasing power can be output without being affected by the ambient temperature. In addition, the circuit configuration is simple, and the output power of the semiconductor laser can be controlled in multiple stages without changing the circuit, and the circuit offset is determined and removed before operation, eliminating errors in the photodetection circuit.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の構成を示すブロック図、第2図は本発
明の一実施例を示すブロック図、第3図は同実施例にお
けるプロセッサの記録パワー及び消去パワー設定時の処
理フローを示すフローチャート、第4図は同実施例にお
けるプロセッサの再生時の処理フローを示すフローチャ
ート、第5図は同実施例におけるプロセッサの記録時の
処理フローを示すフローチャート、第6図は同実施例に
おけるプロセッサの消去時の処理フローを示すフローチ
ャート、第7図乃至第9図は上記実施例の記録パワー設
定時の各部信号の関係を示す波形図、第10図乃至第1
2図は上記実施例の消去パワー設定時及び消去パワー制
御時の各部信号の関係を示す波形図、第13図乃至第1
5図は上記実施例の再生パワー制御時の各部信号の関係
を示す波形図、第16図乃至第18図は上記実施例の記
録パワー制御時の各部信号の関係を示す波形図、第19
図は従来回路を示すブロック図である。 11・・・光検出回路、12・・・減算器、13・・・
基準値発生回路、14・・・増幅器、15・・・直流バ
イアス電流回路、16・・・第1の制御信号発生回路、
17・・・パルス電流回路、18・・・第2の制御信号
発生回路、19・・・電流加算回路、20・・・制御手
段、21・・・半導体レーザ。 h D 図 怖7霧     壺ざ史 σ
Fig. 1 is a block diagram showing the configuration of the present invention, Fig. 2 is a block diagram showing an embodiment of the invention, and Fig. 3 shows the processing flow when setting the recording power and erasing power of the processor in the same embodiment. Flowchart, FIG. 4 is a flowchart showing the processing flow of the processor in the same embodiment during reproduction, FIG. 5 is a flowchart showing the processing flow of the processor in the same embodiment during recording, and FIG. 6 is a flowchart showing the processing flow of the processor in the same embodiment. A flowchart showing the processing flow at the time of erasing, FIGS. 7 to 9 are waveform diagrams showing the relationship between signals of each part when setting the recording power in the above embodiment, and FIGS. 10 to 1.
Figure 2 is a waveform diagram showing the relationship between signals of each part when setting the erase power and controlling the erase power in the above embodiment, and Figures 13 to 1
5 is a waveform diagram showing the relationship between signals of each part when controlling the reproduction power of the above embodiment, FIGS. 16 to 18 are waveform diagrams showing the relationship of signals of each part when controlling the recording power of the above embodiment, and FIG.
The figure is a block diagram showing a conventional circuit. 11... Photodetection circuit, 12... Subtractor, 13...
Reference value generation circuit, 14... amplifier, 15... DC bias current circuit, 16... first control signal generation circuit,
17... Pulse current circuit, 18... Second control signal generation circuit, 19... Current addition circuit, 20... Control means, 21... Semiconductor laser. h D Figure scary 7 fog Tsuboza history σ

Claims (1)

【特許請求の範囲】[Claims] 光学的情報記録装置における半導体レーザの出力光を検
出してその平均値を出力する光検出回路と、この光検出
回路の出力信号から所定の値を減算する減算器と、この
減算器に前記所定の値を出力し該所定の値が可変可能な
基準値発生回路と、前記減算器の出力信号を増幅する増
幅器と、直流バイアス電流を出力する直流バイアス電流
回路と、この直流バイアス電流回路の出力を制御する制
御信号を出力し該制御信号が可変可能な第1の制御信号
発生回路と、パルス電流または一定電流を出力するパル
ス電流回路と、このパルス電流回路の出力を制御する制
御信号を出力し該制御信号が可変可能な第2の制御信号
発生回路と、前記直流バイアス回路からの直流バイアス
電流と前記パルス電流回路からのパルス電流または一定
電流を加算して前記半導体レーザに供給する電流加算回
路と、記憶手段を有し該記憶手段に記憶された基準値と
前記増幅器の出力信号を比較してその比較結果に基づい
て前記基準値発生回路と前記第1及び第2の制御信号発
生回路を制御する制御手段とを備え、前記光学的情報記
録装置の記録及び/又は消去動作以前に、前記半導体レ
ーザの出力を記録及び/又は消去の目標値にせしめる前
記パルス電流のピーク値及び/又は前記一定電流に対す
る前記制御手段から前記第2の制御信号発生回路への制
御信号を、前記光検出回路の出力信号と前記記憶手段に
記憶された第1、第2の基準値と比較することにより求
めて前記記憶手段に保持し、これらの値を前記光学的情
報記録装置の記録及び/又は消去動作に対応して前記第
2の制御信号発生回路に出力することを特徴とする光学
的情報記録装置の半導体レーザ出力制御回路。
A photodetection circuit that detects output light from a semiconductor laser in an optical information recording device and outputs an average value thereof; a subtracter that subtracts a predetermined value from the output signal of the photodetection circuit; a reference value generation circuit that outputs a value of and is variable in the predetermined value; an amplifier that amplifies the output signal of the subtracter; a DC bias current circuit that outputs a DC bias current; and an output of the DC bias current circuit. a first control signal generation circuit that outputs a control signal to control the output of the pulse current circuit, and the control signal is variable; a pulse current circuit that outputs a pulse current or a constant current; and a control signal that outputs a control signal that controls the output of the pulse current circuit. a second control signal generation circuit whose control signal is variable; and a current addition circuit that adds the DC bias current from the DC bias circuit and the pulse current or constant current from the pulse current circuit and supplies the sum to the semiconductor laser. and a storage means, the reference value generation circuit and the first and second control signal generation circuits are configured to compare the output signal of the amplifier with a reference value stored in the storage means and generate the reference value generation circuit and the first and second control signal generation circuits based on the comparison result. a peak value and/or of the pulse current that causes the output of the semiconductor laser to reach a recording and/or erasing target value before the recording and/or erasing operation of the optical information recording device; By comparing the control signal from the control means to the second control signal generation circuit for the constant current with the output signal of the photodetection circuit and the first and second reference values stored in the storage means. Optical information recording, characterized in that the values are determined and held in the storage means, and these values are output to the second control signal generation circuit in response to recording and/or erasing operations of the optical information recording device. Device's semiconductor laser output control circuit.
JP63010179A 1988-01-20 1988-01-20 Semiconductor laser output control circuit for optical information recording device Pending JPH01185849A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63010179A JPH01185849A (en) 1988-01-20 1988-01-20 Semiconductor laser output control circuit for optical information recording device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63010179A JPH01185849A (en) 1988-01-20 1988-01-20 Semiconductor laser output control circuit for optical information recording device

Publications (1)

Publication Number Publication Date
JPH01185849A true JPH01185849A (en) 1989-07-25

Family

ID=11743061

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63010179A Pending JPH01185849A (en) 1988-01-20 1988-01-20 Semiconductor laser output control circuit for optical information recording device

Country Status (1)

Country Link
JP (1) JPH01185849A (en)

Similar Documents

Publication Publication Date Title
US4734914A (en) Stabilized laser apparatus
JPH1064069A (en) Optical recording/reproducing device
US4745609A (en) Stabilized laser device
US5146464A (en) Semiconductor laser driver circuit
US4718068A (en) Stabilized laser device of optical information recording/reproduction apparatus
US4853934A (en) Semiconductor laser control apparatus
US6741041B2 (en) Power controller
US6787748B2 (en) High speed sampling circuit
KR920009195B1 (en) Feedback control apparatus in an optical recording and reproducing device
KR100650068B1 (en) Offset regulation circuit for optical disk, integrated circuit, optical disk device, and offset regulation method
US5610887A (en) Error correcting apparatus with error corecting signal holding function
JPH01185849A (en) Semiconductor laser output control circuit for optical information recording device
JPH01176338A (en) Output controller for semiconductor laser
JPH0626275B2 (en) Semiconductor laser drive circuit
JP3838043B2 (en) Optical disk device
JP3578016B2 (en) Laser output control device and optical disk device
KR100251955B1 (en) Circuit for controlling offset of multi-stage op-amp
JP2795484B2 (en) Optical power control circuit for semiconductor light emitting device
JP2664221B2 (en) Information playback device
JP2909675B2 (en) Laser light amount control circuit for optical recording device
JPS63146232A (en) Servo device for optical disk information recording/ reproducing device
JP3291741B2 (en) Gain control device
JPH02287930A (en) Semiconductor laser driving circuit
JPS61145733A (en) Servo circuit of disk reproducer
JPH02108248A (en) Output controller for laser light emitting element