JPH01176338A - Output controller for semiconductor laser - Google Patents

Output controller for semiconductor laser

Info

Publication number
JPH01176338A
JPH01176338A JP62335214A JP33521487A JPH01176338A JP H01176338 A JPH01176338 A JP H01176338A JP 62335214 A JP62335214 A JP 62335214A JP 33521487 A JP33521487 A JP 33521487A JP H01176338 A JPH01176338 A JP H01176338A
Authority
JP
Japan
Prior art keywords
circuit
output
control signal
reference value
semiconductor laser
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62335214A
Other languages
Japanese (ja)
Inventor
Mikiyoshi Suzuki
幹芳 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP62335214A priority Critical patent/JPH01176338A/en
Publication of JPH01176338A publication Critical patent/JPH01176338A/en
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Lasers (AREA)
  • Optical Head (AREA)

Abstract

PURPOSE:To reduce adjustment with simple constitution and to execute multistage control by switching the output of a reference value generating circuit with a control means according to the switching of a target value for the output level of a semiconductor laser. CONSTITUTION:The title device is provided with an optical detecting circuit 11, a subtracter 12, a reference value generating circuit 13, which can cause a reference value to be variable, an amplifier 14, a direct current bias current circuit 15, a first control signal generating circuit 16 which can cause a control signal to be variable, a pulse current circuit 17, a second control signal generating circuit 18, which can cause the control signal to be variable, a current adding circuit 19 and a control means 20. The control means 20 has a storing means and compares a reference value to be stored in the storing means and the output signal of the amplifier 14. Then, on the basis of the compared result, the reference value generating circuit 13 and the first and second control signal generating circuits 16 and 18 are controlled and the output of the reference value generating circuit 13 is switched according to the switching of the target value for the output level of a semiconductor laser 21. Thus, the adjustment is reduced with the simple constitution and the multistage control can be executed.

Description

【発明の詳細な説明】 (技術分野) 光デイスク装置等の光学的情報記録再生装置における半
導体レーザの出力制御装置に関する。
DETAILED DESCRIPTION OF THE INVENTION (Technical Field) The present invention relates to a semiconductor laser output control device in an optical information recording/reproducing device such as an optical disk device.

(従来技術) 光デイスク装置等の光学的情報記録再生装置において記
録、再生用光源として用いられる半導体レーザの出力を
制御する装置としては第5図に示すようなものがある。
(Prior Art) There is a device shown in FIG. 5 that controls the output of a semiconductor laser used as a light source for recording and reproducing in an optical information recording and reproducing device such as an optical disk device.

この装置では光検出回路2は半導体レーザ1から後方に
射出された光の強さを検出してその平均値を電圧として
出力し、この電圧が基準電圧発生回路4の発生した基準
電圧と比較器3により比較される。光学的情報記録再生
装置が記録媒体から情報を再生する再生時には直流バイ
アス電流回路5が電流加算回路8を通して半導体レーザ
1へ出力する直流バイアス電流を比較器3の出力信号に
より制御することによって半導体レーザ1の出力が再生
パワーに制御される。
In this device, a photodetector circuit 2 detects the intensity of light emitted backward from a semiconductor laser 1 and outputs the average value as a voltage. It is compared by 3. When an optical information recording/reproducing device reproduces information from a recording medium, the DC bias current circuit 5 controls the DC bias current outputted to the semiconductor laser 1 through the current adding circuit 8 by the output signal of the comparator 3, thereby controlling the semiconductor laser. The output of No. 1 is controlled by the reproduction power.

光学的情報記録再生装置が記録媒体に情報を記録する記
録時にはパルス電流回路6は変調信号により変調したパ
ルス電流を電流加算回路8を通して半導体レーザ1へ出
力し、このパルス電流は基準ttiliX7の基準電圧
によって必要な記録パワーに対応した値に決定される。
When the optical information recording/reproducing apparatus records information on a recording medium, the pulse current circuit 6 outputs a pulse current modulated by a modulation signal to the semiconductor laser 1 through the current addition circuit 8, and this pulse current is applied to the reference voltage of the reference ttiliX7. The value is determined according to the required recording power.

電流加算回路8はモードコントロール信号により再生時
には直流バイアス電流回路5からの直流バイアス電流を
選択して半導体レーザ1へ供給し、記録時には直流バイ
アス電流回路5からの直流バイアス電流とパルス電流回
路6からのパルス電流を選択して半導体レーザ1へ供給
する。光検出回路2の出力電圧は再生時より記録時に大
きくなるから、基準電圧発生回路4は電圧切り換え信号
により基準電圧を記録時に再生時と同等になるように切
り換える。
The current adding circuit 8 selects the DC bias current from the DC bias current circuit 5 and supplies it to the semiconductor laser 1 during reproduction according to the mode control signal, and supplies the DC bias current from the DC bias current circuit 5 and the pulse current circuit 6 during recording. The selected pulse current is supplied to the semiconductor laser 1. Since the output voltage of the photodetector circuit 2 is higher during recording than during reproduction, the reference voltage generating circuit 4 switches the reference voltage during recording so that it is the same as during reproduction using the voltage switching signal.

しかしこの半導体レーザの出力制御装置では再生時に直
流バイアス電流回路5からの直流バイアス電流を光検出
回路2の出力信号の負帰還で制御し、記録時にパルス電
流回路6からのパルス電流を基準電源7の基準電圧のみ
によって決定するので、記録パワーの調整は半導体レー
ザパワー測定器などを用いて半導体レーザ1の出力パワ
ーを実測しながら基準電源7の基準電圧を調整しなくて
はならない。また光学的情報記録再生装置において異な
る記録パワー、再生パワーを必要とする複数種類の記録
媒体が使用される場合には基準電源7の基i!!電圧を
切り換えるための回路が必要となり、基準電圧発生回路
4も複数の基準電圧を発生できる構成としなければなら
ず、回路規模が大きくなり、かつ調整箇所が増えてしま
う。しかも基準電源7の基準電圧は半固定的に決められ
ているためにパルス電流回路6からのパルス電流が常に
一定になり、その結果半導体レーザ1の温度上昇による
効率の低下や半導体レーザ1の長期使用による劣化が起
こると、半導体レーザ1の記録時の出力パワーが低下し
てしまい、基準電源7の基準電圧を調整し直さなければ
ならない。更に光検出回路2の出力電圧は半導体レーザ
がオフの時も0にならないので、光検出回路2はオフセ
ットを除去するための調整回路を設けて調整しなければ
ならない。このように構成は簡単であるが、調整回路と
調整が多くなるという欠点を持っている。
However, in this semiconductor laser output control device, the DC bias current from the DC bias current circuit 5 is controlled by negative feedback of the output signal of the photodetector circuit 2 during reproduction, and the pulse current from the pulse current circuit 6 is controlled by the reference power supply 7 during recording. Since it is determined only by the reference voltage of the reference power source 7, the recording power must be adjusted by actually measuring the output power of the semiconductor laser 1 using a semiconductor laser power measuring device or the like while adjusting the reference voltage of the reference power source 7. Furthermore, when multiple types of recording media that require different recording and reproducing powers are used in the optical information recording/reproducing apparatus, the reference power source 7 has a base i! ! A circuit for switching the voltage is required, and the reference voltage generating circuit 4 must also be configured to be able to generate a plurality of reference voltages, increasing the circuit scale and increasing the number of adjustment points. Moreover, since the reference voltage of the reference power source 7 is semi-fixed, the pulse current from the pulse current circuit 6 is always constant, resulting in a decrease in efficiency due to a temperature rise in the semiconductor laser 1 and a long-term When deterioration occurs due to use, the output power of the semiconductor laser 1 during recording decreases, and the reference voltage of the reference power source 7 must be readjusted. Furthermore, since the output voltage of the photodetector circuit 2 does not become zero even when the semiconductor laser is off, the photodetector circuit 2 must be adjusted by providing an adjustment circuit to remove the offset. Although the configuration is simple in this way, it has the disadvantage of requiring a large number of adjustment circuits and adjustments.

(目゛ 的) 本発明は上記欠点を改善し、簡単な回路構成で調整が少
なくて半導体レーザの出力パワーを多段階に制御するこ
とができる半導体レーザの出力制御装置を提供すること
を目的とする。
(Objective) It is an object of the present invention to improve the above-mentioned drawbacks and to provide a semiconductor laser output control device that can control the output power of a semiconductor laser in multiple stages with a simple circuit configuration and few adjustments. do.

(構 成) 本発明は第1図に示すように光検出回路11と、減算器
12と、基準値が可変可能な基準値発生回路13と、増
幅器14と、直流バイアス電流回路15と、制御信号が
可変可能な第1の制御信号発生回路16と、パルス電流
回路17と、制御信号が可変可能な第2の制御信号発生
回路18と、電流加算回路19と、制御手段20とを備
えている。
(Configuration) As shown in FIG. 1, the present invention comprises a photodetector circuit 11, a subtracter 12, a reference value generation circuit 13 whose reference value can be varied, an amplifier 14, a DC bias current circuit 15, and a control circuit. A first control signal generation circuit 16 whose signal can be varied, a pulse current circuit 17, a second control signal generation circuit 18 whose control signal can be varied, a current addition circuit 19, and a control means 20. There is.

光検出回路11は光学的情報記録装置における半導体レ
ーザ21の出力光を検出してその平均値を出力し、減算
器12は光検出回路11の出力信号から所定の基準値を
減算する。基準値発生回路13は減算器12に基準値を
出力し、増幅器14は減算器12の出力信号を増幅する
。直流バイアス電流回路15は直流バイアス電流を出力
し、第1の制御信号発生回路16は直流バイアス電流回
路15の出力を制御する制御信号を出力し、パルス電流
回路17はパルス電流を出力する。第2の制御信号発生
回路18はパルス電流回路17の出力を制御する制御信
号を出力し、電流加算回路19は直流バイアス電流回路
15からの直流バイアス電流とパルス電流回路17から
のパルス電流を加算して半導体レーザ21に供給する。
The photodetector circuit 11 detects the output light of the semiconductor laser 21 in the optical information recording device and outputs the average value thereof, and the subtracter 12 subtracts a predetermined reference value from the output signal of the photodetector circuit 11. The reference value generation circuit 13 outputs the reference value to the subtracter 12, and the amplifier 14 amplifies the output signal of the subtracter 12. The DC bias current circuit 15 outputs a DC bias current, the first control signal generation circuit 16 outputs a control signal for controlling the output of the DC bias current circuit 15, and the pulse current circuit 17 outputs a pulse current. The second control signal generation circuit 18 outputs a control signal that controls the output of the pulse current circuit 17, and the current addition circuit 19 adds the DC bias current from the DC bias current circuit 15 and the pulse current from the pulse current circuit 17. and supplies it to the semiconductor laser 21.

制御手段20は記憶手段を有していて該記憶手段に記憶
された基準値と増幅器14の出力信号を比較してその比
較結果に基づいて基準値発生回路13と第1及び第2の
制御信号発生回路16,18を制御し、半導体レーザ2
1の出力レベルの目標値の切り換えに従って基準値発生
回路13の出力を切り換える。
The control means 20 has a storage means, compares the reference value stored in the storage means and the output signal of the amplifier 14, and transmits the first and second control signals to the reference value generation circuit 13 based on the comparison result. The generation circuits 16 and 18 are controlled, and the semiconductor laser 2
The output of the reference value generation circuit 13 is switched in accordance with the switching of the target value of the output level 1.

第2図は本発明の一実施例を示す。FIG. 2 shows an embodiment of the invention.

この実施例は光デイスク装置等の光学的情報記録再生装
置において記録、再生用光源として用いられる半導体レ
ーザの出力を制御する装置であり、その半導体レーザ3
1から後方へ射出された光の強度を検出してその平均値
Vρを出力する光検出回路32と、この光検出回路32
の出力信号Vpから所定の基準値■1を減算する減算器
33と、この減算器33へ出力信号を基準値Vlとして
出力するディジタル/アナログ(D/A)変換器34と
、減算器33の出力信号Vcmρを所定の増幅度Aで増
幅する増幅器35と、この増幅器35の出力信号Vaを
アナログ/ディジタル(A/D)変換するアナログ/デ
ィジタル(A/D)変換器36と、光学的情報記録再生
装置が記録媒体から情報を再生する再生時に半導体レー
ザ31へ供給する直流バイアス電流Ibを出力する直流
バイアス電流回路38と、この直流バイアス電流回路3
8の出力を制御する電圧v2を出力するD/A変換器3
9と、光学的情報記録再生装置が記録媒体に情報を記録
する記録時に記録信号によって変調されたパルス電流r
pを半導体レーザ31に供給するパルス電流回路37と
、このパルス電流回路37の出力rpのピーク値を制御
する電圧v3を出力するD/A変換器41と、A/D変
換器36の出力信号ADによりD/A変換器34,39
,4.1を制御し且つメモリ43を持つプロセッサ(マ
イクロコンピュータ)42とにより構成されていてこの
プロセッサ42がシステムコントローラ44との間でモ
ード等の信号を受は渡しする。ここでパルス電流回路3
7は3つのモードを持ち、プロセッサ42からのモード
コントロール信号によりそのいずれかのモードに切り換
えられる。この3つのモードは第1のモードが変調信号
によって変調されたパルス電流工ρを出力するモードで
あり、第2のモードが変調信号に関係なく前記パルス電
流工pのピーク値と等しい一定の電流Ipcを出力する
モードであり、第3のモードが電流を出力しないモード
である。第1のモードは光学的情報記録再生装置が記録
媒体に情報を記録する記録時に使用され、第2のモード
は記録パワーのセット時に使用され、第3のモードは光
学的情報記録再生装置が記録媒体から情報を再生する再
生時に使用される。
This embodiment is a device for controlling the output of a semiconductor laser used as a recording/reproducing light source in an optical information recording/reproducing device such as an optical disk device.
a photodetection circuit 32 that detects the intensity of light emitted backward from 1 and outputs its average value Vρ, and this photodetection circuit 32
a subtracter 33 that subtracts a predetermined reference value 1 from the output signal Vp of the subtracter 33; a digital/analog (D/A) converter 34 that outputs the output signal to the subtracter 33 as a reference value Vl; An amplifier 35 that amplifies the output signal Vcmρ with a predetermined amplification degree A, an analog/digital (A/D) converter 36 that converts the output signal Va of the amplifier 35 into analog/digital (A/D), and optical information. A DC bias current circuit 38 that outputs a DC bias current Ib to be supplied to the semiconductor laser 31 during reproduction when the recording/reproducing apparatus reproduces information from a recording medium, and this DC bias current circuit 3
D/A converter 3 that outputs voltage v2 that controls the output of 8.
9, and a pulse current r modulated by the recording signal when the optical information recording/reproducing device records information on the recording medium.
A pulse current circuit 37 that supplies p to the semiconductor laser 31, a D/A converter 41 that outputs a voltage v3 that controls the peak value of the output rp of this pulse current circuit 37, and an output signal of the A/D converter 36. D/A converters 34, 39 by AD
. Here, pulse current circuit 3
7 has three modes, and can be switched to any one of these modes by a mode control signal from the processor 42. These three modes are: the first mode is a mode in which a pulsed current ρ modulated by a modulation signal is output, and the second mode is a mode in which a constant current equal to the peak value of the pulsed current ρ is output regardless of the modulation signal. This is a mode in which Ipc is output, and the third mode is a mode in which no current is output. The first mode is used when the optical information recording and reproducing device records information on a recording medium, the second mode is used when setting the recording power, and the third mode is used when the optical information recording and reproducing device records information. Used during playback to play back information from a medium.

次にこの実施例の動作について説明する。Next, the operation of this embodiment will be explained.

この実施例の動作は記録パワーの設定と、再生時の再生
パワー制御と、記録時の記録パワー制御がある。まず第
6図乃至第11図を説明する。第6図乃至第8図は記録
パワー設定時における光検出回路32の出力信号VP、
減算器33の出力信号Vamp、 D/’A変換器34
の出力信号v1及び増幅器35の出力信号Vaの関係を
示したものである。記録時のVpの値をVwとすると、
vlはA本(Vw−Vl)がA/D変換器36の入力電
圧の上限値Valimより小さい値となるような値とし
、このときのvlの値をVlwとする。第9図乃至第1
1図は再生パワー制御時における光検出回路32の出力
信号vp、減算器33の出力信号Vamp、 D/A変
換器34の出力信号V1及び増幅器35の出力信号Va
の関係を示したものである。再生時のVPの値をVrと
すると、増幅器35の増幅率Aは八本(V r −V 
1off)< V alimの条件を満足するような大
きさに設定しである。V 1offは後述する。
The operations of this embodiment include recording power setting, reproduction power control during reproduction, and recording power control during recording. First, FIGS. 6 to 11 will be explained. 6 to 8 show the output signal VP of the photodetector circuit 32 when setting the recording power,
Output signal Vamp of subtracter 33, D/'A converter 34
The relationship between the output signal v1 of the amplifier 35 and the output signal Va of the amplifier 35 is shown. If the value of Vp at the time of recording is Vw,
vl is set to a value such that A voltage (Vw - Vl) is smaller than the upper limit value Valim of the input voltage of the A/D converter 36, and the value of vl at this time is set as Vlw. Figures 9 to 1
Figure 1 shows the output signal vp of the photodetector circuit 32, the output signal Vamp of the subtracter 33, the output signal V1 of the D/A converter 34, and the output signal Va of the amplifier 35 during reproduction power control.
This shows the relationship between If the value of VP during reproduction is Vr, the amplification factor A of the amplifier 35 is eight (V r −V
The size is set to satisfy the condition: 1off)<Valim. V1off will be described later.

記録パワーの設定は電源オン時に毎回実施され、このと
きプロセッサ42は第3図に示すように最初に出力ボー
トPL、P2.P3から各D/A変換器34,39.4
1の出力Vl、V2.V3が零となるデータを出力し、
パルス電流回路40のモードをモードコントロール信号
により前記第2のモードに設定する。したがってパルス
電流回路40は変調信号に関係なく前記パルス電流IP
のピーク値と等しい一定の電流rpcを出力するモード
となるが、D/A変換器41の出力v3が零になること
により出力電流工ρCが零になり、また直流バイアス電
流回路38はD/A変換器39の出力v2が零になるこ
とにより出力電流1bが零になる。
The recording power setting is performed every time the power is turned on, and at this time, the processor 42 first sets the output ports PL, P2 . From P3 to each D/A converter 34, 39.4
1 output Vl, V2. Output the data that makes V3 zero,
The mode of the pulse current circuit 40 is set to the second mode by the mode control signal. Therefore, the pulse current circuit 40 operates to control the pulse current IP regardless of the modulation signal.
The mode is to output a constant current rpc equal to the peak value of the D/A converter 41, but as the output v3 of the D/A converter 41 becomes zero, the output current ρC becomes zero, and the DC bias current circuit 38 When the output v2 of the A converter 39 becomes zero, the output current 1b becomes zero.

半導体レーザ31はパルス電流回路40の出力電流Ip
と直流バイアス電流回路38の出力電流Ibが電流加算
回路37で加算されて供給されるが、これが零であるか
ら出力がオフとなる。しかし光検出回路32はオフセッ
トがあり、これが減算器33でD/A変換器34の出力
v1と比較されてその比較結果が増幅器35で増幅され
てA/D変換器36によりA/D変換されるから、A/
D変換器36の出力ADは零にならない、そこでプロセ
ッサ42はAD=Oとなるように出力ポートP・1の出
力データDAIを増減させ、AD=OとなったときのD
AIの値DAI’をメモリ43に記憶しておく。このA
D=Oのときのvlの値をV 1offとする。次にプ
ロセッサ42はメモリ43に記憶したDAI’と所定の
基準値を加算してその加算値をvlがVlwとなるデー
タとして出力ポートP1より出力し、ADの値がA I
 (VシーV 1w)に対応する値になるまでポートP
3の出力データDA3を増減し、ADの値が所定値にな
ったときのポートP3の出力データDA3の値をDA3
wとしてメモリ43に記憶する。以上のシーケンスによ
り記録パワーの設定が終了する。
The semiconductor laser 31 receives the output current Ip of the pulse current circuit 40.
The output current Ib of the DC bias current circuit 38 is added and supplied by the current adding circuit 37, but since this is zero, the output is turned off. However, the photodetection circuit 32 has an offset, which is compared with the output v1 of the D/A converter 34 in the subtracter 33, and the comparison result is amplified in the amplifier 35 and A/D converted by the A/D converter 36. Because A/
The output AD of the D converter 36 does not become zero, so the processor 42 increases or decreases the output data DAI of the output port P.1 so that AD=O.
The value DAI' of AI is stored in the memory 43. This A
Let the value of vl when D=O be V1off. Next, the processor 42 adds DAI' stored in the memory 43 and a predetermined reference value, and outputs the added value from the output port P1 as data for which vl becomes Vlw, so that the value of AD becomes A I
Port P until the value corresponding to (V sea V 1w) is reached.
When the value of AD reaches a predetermined value, the value of the output data DA3 of port P3 is changed to DA3.
It is stored in the memory 43 as w. The recording power setting is completed by the above sequence.

再生時における半導体レーザ31の出力パワー制御はプ
ロセッサ42が第4図に示すように行う。
The output power of the semiconductor laser 31 during reproduction is controlled by the processor 42 as shown in FIG.

すなわちプロセッサ42は前述のメモリ43に記憶した
DAI’を出力ポートP1より出力し、ADの値がA 
串(Vr −V 1off)に対応する値になるように
ポートP2の出力データDA2を増減することによって
、再生時の半導体レーザ31の出力パワー制御を行う。
That is, the processor 42 outputs DAI' stored in the memory 43 mentioned above from the output port P1, and the value of AD becomes A.
The output power of the semiconductor laser 31 during reproduction is controlled by increasing or decreasing the output data DA2 of the port P2 to a value corresponding to the value (Vr - V1off).

このときプロセッサ42はパルス電流回路40のモード
をモードコントロール信号により前記第3のモードに設
定し、パルス電流回路40は電流を出力しない。
At this time, the processor 42 sets the mode of the pulse current circuit 40 to the third mode using the mode control signal, and the pulse current circuit 40 does not output current.

また記録時にはプロセッサ42はパルス電流回路40の
モードをモードコントロール信号により前記第1のモー
ドに設定し、パルス電流回路40は変調信号によって変
調されたパルス電流IPを出力する。このとき光検出回
路32の出力信号■P、減算器33の出力信号Vcmp
、 D / A変換器34の出力信号v1及び増幅器3
5の出力信号Vaの関係が第12図乃至第14図に示す
ようになり、VP(7)値がVd(Vpc>Vd>Vr
)となるためにプロセッサ42はADの値によりV c
apがVr−Vloffに等しくなるようにポー)−P
Iからデータを出力する。このポートP1の出力データ
の制御は再生時のポートP2の出力データの制御と略同
様に行われ、これにより半導体レーザ31の直流バイア
ス電流が制御される。
Further, during recording, the processor 42 sets the mode of the pulse current circuit 40 to the first mode using a mode control signal, and the pulse current circuit 40 outputs a pulse current IP modulated by the modulation signal. At this time, the output signal ■P of the photodetector circuit 32 and the output signal Vcmp of the subtracter 33
, the output signal v1 of the D/A converter 34 and the amplifier 3
The relationship between the output signals Va of 5 is as shown in FIGS. 12 to 14, and the VP(7) value is Vd(Vpc>Vd>Vr
), the processor 42 determines V c according to the value of AD.
P such that ap is equal to Vr - Vloff) - P
Output data from I. This control of the output data of the port P1 is performed in substantially the same way as the control of the output data of the port P2 during reproduction, and thereby the DC bias current of the semiconductor laser 31 is controlled.

この実施例によれば回路のオフセットの除去、半導体レ
ーザ31の出力パワーの調整が自動的に行われる。また
半導体レーザ31の出力パワー設定データを変更するだ
けで半導体レーザ31の出力パワーを変更でき、かつ半
導体レーザ31の出力パワー設定データを複数持つこと
で半導体レーザ31の出力パワーを複数に制御できる。
According to this embodiment, the offset of the circuit is removed and the output power of the semiconductor laser 31 is automatically adjusted. Further, the output power of the semiconductor laser 31 can be changed simply by changing the output power setting data of the semiconductor laser 31, and by having a plurality of output power setting data of the semiconductor laser 31, the output power of the semiconductor laser 31 can be controlled to a plurality of values.

しかもD/A変換器34を用いたことによりA/D変換
器36のダイナミックレンジが広がり、かつ信号の量子
化誤差による制御誤差が小さくなり、高価なA/D変換
器を使用せずに安価な部品の組合せで同等以上の効果が
得られる。
Moreover, by using the D/A converter 34, the dynamic range of the A/D converter 36 is expanded, and control errors due to signal quantization errors are reduced, making it possible to reduce costs without using an expensive A/D converter. The same or better effect can be obtained by combining different parts.

なお、上記実施例では基準値発生回路や制御信号発生回
路としてD/A変換器34,39.41を用いたが、こ
れらは制御手段により出力を可変できる電圧発生回路な
どでもよく、例えば第15図に示すように抵抗R1〜R
6、スイッチ81〜S5、演算増幅器OPからなる電圧
発生回路でもよい。
In the above embodiment, the D/A converters 34, 39, 41 are used as the reference value generating circuit and the control signal generating circuit, but these may also be voltage generating circuits whose outputs can be varied by a control means. Resistors R1 to R as shown in the figure
6. A voltage generating circuit consisting of switches 81 to S5 and an operational amplifier OP may be used.

この電圧発生回路ではスイッチ81〜S5はプロセッサ
42の出力ポートからの信号によりオン/オフして抵抗
R1−R6を選択し、その抵抗を介して基準電圧V r
efが演算増幅器OPに入力されてこれらの和に応じた
電圧が出力される。またA/D変換器36は増幅器35
の出力をプロセッサ42が読める信号に変換するもので
あればよい。
In this voltage generation circuit, the switches 81 to S5 are turned on/off by a signal from the output port of the processor 42 to select the resistors R1 to R6, and the reference voltage V r is generated through the resistors.
ef is input to the operational amplifier OP, and a voltage corresponding to the sum of these is output. Further, the A/D converter 36 is an amplifier 35
Any device that converts the output of the processor 42 into a signal that can be read by the processor 42 may be used.

(効 果) 以上のように本発明によれば光学的情報記録装置におけ
る半導体レーザの出力光を検出してその平均値を出力す
る光検出回路と、この光検出回路の出力信号から所定の
基準値を減算する減算器と、この減算器に上記基準値を
出力し該基準値が可変可能な基準値発生回路と、前記減
算器の出力信号を増幅する増幅器と、直流バイアス電流
を出力する直流バイアス電流回路と、この直流バイアス
電流口路の出力を制御する制御信号を出力し該制御信号
が可変可能な第1の制御信号発生回路と、パルス電流を
出力するパルス電流回路と、このパルス電流回路の出力
を制御する制御信号を出力し該制御信号が可変可能な第
2の制御信号発生回路と、前記直流バイアス回路からの
直流バイアス電流と前記パルス電流回路からのパルス電
流を加算して前記半導体レーザに供給する電流加算回路
と、記憶手段を有し該記憶手段に記憶された基準値と前
記増幅器の出力信号を比較してその比較結果に基づいて
前記基準値発生回路と前記第1及び第2の制御信号発生
回路を制御する制御手段とを゛備え、この制御手段によ
り前記半導体レーザの出力レベルの目標値の切り換えに
従って前記基準値発生回路の出力を切り換えるので、回
路構成が簡単で半導体レーザの出力パワー−を回路変更
なしに多段階に制御することができ、半導体レーザの出
力パワーの調整や回路オフセットの除去を含む調整を無
くすことができる。
(Effects) As described above, according to the present invention, an optical information recording device includes a photodetection circuit that detects the output light of a semiconductor laser and outputs the average value, and a predetermined standard from the output signal of this photodetection circuit. a subtracter that subtracts a value; a reference value generation circuit that outputs the reference value to the subtracter and is capable of making the reference value variable; an amplifier that amplifies the output signal of the subtracter; and a DC bias current that outputs a DC bias current. a bias current circuit, a first control signal generation circuit that outputs a control signal for controlling the output of the DC bias current path and is capable of making the control signal variable; a pulse current circuit that outputs a pulse current; a second control signal generation circuit that outputs a control signal for controlling the output of the circuit and is capable of making the control signal variable; a current adding circuit for supplying a semiconductor laser; and a storage means, which compares a reference value stored in the storage means with the output signal of the amplifier, and based on the comparison result, the reference value generation circuit and the first and and a control means for controlling a second control signal generation circuit, and this control means switches the output of the reference value generation circuit in accordance with switching of the target value of the output level of the semiconductor laser. The output power of the laser can be controlled in multiple stages without changing the circuit, and adjustments including the adjustment of the output power of the semiconductor laser and the removal of circuit offset can be eliminated.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の構成を示すブロック図、第2図は本発
明の一実施例を示すブロック図、第3図は同実施例にお
けるプロセッサの記録パワー設定時の処理フローを示す
フローチャート、第4図は同実施例におけるプロセッサ
の再生時の処理フローを示すフローチャート、第5図は
従来回路を示すブロック図、第6図乃至第8図は上記実
施例の記録パワー設定時の各部信号の関係を示す波形図
、第9図乃至第11図は上記実施例の再生パワー制御時
の各部信号の関係を示す波形図、第12図乃至第14図
は上記実施例の記録パワー制御時の各部信号の関係を示
す波形図、第15図は電圧発生回路の一例を示す回路図
である。 11・・・光検出回路、12・・・減算器、13・・・
基準値発生回路、14・・・増幅器、15・・・直流バ
イアス電流回路、16・・・第1の制御信号発生回路、
17・・・パルス電流回路、18・・・第2の制御信号
発生回路、19・・・電流加算回路、20・・・制%4
図 )う図 ↓ 外6図     炸7(財) 炸/?図    壺/フ霞 怖fり図
FIG. 1 is a block diagram showing the configuration of the present invention, FIG. 2 is a block diagram showing an embodiment of the present invention, FIG. 3 is a flowchart showing the processing flow when setting the recording power of the processor in the same embodiment, and FIG. FIG. 4 is a flowchart showing the processing flow of the processor during playback in the same embodiment, FIG. 5 is a block diagram showing a conventional circuit, and FIGS. 6 to 8 show the relationship of signals of each part when setting recording power in the above embodiment. FIGS. 9 to 11 are waveform diagrams showing the relationship between signals of each part when controlling the reproduction power in the above embodiment, and FIGS. 12 to 14 show signals of each part when controlling the recording power of the above embodiment. FIG. 15 is a circuit diagram showing an example of a voltage generating circuit. 11... Photodetection circuit, 12... Subtractor, 13...
Reference value generation circuit, 14... amplifier, 15... DC bias current circuit, 16... first control signal generation circuit,
17... Pulse current circuit, 18... Second control signal generation circuit, 19... Current addition circuit, 20... Control %4
Figure) U figure ↓ Outside figure 6 Dan 7 (Treasury) Dan/? Diagram of the vase/fu Kasumi fri

Claims (1)

【特許請求の範囲】[Claims] 光学的情報記録装置における半導体レーザの出力光を検
出してその平均値を出力する光検出回路と、この光検出
回路の出力信号から所定の基準値を減算する減算器と、
この減算器に上記基準値を出力し該基準値が可変可能な
基準値発生回路と、前記減算器の出力信号を増幅する増
幅器と、直流バイアス電流を出力する直流バイアス電流
回路と、この直流バイアス電流回路の出力を制御する制
御信号を出力し該制御信号が可変可能な第1の制御信号
発生回路と、パルス電流を出力するパルス電流回路と、
このパルス電流回路の出力を制御する制御信号を出力し
該制御信号が可変可能な第2の制御信号発生回路と、前
記直流バイアス回路からの直流バイアス電流と前記パル
ス電流回路からのパルス電流を加算して前記半導体レー
ザに供給する電流加算回路と、記憶手段を有し該記憶手
段に記憶された基準値と前記増幅器の出力信号を比較し
てその比較結果に基づいて前記基準値発生回路と前記第
1及び第2の制御信号発生回路を制御する制御手段とを
備え、この制御手段により前記半導体レーザの出力レベ
ルの目標値の切り換えに従って前記基準値発生回路の出
力を切り換えることを特徴とする半導体レーザの出力制
御装置。
a photodetection circuit that detects output light from a semiconductor laser in an optical information recording device and outputs an average value thereof; a subtracter that subtracts a predetermined reference value from an output signal of the photodetection circuit;
a reference value generation circuit that outputs the reference value to the subtracter and is capable of making the reference value variable; an amplifier that amplifies the output signal of the subtracter; a DC bias current circuit that outputs a DC bias current; a first control signal generation circuit that outputs a control signal that controls the output of the current circuit and is capable of making the control signal variable; a pulse current circuit that outputs a pulse current;
a second control signal generation circuit that outputs a control signal that controls the output of the pulse current circuit and is capable of making the control signal variable; and a second control signal generation circuit that adds the DC bias current from the DC bias circuit and the pulse current from the pulse current circuit. a current adding circuit for supplying a current to the semiconductor laser; a storage means for comparing the output signal of the amplifier with a reference value stored in the storage means; a control means for controlling first and second control signal generation circuits, and the control means switches the output of the reference value generation circuit in accordance with switching of the target value of the output level of the semiconductor laser. Laser output control device.
JP62335214A 1987-12-29 1987-12-29 Output controller for semiconductor laser Pending JPH01176338A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62335214A JPH01176338A (en) 1987-12-29 1987-12-29 Output controller for semiconductor laser

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62335214A JPH01176338A (en) 1987-12-29 1987-12-29 Output controller for semiconductor laser

Publications (1)

Publication Number Publication Date
JPH01176338A true JPH01176338A (en) 1989-07-12

Family

ID=18286040

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62335214A Pending JPH01176338A (en) 1987-12-29 1987-12-29 Output controller for semiconductor laser

Country Status (1)

Country Link
JP (1) JPH01176338A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04111775U (en) * 1991-03-15 1992-09-29 旭光学工業株式会社 Laser power adjustment device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04111775U (en) * 1991-03-15 1992-09-29 旭光学工業株式会社 Laser power adjustment device

Similar Documents

Publication Publication Date Title
US4734914A (en) Stabilized laser apparatus
US5805559A (en) Optical recording or reproducing apparatus
JP3477770B2 (en) Laser power control device and control method
JP2525943B2 (en) Laser diode control system for optical recording / reproducing apparatus
JP2624788B2 (en) Semiconductor laser driver
US5231625A (en) Optical disk drive wherein a preset reading laser power is used to generate a desired white laser power
JP2000339736A (en) Output control method of laser diode and device appropriate for the method
US4853934A (en) Semiconductor laser control apparatus
US6741041B2 (en) Power controller
JP2003338067A (en) Apparatus and method for controlling laser power for disk drive
JPH01176338A (en) Output controller for semiconductor laser
KR20020065763A (en) Automatic power control apparatus in the disk drive
KR100268466B1 (en) Optical power adjusting device according to RF level of optical disc player
JPH01185849A (en) Semiconductor laser output control circuit for optical information recording device
JPH0198165A (en) Magnetic disk device
JP3838043B2 (en) Optical disk device
KR950009385B1 (en) Servo control method and system
KR100765734B1 (en) Auto laser diode power controlling apparatus in laser diode driver
JPH04356741A (en) Laser drive circuit
KR100682690B1 (en) An apparatus and method for controlling a laser in an optical disk driver
KR100230229B1 (en) Regenerative signal amplifier of optical disk
JP2643575B2 (en) Laser light amount control circuit in optical recording / reproducing device
JPH06236550A (en) Optical disk device
JPH04271025A (en) Apc circuit for laser light source
JPS63255840A (en) Light quantity controller in optical recording and reproducing device