JP7142714B2 - 電力用半導体装置の製造方法 - Google Patents

電力用半導体装置の製造方法 Download PDF

Info

Publication number
JP7142714B2
JP7142714B2 JP2020551624A JP2020551624A JP7142714B2 JP 7142714 B2 JP7142714 B2 JP 7142714B2 JP 2020551624 A JP2020551624 A JP 2020551624A JP 2020551624 A JP2020551624 A JP 2020551624A JP 7142714 B2 JP7142714 B2 JP 7142714B2
Authority
JP
Japan
Prior art keywords
gate
resin
power semiconductor
semiconductor device
lead frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020551624A
Other languages
English (en)
Other versions
JPWO2020079743A1 (ja
Inventor
佐武郎 田中
政紀 加藤
潤 田原
友明 島野
孝信 梶原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of JPWO2020079743A1 publication Critical patent/JPWO2020079743A1/ja
Application granted granted Critical
Publication of JP7142714B2 publication Critical patent/JP7142714B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B29WORKING OF PLASTICS; WORKING OF SUBSTANCES IN A PLASTIC STATE IN GENERAL
    • B29CSHAPING OR JOINING OF PLASTICS; SHAPING OF MATERIAL IN A PLASTIC STATE, NOT OTHERWISE PROVIDED FOR; AFTER-TREATMENT OF THE SHAPED PRODUCTS, e.g. REPAIRING
    • B29C45/00Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor
    • B29C45/14Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles
    • B29C45/14639Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles for obtaining an insulating effect, e.g. for electrical components
    • B29C45/14655Injection moulding, i.e. forcing the required volume of moulding material through a nozzle into a closed mould; Apparatus therefor incorporating preformed parts or layers, e.g. injection moulding around inserts or for coating articles for obtaining an insulating effect, e.g. for electrical components connected to or mounted on a carrier, e.g. lead frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3142Sealing arrangements between parts, e.g. adhesion promotors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49524Additional leads the additional leads being a tape carrier or flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/404Connecting portions
    • H01L2224/40475Connecting portions connected to auxiliary connecting means on the bonding areas
    • H01L2224/40499Material of the auxiliary connecting means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73213Layer and strap connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73271Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83401Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/83411Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83417Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/83424Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83439Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83444Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83447Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83455Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • H01L2224/83815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8384Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/8438Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/84399Material
    • H01L2224/844Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/84438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/84455Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • H01L2224/84815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/8484Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/8485Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

本願は、電力用半導体装置及びその製造方法に関するものである。
電力用半導体装置の構成の一つとして、配線パターン状に成形されたリードフレームにスイッチング可能なパワー半導体チップを実装し、樹脂パッケージ(モールド樹脂)で封止したものがある。その製造工程では、パワー半導体チップ等が搭載されたリードフレームをトランスファー成形法等によりモールド樹脂で封止し、成形金型から電力用半導体装置を取り出した直後に、成形金型のゲート内に残ったモールド樹脂と電力用半導体装置とを切り離すゲートブレイクが実施される。このため、電力用半導体装置の側面にはゲートブレイク跡が残る。
上記の樹脂封止工程において、ゲートを通じて成形金型に注入された溶融樹脂は、粘度が高く濡れ性が悪くなった状態でキャビティの最終充填箇所に流れ込む。よって、最終充填箇所には空気の巻き込みによるボイド、または充填不良等の欠陥が発生し易く、歩留まり低下の原因となる。また、成形金型のゲート近傍は樹脂注入時の応力の影響が大きく、樹脂がリードフレームから剥離しやすい。
このため、従来の樹脂封止工程においては、成形金型のゲートを樹脂パッケージの長手方向側面の側に配置し、短手方向側面と平行な方向に溶融樹脂を注入することにより、最終充填箇所までの距離が短くなるようにしていた。また、ゲートを樹脂パッケージの長手方向側面の側に配置することにより、樹脂注入時の応力の影響を低減していた。
従来の樹脂封止型半導体装置の製造方法として、例えば特許文献1には、ゲートを通じて成形金型に注入する溶融樹脂を、成形金型のキャビティに形成した凹凸面の延在方向に向け加圧注入する方法が開示されている。この特許文献1においても、ゲートは樹脂パッケージの長手方向側面の側に配置されている。
特開2005-116556号公報
上述のように、従来の電力用半導体装置は、樹脂封止工程において樹脂パッケージの長手方向側面の側にゲートが配置されていたため、長手方向側面にゲートブレイク跡を有していた。一方、成形機の金型には複数のゲートが配置され、複数の電力用半導体装置が同時に成形されるが、ゲートを樹脂パッケージの長手方向側面の側に配置した場合、短手方向側面の側に配置した場合よりも一度に成形可能な電力用半導体装置の数が少ないという課題があった。
一度に成形可能な電力用半導体装置の数を増やすためには、金型の長手方向の寸法を大きくする必要があるが、金型面内の温度ばらつきが大きくなるため樹脂の成形性の制御が難しくなる。このように、一度に成形可能な電力用半導体装置の数を増やすことは容易ではなく、従来の電力用半導体装置は生産性が低いという課題があった。
本願は、上記のような課題を解決するための技術を開示するものであり、一度に成形可能な電力用半導体装置の数を増加することができ、生産性の向上を図ることが可能な電力用半導体装置及びその製造方法を提供することを目的とする。
また、本願に開示される電力用半導体装置の製造方法は、樹脂パッケージを備えた電力用半導体装置の製造方法であって、パワー半導体チップが実装面に搭載されたリードフレームを成形金型のキャビティに配置した後、ゲートを通してキャビティに溶融樹脂を注入して樹脂パッケージを成形する工程を含み、樹脂パッケージは、複数の側面のうち最も長い側面である長手方向側面と、長手方向側面に連なる短手方向側面とを有するものであり、ゲートは、樹脂パッケージの短手方向側面の側に配置され、ゲートは、リードフレームの実装面を封止する実装面側樹脂を注入する第1ゲートと、実装面と反対側の放熱面を封止する放熱面側樹脂を注入する第2ゲートとを含み、第1ゲートと第2ゲートとの間に、リードフレームの周縁部の電気配線上不要な部分を吊りピンとして配置し、第1ゲートと第2ゲートとの間にリードフレームの端子形成部を配置すると共に、端子形成部と第1ゲートとの間、及び端子形成部と第2ゲートとの間に、吊りピンを配置したものである。
また、本願に開示される電力用半導体装置の製造方法によれば、樹脂パッケージを成形する工程において、成形金型のゲートを樹脂パッケージの短手方向側面の側に配置することにより、一度に成形可能な電力用半導体装置の数を増加することができ、生産性の向上が図られる。また、端子形成部の両側に吊りピンを配置することにより、両側のゲートからの樹脂漏れが端子形成部に付着するのを防ぐことができる。また、第1ゲートと第2ゲートとの間に2本の吊りピンと端子形成部を有しているので、樹脂注入時にリードフレームにかかる応力を低減することができる。
本願の上記以外の目的、特徴、観点及び効果は、図面を参照する以下の詳細な説明から、さらに明らかになるであろう。
実施の形態1による電力用半導体装置を示す平面図及び側面図である。 実施の形態1による電力用半導体装置を示す断面図である。 実施の形態1による電力用半導体装置の製造方法を説明する断面図である。 実施の形態1による電力用半導体装置の製造方法を説明する断面図である。 実施の形態1による電力用半導体装置の製造方法と、従来の電力用半導体装置の製造方法とを説明する模式図である。 実施の形態1による電力用半導体装置を用いた制御装置一体型回転電機と、従来の電力用半導体装置を用いた制御装置一体型回転電機とを説明する模式図である。 実施の形態2による電力用半導体装置の製造方法を説明する平面図である。 実施の形態2による電力用半導体装置の製造方法を説明する平面図である。 実施の形態3による電力用半導体装置を示す平面図である。
実施の形態1.
以下に、実施の形態1による電力用半導体装置について、図面に基づいて説明する。図1(a)及び図1(b)は、実施の形態1による電力用半導体装置を示す平面図及び側面図、図2は、図1(a)中、A-Aで示す部分の断面図である。各図において、同一、相当部分には同一符号を付している。
実施の形態1による電力用半導体装置1は、図1(a)に示すように、金属製のリードフレーム2、スイッチング可能なパワー半導体チップ3a、3b、電流検出用の抵抗器4、金属製の配線部材であるインナーリード5a、5b、及びこれらを覆うモールド樹脂である樹脂パッケージ6を備えている。リードフレーム2は、銅またはアルミニウム等を基材とした合金の板材であり、エッチング加工またはプレス加工により配線パターン状に成形されている。リードフレーム2の表面は、基材の金属が露出していてもよいし、少なくとも一部が金、銀、ニッケル、及びスズ等の金属めっきで覆われていてもよい。
また、リードフレーム2は、電気的に独立した複数の領域を有しており、図1に示す例では、パワー半導体チップ3aを搭載したP電位リード21、パワー半導体チップ3bを搭載したAC電位リード22、及びパワー半導体チップを搭載しないN電位リード23を有している。パワー半導体チップ3bを搭載したAC電位リード22は、パワー半導体チップを搭載しないAC電位リード22と、シャント抵抗等の抵抗器4によって電気的に接続されている。ただし、リードフレーム2の複数の領域の数、形状、及び配置、パワー半導体チップの数及び配置等は、これに限定されるものではない。
図2に示すように、リードフレーム2は、相対する主面の一方を実装面2a、他方を放熱面2bとし、実装面2aにはパワー半導体チップ3a、3b、インナーリード5a、5b、及び抵抗器4等が搭載される。また、リードフレーム2の放熱面2bには、放熱面側樹脂6b及び熱伝導率の高い絶縁性接着剤を介してヒートシンク(図示省略)が接合される。
パワー半導体チップ3a、3bとしては、例えばMOSFET(Metal-oxide semiconductor field-effect transistor)が用いられるが、これに限定されるものではなく、IGBT(Insulated gate bipolar transistor)であってもよい。パワー半導体チップ3a、3bの基材には、シリコン、炭化ケイ素、窒化ケイ素、窒化ガリウム、及びヒ化ガリウム等が用いられる。
パワー半導体チップ3a、3bは、チップ上面に上面電極であるソース電極、ゲート部、及びゲート電極を備え、チップ下面に下面電極を有している(いずれも図示省略)。図1(a)に示す例では、パワー半導体チップ3aの上面電極は、インナーリード5aによりAC電位リード22と電気的に接続され、パワー半導体チップ3bの上面電極は、インナーリード5bによりN電位リード23と電気的に接続されている。また、ゲート電極は、リードフレーム2の一部で構成されたゲート端子とワイヤボンド(図示省略)により接続される。
パワー半導体チップ3a、3bの上面電極とインナーリード5a、5bの間、インナーリード5a、5bとリードフレーム2の間、及び下面電極とリードフレーム2の間は、導電性接合部材であるはんだ7により接続される。これら複数の接合箇所のはんだ7は、リフロー装置等による一括の熱処理で接合可能である。
なお、電力用半導体装置1の使用時に温度変化等に起因したひずみが生じ、複数の接合箇所に耐久性の差が生じる場合は、接合箇所毎に異なる組成のはんだ7を使用してもよい。また、導電性接合部材は、はんだ7に限定されるものではなく、導電性樹脂ペーストまたはシンタリングペースト等であってもよい。上面電極とインナーリード5a、5bをはんだ7で接合する場合、上面電極にはニッケルめっきが施され、はんだ付け仕様となる。
これらのリードフレーム2、パワー半導体チップ3a、3b、抵抗器4、及びインナーリード5a、5b等は、樹脂パッケージ6により封止されている。樹脂パッケージ6は、相対する主面と、これらを繋ぐ4つ以上の側面を有する略直方体である。図1(a)に示す樹脂パッケージ6は、5つの側面を有しているため直方体ではないが、図1(a)中、Rで示す点線は、樹脂パッケージ6を直方体とみなした場合の外形を示している。複数の側面は、樹脂パッケージ6の主面に対して略垂直である。
また、樹脂パッケージ6は、複数の側面のうち最も長い側面である長手方向側面61と、長手方向側面61に連なる短手方向側面62とを有している。樹脂パッケージ6が直方体の場合、長手方向側面61と短手方向側面62とを二組有する。さらに、樹脂パッケージ6は、短手方向側面62に第1ゲートブレイク跡63と第2ゲートブレイク跡64(総称してゲートブレイク跡という)を有している。なお、図1(a)に示す例では、長手方向側面61と連なる2つの側面のうちの長い方の側面である短手方向側面62に、ゲートブレイク跡を有している。
図2に示すように、樹脂パッケージ6は、リードフレーム2の実装面2aを封止する実装面側樹脂6aと、実装面2aの反対側の放熱面2bを封止する放熱面側樹脂6bを含む。実装面側樹脂6aと放熱面側樹脂6bは、いずれもエポキシ樹脂等のモールド樹脂である。実装面側樹脂6aには、一般的な集積回路のモールド樹脂が用いられる。また、放熱面側樹脂6bには、実装面側樹脂6aよりも熱伝導率が高い(例えば3W/m・Kから12W/m・K程度)高放熱樹脂が用いられる。実装面側樹脂6aは第1ゲートブレイク跡63を有し、放熱面側樹脂6bは第2ゲートブレイク跡64を有している。
第1ゲートブレイク跡63と第2ゲートブレイク跡64は、リードフレーム2の主面(例えば実装面2a)に対して垂直な方向に重ならないように配置されている。また、図1(b)に示すように、樹脂パッケージ6を短手方向側面62から透視した時、第1ゲートブレイク跡63と、第1ゲートブレイク跡63に最も近いリードフレーム2の角部2cとの距離W1は、1mm以上である(W1≧1mm)。
同様に、第2ゲートブレイク跡64と、第2ゲートブレイク跡64に最も近いリードフレーム2の角部2dとの距離W2は、1mm以上である(W2≧1mm)。このように、ゲート位置をリードフレーム2の角部2c、2dから所定距離以上離すことにより、樹脂注入時の角部2c、2dへの応力集中を防ぐことが可能となり、モールド樹脂の剥離を抑制することができる。なお、実施の形態1では所定距離を1mmとしたが、リードフレーム2の厚さ及び幅、または樹脂注入時の圧力等によって所定距離は適宜変更される。
電力用半導体装置1の製造方法について、図3、図4、図5(a)及び図5(b)を用いて説明する。図3及び図4は、実施の形態1による電力用半導体装置の製造方法を説明する図であり、パワー半導体チップが実装面に搭載されたリードフレーム(回路組立体という)を成形金型のキャビティに配置した後、溶融樹脂が注入される前の状態を示している。なお、図3に示す回路組立体は、図1(a)中、B-Bで示す部分の断面であり、図4に示す回路組立体は、図1(a)中、C-Cで示す部分の断面である。
また、図5(a)は、実施の形態1による電力用半導体装置の製造方法を説明する模式図であり、電力用半導体装置1が成形金型10から取り出される前の状態を示している。また、比較例として、図5(b)は、従来の電力用半導体装置の製造方法を説明する模式図であり、従来の電力用半導体装置100が、従来の成形金型10Aから取り出される前の状態を示している。なお、図5(a)及び図5(b)では、樹脂パッケージ6の形状を直方体としている。
実施の形態1による電力用半導体装置1の製造方法は、パワー半導体チップ3a、3b及びインナーリード5a、5b等がリードフレーム2の実装面2aに搭載された回路組立体を、成形金型10のキャビティ12の所定位置に配置した後、ゲートを通してキャビティ12に溶融樹脂を注入して樹脂パッケージ6を成形する工程を含んでいる。
成形金型10は、第1ゲートである上側ゲート11aと、第2ゲートである下側ゲート11bを有している(これらを総称してゲートという)。上側ゲート11aと下側ゲート11bは、リードフレーム2の実装面2aに対して垂直な方向に重ならないように配置されている。また、上述のように、ゲートの位置は、キャビティ12の所定位置に配置されたリードフレーム2の角部から所定距離(実施の形態では1mm)以上離れている。
図3に示すように、上側ゲート11aは、リードフレーム2の実装面2aを封止する溶融樹脂(実装面側樹脂6a)をキャビティ12に注入する。また、図4に示すように、下側ゲート11bは、放熱面2bを封止する溶融樹脂(放熱面側樹脂6b)をキャビティ12に注入する。これらのゲートは、樹脂パッケージ6の短手方向側面62に対応する成形金型10の内壁13に開口している。
また、実装面側樹脂6aと放熱面側樹脂6bは、それぞれ上側ゲート11aと下側ゲート11bから、時間をずらして別々に注入される。これにより、実装面側樹脂6aと放熱面側樹脂6bとで異なる樹脂を用いることが可能となり、放熱面側樹脂6bとして、実装面側樹脂6aよりも高放熱性の樹脂を用いることができる。また、1回目の樹脂注入の後、上側ゲート11aに残った実装面側樹脂6aを除去することなく、下側ゲート11bから2回目の樹脂注入をすることができる。
樹脂パッケージ6を成形後、成形金型10から電力用半導体装置1を取り出した直後に、ゲート内に残ったモールド樹脂と電力用半導体装置1とを切り離すゲートブレイクが実施される。ゲートブレイク後の電力用半導体装置1の樹脂パッケージ6には、ゲートブレイク跡が残る。その後、リードフレーム2の電気配線上不要な部分が除去される。これにより、リードフレーム2は切り離され、電気的に独立したP電位リード21、AC電位リード22、N電位リード23、及び信号端子24等が形成される。
なお、成形金型10は、複数の樹脂パッケージ6を同時に成形可能な複数のキャビティ12を備えている。実施の形態1による成形金型10の場合、図5(a)に示すように、複数のキャビティ12は、隣接する樹脂パッケージ6の長手方向側面61が互いに対向するように配置されている。すなわち、樹脂パッケージ6の長手方向側面61に対応する成形金型10の内壁14が互いに対向している。
一方、比較例として、図5(b)に示す従来の電力用半導体装置100を製造する成形金型10Aの場合、複数のキャビティ12は、隣接する樹脂パッケージ6の短手方向側面62が互いに対向するように配置されている。すなわち、樹脂パッケージ6の短手方向側面62に対応する内壁13が互いに対向している。
樹脂パッケージ6の長手方向側面61の寸法をL1、短手方向側面62の寸法をL2(L1>L2)、成形金型10の長手方向の寸法をL3とするとき、図5(a)に示す成形金型10では、単純に計算して約(L2/L3×2)個の電力用半導体装置1を一度に成形可能である。また、図5(b)に示す従来の成形金型10Aでは、一度に成形可能な電力用半導体装置100の数は、単純に計算して約(L1/L3×2)個である。このように、電力用半導体装置1は、樹脂パッケージ6の短手方向側面62の側にゲートが配置されることにより、成形金型10内に効率的に配列することが可能となり、従来の電力用半導体装置100よりも一度に成形可能な数が多くなる。
また、実施の形態1による電力用半導体装置1を制御装置一体型回転電機の制御装置に用いた場合、短手方向側面62にゲートブレイク跡を有することを利用した効率的な配列が可能となり、制御装置の小型化が図られる。図6(a)は、実施の形態1による電力用半導体装置を用いた制御装置一体型回転電機を説明する模式図、図6(b)は、従来の電力用半導体装置を用いた制御装置一体型回転電機を説明する模式図である。なお、図6(a)及び図6(b)では、樹脂パッケージの形状を直方体とし、信号端子等は図示を省略している。また、電力用半導体装置以外の部品の図示を省略している。
制御装置一体型回転電機は、回転電機(図示省略)と、回転電機を制御するための制御装置30とを一体化したものであり、制御装置30は、固定子巻線に通電するためのスイッチング素子を有する電力用半導体装置1(パワーモジュール)と、回転子の界磁巻線に通電するためのスイッチング素子を有する界磁モジュールと、それらを制御する制御基板とを備えている。電力用半導体装置1及び界磁モジュールは、ヒートシンクに搭載され、樹脂製のケース32に内包されている。ケース32のシャフト31の周辺は、中空となるように構成されている。なお、制御装置30の詳細な構成については、本願には直接関係がないため説明を省略する。
図6(a)に示すように、電力用半導体装置1を6個配列した制御装置30では、制御装置30のケース32の径方向の寸法は、図中、L4で示すようになる。一方、図6(b)に示すように、従来の電力用半導体装置100を6個配列した制御装置30Aの場合、制御装置30Aのケース32Aの径方向の寸法は、図中、L5で示すようになり、L4<L5である。なお、図6(a)に示す電力用半導体装置1の配列方法は一例であり、制御装置30における電力用半導体装置1の数及び配列方法はこれに限定されるものではない。
以上のように、実施の形態1によれば、樹脂パッケージ6の短手方向側面62にゲートブレイク跡を有することにより、樹脂パッケージ6を成形する工程において一度に成形可能な数が多くなり、生産性が高く安価な電力用半導体装置1を提供することが可能となる。また、ゲートブレイク跡と、ゲートブレイク跡に最も近いリードフレーム2の角部との距離を所定距離(1mm)以上とすることにより、樹脂注入時のリードフレーム2の角部への応力集中によるモールド樹脂の剥離を抑制することができ、信頼性の高い電力用半導体装置1が得られる。
また、実施の形態1による電力用半導体装置の製造方法によれば、成形金型10のゲートを樹脂パッケージ6の短手方向側面62の側に配置することにより、複数のキャビティ12を、隣接する樹脂パッケージ6の長手方向側面61が互いに対向するように配置することが可能である。これにより、一度に成形可能な電力用半導体装置1の数が増加し、生産性が向上する。また、上側ゲート11aと下側ゲート11bは、リードフレーム2の実装面2aに対して垂直な方向に重ならないように配置されているため、樹脂注入時のリードフレーム2の応力集中を分散することができ、モールド樹脂の剥離を抑制することができる。
また、実装面側樹脂6aと放熱面側樹脂6bを、それぞれ上側ゲート11aと下側ゲート11bから時間をずらして注入するようにしたので、放熱面側樹脂6bとして高放熱性の樹脂を選択することが可能となり、放熱性の高い電力用半導体装置1を提供することができる。さらに、1回目の樹脂注入の後、上側ゲート11aに残った実装面側樹脂6aを除去することなく、下側ゲート11bから2回目の樹脂注入をすることができるため、少ない工程数で製造可能であり、生産性の向上が図られる。
実施の形態2.
図7及び図8は、実施の形態2による電力用半導体装置の製造方法を説明する平面図である。図7及び図8に示す電力用半導体装置1A、1Bは、上側ゲート11aと下側ゲート11bの内部に残ったモールド樹脂が切り離される前の状態を示している。なお、実施の形態2による電力用半導体装置1A、1Bは、上記実施の形態1による電力用半導体装置1の変形例であるので、各構成要素についての説明は省略し、相違点のみを説明する。
一般に、樹脂パッケージを成形する成形金型内において、溶融樹脂は、粘度が高く濡れ性が悪くなった状態で最終充填箇所に流れ込むため、最終充填箇所には空気の巻き込みによるボイドが発生し易い。このため、ゲートから最終充填箇所までの距離が短い方が好ましいが、上記実施の形態1のように成形金型10のゲートを樹脂パッケージ6の短手方向側面62の側に配置した場合、ゲートから最終充填箇所までの距離が従来よりも長くなる。
上記実施の形態1においてボイドの発生を防ぐためには、従来よりも成形圧力を上げる必要があるが、成形圧力を上げることによりゲートからの樹脂漏れが起こり易くなる。また、ゲートを樹脂パッケージ6の短手方向側面62の側に配置した場合、長手方向側面61の側に配置した場合よりも樹脂注入時の応力の影響が大きくなり、さらに、成形圧力を上げることによっても樹脂注入時の応力の影響が大きくなる。すなわち、ゲートを樹脂パッケージ6の短手方向側面62の側に配置した場合、樹脂注入時の樹脂漏れの影響及び応力の影響を抑制する必要がある。
そこで、実施の形態2による電力用半導体装置1Aは、図7に示すように、成形金型10の上側ゲート11aと下側ゲート11bとの間に、リードフレーム2の周縁部の電気配線上不要な部分を吊りピン25として配置している。吊りピン25は、樹脂パッケージ6を成形する工程において成形金型10に固定され、リードフレーム2の半導体チップ搭載部を支持する。これにより、樹脂注入時にリードフレーム2にかかる応力を低減することができ、モールド樹脂の剥離を抑制することができる。
また、上側ゲート11aと下側ゲート11bとの間に吊りピン25を配置することにより、上側ゲート11aから漏れた実装面側樹脂6aが下側ゲート11bに侵入するのを防ぐことができる。すなわち、吊りピン25は、上側ゲート11aから漏れた溶融樹脂を塞き止めるダムの機能を果たす。これにより、下側ゲート11bの詰まりを防止することができ、生産性が向上する。さらに、上側ゲート11aと下側ゲート11bとの間に信号端子が存在しない構成であるため、ゲート内に残ったモールド樹脂と吊りピン25を同時にカットすることができ、成形金型10の構造が簡便な形状となる。
また、図8に示す電力用半導体装置1Bは、成形金型10の上側ゲート11aと下側ゲート11bとの間に、リードフレーム2の周縁部の端子となる部分である端子形成部24Aを配置すると共に、端子形成部24Aと上側ゲート11aとの間、及び端子形成部24Aと下側ゲート11bとの間に、それぞれ吊りピン25を配置している。図8に示す構成の場合、成形直後にゲート内に残ったモールド樹脂をカットし、後工程で吊りピン25をカットする。
電力用半導体装置1Bでは、端子形成部24Aの両側に吊りピン25を配置することにより、両側のゲートからの樹脂漏れが端子形成部24Aに付着するのを防ぐことができる。また、上側ゲート11aと下側ゲート11bとの間に、2本の吊りピン25と1本の端子形成部24Aを有しているので、図7に示す電力用半導体装置1Aよりもさらに、樹脂注入時にリードフレーム2にかかる応力を低減することができる。
実施の形態2によれば、上記実施の形態1と同様の効果に加え、上側ゲート11aと下側ゲート11bとの間に吊りピン25を配置することにより、樹脂注入時の樹脂漏れの影響及び応力の影響を抑制することが可能となる。これにより、製造工程が簡略化されると共にモールド樹脂の剥離が抑制されるため、生産性及び信頼性が向上する。
実施の形態3.
図9は、実施の形態3による電力用半導体装置を示す平面図である。図9に示す電力用半導体装置1Cは、上側ゲート11aと下側ゲート11bの内部に残ったモールド樹脂が切り離される前の状態を示している。なお、実施の形態3による電力用半導体装置1Cは、上記実施の形態1による電力用半導体装置1の変形例であるので、各構成要素についての説明は省略し、相違点のみを説明する。
上記実施の形態2では、上側ゲート11aと下側ゲート11bとの間に吊りピン25を配置することにより、樹脂注入時の応力の影響を抑制し、モールド樹脂の剥離を抑制するようにしたが、実施の形態3による電力用半導体装置1Cは、図9に示すように、樹脂パッケージ6の短手方向側面62に隣接するリードフレーム2の周縁部に、リードフレーム2の他の領域よりも樹脂パッケージ6との密着性が高い表面改質領域26を設けたものである。
表面改質領域26は、例えばレーザ処理または化学処理等の表面処理により、リードフレーム2の表面を粗面化することによって得られる。また、リードフレーム2の表面に凹部を設け、アンカー効果が得られるようにしてもよい。あるいは、表面改質領域26には金属めっきを配置せず、リードフレーム2の基材である銅を露出させてもよい。
実施の形態3によれば、上記実施の形態1と同様の効果に加え、リードフレーム2が、樹脂パッケージ6の短手方向側面62に隣接する周縁部に表面改質領域26を有することにより、樹脂注入時の応力によるモールド樹脂の剥離を抑制することができ、生産性及び信頼性が向上する。
本開示は、様々な例示的な実施の形態及び実施例が記載されているが、1つ、または複数の実施の形態に記載された様々な特徴、態様、及び機能は特定の実施の形態の適用に限られるのではなく、単独で、または様々な組み合わせで実施の形態に適用可能である。従って、例示されていない無数の変形例が、本願明細書に開示される技術の範囲内において想定される。例えば、少なくとも1つの構成要素を変形する場合、追加する場合または省略する場合、さらには、少なくとも1つの構成要素を抽出し、他の実施の形態の構成要素と組み合わせる場合が含まれるものとする。
1、1A、1B、1C、100 電力用半導体装置、2 リードフレーム、2a 実装面、2b 放熱面、2c、2d 角部、3a、3b パワー半導体チップ、4 抵抗器、5a、5b インナーリード、6 樹脂パッケージ、6a 実装面側樹脂、6b 放熱面側樹脂、7 はんだ、10、10A 成形金型、11a 上側ゲート、11b 下側ゲート、12 キャビティ、13、14 内壁、21 P電位リード、22 AC電位リード、23 N電位リード、24 信号端子、24A 端子形成部、25 吊りピン、26 表面改質領域、30、30A 制御装置、31 シャフト、32、32A ケース、61 長手方向側面、62 短手方向側面、63 第1ゲートブレイク跡、64 第2ゲートブレイク跡

Claims (4)

  1. 樹脂パッケージを備えた電力用半導体装置の製造方法であって、
    パワー半導体チップが実装面に搭載されたリードフレームを成形金型のキャビティに配置した後、ゲートを通して前記キャビティに溶融樹脂を注入して樹脂パッケージを成形する工程を含み、
    前記樹脂パッケージは、複数の側面のうち最も長い側面である長手方向側面と、前記長手方向側面に連なる短手方向側面とを有するものであり、
    前記ゲートは、前記樹脂パッケージの前記短手方向側面の側に配置され
    前記ゲートは、前記リードフレームの前記実装面を封止する実装面側樹脂を注入する第1ゲートと、前記実装面と反対側の放熱面を封止する放熱面側樹脂を注入する第2ゲートとを含み、
    前記第1ゲートと前記第2ゲートとの間に、前記リードフレームの周縁部の電気配線上不要な部分を吊りピンとして配置し、
    前記第1ゲートと前記第2ゲートとの間に前記リードフレームの端子形成部を配置すると共に、前記端子形成部と前記第1ゲートとの間、及び前記端子形成部と前記第2ゲートとの間に、前記吊りピンを配置したことを特徴とする電力用半導体装置の製造方法。
  2. 前記成形金型は、複数の前記樹脂パッケージを同時に成形可能な複数の前記キャビティを備え、前記複数のキャビティは、隣接する前記樹脂パッケージの前記長手方向側面が互いに対向するように配置されていることを特徴とする請求項記載の電力用半導体装置の製造方法。
  3. 前記第1ゲートと前記第2ゲートは、前記リードフレームの前記実装面に対して垂直な方向に重ならないように配置されていることを特徴とする請求項1または請求項2に記載の電力用半導体装置の製造方法。
  4. 前記実装面側樹脂と前記放熱面側樹脂は、時間をずらして注入されることを特徴とする請求項1から請求項3のいずれか一項に記載の電力用半導体装置の製造方法。
JP2020551624A 2018-10-16 2018-10-16 電力用半導体装置の製造方法 Active JP7142714B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2018/038413 WO2020079743A1 (ja) 2018-10-16 2018-10-16 電力用半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
JPWO2020079743A1 JPWO2020079743A1 (ja) 2021-09-02
JP7142714B2 true JP7142714B2 (ja) 2022-09-27

Family

ID=70283459

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020551624A Active JP7142714B2 (ja) 2018-10-16 2018-10-16 電力用半導体装置の製造方法

Country Status (4)

Country Link
EP (1) EP3869540A4 (ja)
JP (1) JP7142714B2 (ja)
CN (1) CN112805814A (ja)
WO (1) WO2020079743A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006108279A (ja) 2004-10-04 2006-04-20 Matsushita Electric Ind Co Ltd リードフレームとその製造方法
JP2009302526A (ja) 2008-05-16 2009-12-24 Denso Corp 電子回路装置及びその製造方法
WO2016166835A1 (ja) 2015-04-15 2016-10-20 三菱電機株式会社 半導体装置
JP2018117021A (ja) 2017-01-17 2018-07-26 エムテックスマツムラ株式会社 樹脂成形金型及び樹脂成形装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5133921A (en) * 1987-12-31 1992-07-28 Sanken Electric Co., Ltd. Method for manufacturing plastic encapsulated electronic semiconductor devices
JPH01179332A (ja) * 1987-12-31 1989-07-17 Sanken Electric Co Ltd 樹脂封止型電子装置の製造方法
JPH0587962U (ja) * 1992-04-23 1993-11-26 新日本無線株式会社 リードフレーム
JP2005116556A (ja) 2003-10-02 2005-04-28 Fuji Electric Fa Components & Systems Co Ltd 樹脂封止型半導体装置の製造方法および設置方法
JP2011176206A (ja) * 2010-02-25 2011-09-08 Renesas Electronics Corp 半導体装置およびその製造方法
WO2015151273A1 (ja) * 2014-04-04 2015-10-08 三菱電機株式会社 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006108279A (ja) 2004-10-04 2006-04-20 Matsushita Electric Ind Co Ltd リードフレームとその製造方法
JP2009302526A (ja) 2008-05-16 2009-12-24 Denso Corp 電子回路装置及びその製造方法
WO2016166835A1 (ja) 2015-04-15 2016-10-20 三菱電機株式会社 半導体装置
JP2018117021A (ja) 2017-01-17 2018-07-26 エムテックスマツムラ株式会社 樹脂成形金型及び樹脂成形装置

Also Published As

Publication number Publication date
WO2020079743A1 (ja) 2020-04-23
EP3869540A4 (en) 2021-11-17
CN112805814A (zh) 2021-05-14
JPWO2020079743A1 (ja) 2021-09-02
EP3869540A1 (en) 2021-08-25

Similar Documents

Publication Publication Date Title
US9837338B2 (en) Semiconductor module with mounting case and method for manufacturing the same
KR101928681B1 (ko) 전력용 반도체 장치 및 그 제조 방법
KR20040080394A (ko) 반도체장치 및 그 제조방법
JP2004266096A (ja) 半導体装置及びその製造方法、並びに電子装置
WO2016166834A1 (ja) 半導体装置
JP2005191071A (ja) 半導体装置
US9620438B2 (en) Electronic device with heat dissipater
US20150221580A1 (en) Semiconductor device and manufacturing method of the same
JP2005167075A (ja) 半導体装置
JP4463146B2 (ja) 半導体装置の製造方法
JP2010258200A (ja) 半導体装置およびその製造方法
JP3660854B2 (ja) 半導体装置の製造方法
JP2003170465A (ja) 半導体パッケージの製造方法およびそのための封止金型
JP7142714B2 (ja) 電力用半導体装置の製造方法
JP5195282B2 (ja) 半導体装置およびその製造方法
CN101764114A (zh) 一种倒装式封装结构及其制作方法
US9966279B2 (en) Method for manufacturing semiconductor device
JP7413668B2 (ja) 半導体装置及びその製造方法
KR102225628B1 (ko) 고방열 플라스틱 큐에프엔 패키지
JP5119092B2 (ja) 半導体装置の製造方法
JP2009224529A (ja) 半導体装置およびその製造方法
KR20020093250A (ko) 리드 노출형 리드 프레임 및 그를 이용한 리드 노출형반도체 패키지
JP2015228422A (ja) 半導体装置の製造方法および半導体装置
KR102260622B1 (ko) 고방열 큐에프엔 패키지
WO2022259395A1 (ja) 半導体製造装置および半導体装置の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220315

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220404

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220816

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220913

R151 Written notification of patent or utility model registration

Ref document number: 7142714

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151