JP7007154B2 - 表示装置及びその駆動方法 - Google Patents

表示装置及びその駆動方法 Download PDF

Info

Publication number
JP7007154B2
JP7007154B2 JP2017205271A JP2017205271A JP7007154B2 JP 7007154 B2 JP7007154 B2 JP 7007154B2 JP 2017205271 A JP2017205271 A JP 2017205271A JP 2017205271 A JP2017205271 A JP 2017205271A JP 7007154 B2 JP7007154 B2 JP 7007154B2
Authority
JP
Japan
Prior art keywords
line
data
signal
timing controller
setting signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017205271A
Other languages
English (en)
Other versions
JP2018072829A (ja
Inventor
尚 秀 韓
明 洙 金
實 イ 方
國 煥 安
官 永 呉
在 鎬 崔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2018072829A publication Critical patent/JP2018072829A/ja
Application granted granted Critical
Publication of JP7007154B2 publication Critical patent/JP7007154B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

本発明は表示装置及びその駆動方法に関し、特に、高速駆動ラインの帯域幅を向上させ、伝送速度改善に応じる消費電力が改善される表示装置及びその駆動方法に関する。
表示装置は、データラインにデータ電圧を供給するためのソースドライブ集積回路、表示パネルのゲートラインにゲートパルス(又はスキャンパルス)を順次的に供給するためのゲートドライブ集積回路、及びドライブ集積回路を制御するためのタイミングコントローラ等を具備する。
近年、タブレット、スマートフォン、モニターにおいて、高解像度で、高いフレームレート(high frame rate)の製品需要が増加している。
したがって、ドライブ集積回路の伝送速度を改善しようとする研究が進行しているが、インターフェイス及び集積回路の物理的な限界によって伝送速度を改善するのが難しいという問題がある。
米国特許第9,053,673号明細書 米国特許第9,524,693号明細書 韓国特許第10-0919708号明細書 韓国特許公開第10-2015-0075640号公報 韓国特許公開第10-2010-0007628号公報
本発明は上記従来の表示装置における問題点に鑑みてなされたものであって、本発明の目的は、タイミングコントローラが低速駆動ラインを通じてライン設定信号を伝送することにより高速駆動ラインのスループットが改善され、高速駆動ラインの帯域幅が向上されて、伝送速度を低下させても目標データ量を伝送でき、伝送速度改善に応じる消費電力を改善することのできる表示装置及びその駆動方法を提供することにある。
上記目的を達成するためになされた本発明による表示装置は、映像を表示する表示パネルと、ライン設定信号、フレーム設定信号、及び映像信号を出力するタイミングコントローラと、各々が前記ライン設定信号、前記フレーム設定信号、及び前記映像信号を受信し、各々が前記ライン設定信号及び前記フレーム設定信号に基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供する複数のデータドライバーと、前記タイミングコントローラと前記複数のデータドライバーの中の1つとを接続し、前記映像信号を伝送する複数の高速伝送ラインと、前記タイミングコントローラと前記各データドライバーとを共通接続し、前記ライン設定信号を伝送する低速伝送ラインと、を有し、前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、前記複数のデータドライバーは、2つの前記ライン設定信号が印加される区間の間に前記低速伝送ラインを通じてリンク状態信号を前記タイミングコントローラに伝送し、前記リンク状態信号は、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする。
前記タイミングコントローラは、前記映像信号をラインデータ単位に出力し、前記ライン設定信号の中の(n+1)番目(nは自然数)のライン設定信号は、前記ラインデータの中のn番目のラインデータが出力される区間と重畳するように出力されるか、又は前記ラインデータの中のn番目のラインデータが出力される区間の前に出力されることが好ましい。
記タイミングコントローラは、前記映像信号をラインデータ単位に出力し、前記ラインデータは、ラインセグメント単位に伝送され、前記ライン設定信号は、ライン設定セグメント単位に伝送され、1つのライン設定セグメントは、前記複数のラインセグメントに同期されて伝送されることが好ましい。
前記タイミングコントローラは、垂直駆動区間の間に前記映像信号の中の1つのフレームに該当する映像信号を伝送した後、垂直ブランク区間の間に前記高速伝送ラインを通じて前記フレーム設定信号を伝送することが好ましい。
前記タイミングコントローラは、前記低速伝送ラインを通じて前記フレーム設定信号を伝送することが好ましい。
前記フレーム設定信号は、第1及び第2フレーム設定信号を含み、前記第1フレーム設定信号は、1つのフレームに該当する前記映像信号をデータ電圧に出力する時に必要である前記データドライバーの設定情報の一部を有し、前記第2フレーム設定信号は、前記設定情報のその他の部分を有し、前記タイミングコントローラは、前記高速伝送ラインを通じて前記第1フレーム設定信号を伝送し、前記低速伝送ラインを通じて前記第2フレーム設定信号を伝送することが好ましい。
また、上記目的を達成するためになされた本発明による表示装置は、映像を表示する表示パネルと、受信したライン設定信号をコーディングしてハイレベルとローレベルとを有するコーディングライン設定信号を生成し、前記コーディングライン設定信号、フレーム設定信号、及び映像信号を出力するタイミングコントローラと、各々が前記コーディングライン設定信号、前記フレーム設定信号、及び前記映像信号を受信し、各々が前記コーディングライン設定信号及び前記フレーム設定信号に基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供する複数のデータドライバーと、前記タイミングコントローラと前記複数のデータドライバーの中の1つとを接続し、前記映像信号を伝送する複数の高速伝送ラインと、前記タイミングコントローラと前記各データドライバーとを共通接続し、前記コーディングライン設定信号を伝送する低速伝送ラインとを有し、前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、前記タイミングコントローラは、前記コーディングライン設定信号を通じて、前記タイミングコントローラと前記データドライバーとの間のリンク状態情報をセンシングし、前記リンク状態情報は、リンク状態信号であって、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする。
上記目的を達成するためになされた本発明による表示装置の駆動方法は、タイミングコントローラで、複数の高速伝送ラインを通じて映像信号を複数のデータドライバーに伝送する段階と、タイミングコントローラで、低速伝送ラインを通じてライン設定信号を複数のデータドライバーに伝送する段階と、前記データドライバーで、前記ライン設定信号に基づいて前記映像信号に対応するデータ電圧を表示パネルに提供する段階と、前記表示パネルで、前記データ電圧に対応する映像を表示する段階と、を有し、前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、前記複数のデータドライバーで、前記低速伝送ラインを通じてリンク状態信号を前記タイミングコントローラに提供する段階をさらに含み、前記リンク状態信号は、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする。
前記複数の高速伝送ラインを通じて前記映像信号を前記複数のデータドライバーに伝送する段階は、前記映像信号をラインデータ単位に伝送する段階を含み、前記低速伝送ラインを通じて前記ライン設定信号を前記複数のデータドライバーに伝送する段階は、前記ライン設定信号の中の(n+1)番目(nは自然数)のライン設定信号を前記ラインデータの中のn番目のラインデータが出力される区間と重畳するように出力する段階を含むことが好ましい。
前記ラインデータは、ラインセグメント単位に伝送され、前記ライン設定信号は、ライン設定セグメント単位に伝送され、1つのライン設定セグメントは、前記複数のラインセグメントに同期されて伝送されることが好ましい。
記タイミングコントローラで、前記高速伝送ラインを通じてフレーム設定信号を前記複数のデータドライバーに伝送する段階をさらに有し、前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することが好ましい。
前記タイミングコントローラで、前記低速伝送ラインを通じてフレーム設定信号を前記複数のデータドライバーに伝送する段階をさらに有し、前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することが好ましい。
前記タイミングコントローラで、前記高速伝送ラインを通じてフレーム設定信号の一部を複数のデータドライバーに伝送する段階をさらに有し、前記タイミングコントローラで、前記低速伝送ラインを通じて前記フレーム設定信号のその他の部分を複数のデータドライバーに伝送する段階をさらに有し、前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することが好ましい。
また、上記目的を達成するためになされた本発明による表示装置の駆動方法は、タイミングコントローラで、複数の高速伝送ラインを通じて映像信号及びライン設定信号の一部を複数のデータドライバーに伝送する段階と、タイミングコントローラで、低速伝送ラインを通じて前記ライン設定信号のその他の部分を複数のデータドライバーに伝送する段階と、前記データドライバーで、前記ライン設定信号に基づいて前記映像信号に対応するデータ電圧を表示パネルに提供する段階と、前記表示パネルで、前記データ電圧に対応する映像を表示する段階と、を有し、前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、前記複数のデータドライバーで、前記低速伝送ラインを通じてリンク状態信号を前記タイミングコントローラに提供する段階をさらに含み、前記リンク状態信号は、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする。
前記タイミングコントローラで、前記高速伝送ライン又は前記低速伝送ラインを通じてフレーム設定信号を前記複数のデータドライバーに伝送する段階をさらに有し、前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することが好ましい。
本発明に係る表示装置及びその駆動方法によれば、タイミングコントローラが低速駆動ラインを通じてライン設定信号を伝送することによって、高速駆動ラインのスループット(throughput)が改善されるという効果がある。
また、高速駆動ラインの帯域幅(bandwidth)が向上されて、伝送速度を低下させても目標データ量を伝送できるので、伝送速度改善に応じる消費電力が改善されるという効果がある。
本発明の実施形態に係る表示装置の概略的な構成を示すブロック図である。 図1に示した1つの画素の等価回路図である。 図1のタイミングコントローラとデータドライバーとの構成を示すブロック図である。 本発明の実施形態に係る動作シークェンスを示す図である。 本発明の第1の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 図5で1つの水平駆動区間とその隣接する区間との間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 本発明の第2の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 図7で1つの水平駆動区間とその隣接する区間との間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 本発明の一実施形態に係る、メインクロック信号、ライン設定信号、及びコーディングライン設定信号を示す波形図である。 本発明の第3の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 本発明の第4の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 本発明の第5の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。 本発明の第1の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。 本発明の第2の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。 本発明の第3の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。 本発明の第4の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。 本発明の第5の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。 本発明の第6の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
次に、本発明に係る表示装置及びその駆動方法を実施するための形態の具体例を図面を参照しながら説明する。
本発明は多様な変更を加えることができ、様々な形態を有することができるので、特定な実施形態を図面に例示し、本文で詳細に説明する。
しかし、これは本発明を特定な開示形態に対して限定しようとすることではなく、本発明の思想及び技術範囲に含まれるすべての変更、均等物乃至代替物を含むこととして理解されるべきである。
図1は、本発明の実施形態に係る表示装置の概略的な構成を示すブロック図であり、図2は図1に示した1つの画素の等価回路図である。
図1に示すように、本発明の実施形態に係る表示装置1000は、表示パネル100、タイミングコントローラ200、ゲートドライバー300、及びデータドライバー400を含む。
表示パネル100は映像を表示する。
表示パネル100は、有機発光表示パネル(organic light emitting display panel)、液晶表示パネル(liquid crystal display panel)、プラズマ表示パネル(plasma display panel)、電氣泳動表示パネル(electrophoretic display panel)、及びエレクトロ・ウェッティング表示パネル(electrowetting display panel)等の多様な表示パネルであってもよい。
以下においては表示パネル100を液晶表示パネルとして例示的に説明する。
表示パネル100は、下部基板110、下部基板110に対向する上部基板120、及び下部基板110と上部基板120の間に配置された液晶層130を含む。
表示パネル100は第1方向DR1に延長される複数のゲートライン(GL1~GLm)と第1方向DR1に交差する第2方向DR2に延長される複数のデータライン(DL1~DLn)とを含む。
ゲートライン(GL1~GLm)及びデータライン(DL1~DLn)は、画素領域を定義し、画素領域の各々には映像を表示する画素PXが具備される。
図1には第1ゲートラインGL1と第1データラインDL1とに接続された画素PXを一例として示す。
画素PXは、薄膜トランジスタTR、液晶キャパシタ(liquid crystal capacitor)Clc、及びストレージキャパシタ(storage capacitor)Cstを含む。
薄膜トランジスタTRは、ゲートライン(GL1~GLm)の中の1つ、及びデータライン(DL1~DLn)の中の1つと接続される。
液晶キャパシタClcは、薄膜トランジスタTRに接続される。
ストレージキャパシタCstは、液晶キャパシタClcに並列接続される。
ストレージキャパシタCstは、必要によって省略することができる。
薄膜トランジスタTRは、下部基板110に具備される。
薄膜トランジスタTRは、3端子素子として、制御端、一端、及び他端を有する。
薄膜トランジスタTRの制御端は第1ゲートラインGL1と接続され、一端は第1データラインDL1と接続され、他端は液晶キャパシタClc及びストレージキャパシタCstと接続される。
液晶キャパシタClcは、下部基板110に具備された画素電極PEと上部基板120に具備された共通電極CEとを2つの端子とし、画素電極PEと共通電極CEの間の液晶層130は誘電体として機能する。
画素電極PEは、薄膜トランジスタTRと接続され、共通電極CEは上部基板120に全面的に形成され、共通電圧を受信する。
図2とは異なりに共通電極CEが下部基板110に具備される場合もあり、この時には画素電極PEと共通電極CEの中の少なくとも1つがスリットを具備し得る。
ストレージキャパシタCstは、液晶キャパシタClcの補助的な役割をし、画素電極PE、ストレージライン(図示せず)、画素電極PEとストレージライン(図示せず)との間に配置された絶縁体を含む。
ストレージライン(図示せず)は、下部基板110に具備されて画素電極PEの一部と重畳する。
ストレージライン(図示せず)にはストレージ電圧と同一の一定な電圧が印加される。
画素PXは、主要色(primary color)の中の1つを表示する。
主要色は、レッド、グリーン、ブルー、及びホワイトを含む。
一方、これに制限されることではなく、主要色は、イエロー、シアン、マゼンタ等多様な色相をさらに含むことができる。
画素PXは、主要色の中の1つを示すカラーフィルターCFをさらに含む。
図2にはカラーフィルターCFが上部基板120に具備されたことを一例として示したが、これに制限されることではなく、カラーフィルターCFは下部基板110に具備することもできる。
タイミングコントローラ200は、外部のグラフィック制御部(図示せず)から入力映像信号RGB及び制御信号を受信する。
制御信号は、フレーム区別信号である垂直同期信号(以下、‘Vsync信号’と称する)、行区別信号である水平同期信号(以下、‘Hsync信号’と称する)、及びメインクロック信号MCLKを含む。
タイミングコントローラ200は、ゲート制御信号GS1及びデータ制御信号DS1を生成する。
タイミングコントローラ200は、ゲート制御信号GS1をゲートドライバー300に出力し、データ制御信号DS1をデータドライバー400に出力する。
ゲート制御信号GS1は、ゲートドライバー300を駆動するための信号であり、データ制御信号DS1は、データドライバー400を駆動するための信号である。
ゲートドライバー300は、ゲート制御信号GS1に基づいてゲート信号を生成し、ゲート信号をゲートライン(GL1~GLm)に出力する。
ゲート制御信号GS1は、走査開始を指示する走査開始信号とゲートオン電圧の出力周期を制御する少なくとも1つのクロック信号、及びゲートオン電圧の持続時間を限定する出力イネーブル信号を含む。
データドライバー400は、データ制御信号DS1に基づいて変調された入力映像信号DATAに応じる階調電圧を生成し、これをデータ電圧にデータライン(DL1~DLn)に出力する。
データ電圧は、共通電圧に対して正の値を有する正極性データ電圧と負の値を有する負極性データ電圧とを含む。
データ制御信号DS1は、変調された入力映像信号DATAがデータドライバー400に伝送されることの開始を知らせる水平開始信号STH、データライン(DL1~DLn)にデータ電圧を印加するロード信号、及び共通電圧に対してデータ電圧の極性を反転させる極性信号を含む。
タイミングコントローラ200、ゲートドライバー300、及びデータドライバー400の各々は、少なくとも1つの集積回路チップの形態に表示パネル100に直接装着するか、可撓性印刷回路基板(flexible printed circuit board)上に装着されてTCP(tape carrier package)の形態に表示パネル100に付着するか、或いは別の印刷回路基板(printed circuit board)上に装着することができる。
これとは異なり、ゲートドライバー300及びデータドライバー400の中の少なくとも1つは、ゲートライン(GL1~GLm)、データライン(DL1~DLn)、及び薄膜トランジスタTRと共に表示パネル100に集積されてもよい。
また、タイミングコントローラ200、ゲートドライバー300、及びデータドライバー400は、単一チップに集積することができる。
図3は、図1のタイミングコントローラとデータドライバーとの構成を示すブロック図である。
図3を参照すると、データドライバー400は、第1~第nデータドライバー(410、420、…、430)を含む。
表示装置は、タイミングコントローラ200とデータドライバー(410、420、…、430)とを接続する高速駆動ラインLNH及び低速駆動ラインLNLをさらに含む。
高速駆動ラインLNHと低速駆動ラインLNLとは互いに異なるインターフェイスによってデータを伝送する。
高速駆動ラインLNHは、低速駆動ラインLNLに比べてさらに高い伝送効率を有する。
高速駆動ラインLNHは、データドライバー(410、420、…、430)と同一の数を有する高速駆動ライン(LNH1~LNH3)を含む。
高速駆動ライン(LNH1~LNH3)の各々は、タイミングコントローラ200とデータドライバー(410~430)との各々を接続する。
本発明の実施形態で、第1高速駆動ラインLNH1はタイミングコントローラ200と第1データドライバー410とを接続し、第2高速駆動ラインLNH2はタイミングコントローラ200と第2データドライバー420とを接続し、第3高速駆動ラインLNH3はタイミングコントローラ200と第nデータドライバー430とを接続する。
したがって、タイミングコントローラ200は、高速駆動ライン(LNH1~LNH3)の各々を通じてデータドライバー(410~430)の各々に信号を個別的に伝送する。
低速駆動ラインLNLは、タイミングコントローラ200とデータドライバー(410~430)とを接続する。
低速駆動ラインLNLは、データドライバー(410~430)に共通接続されるので、タイミングコントローラ200から低速駆動ラインLNLを通じて伝送された信号はデータドライバー(410~430)に同様に伝達される。
以降、データドライバー400と記した場合、複数のデータドライバー(410~430)を含むものとする。
図4は、本発明の実施形態に係る動作シークェンスを示す図である。
図1、図3、及び図4には2つのフレームの間に伝送されるデータを示すフレーム駆動シークェンス、水平駆動区間の間に高速駆動ラインを通じて伝送されるデータを示す高速駆動ライン伝送シークェンス、及び水平駆動区間の間に低速駆動ラインを通じて伝送されるデータを示す低速駆動ライン伝送シークェンスを示す。
1つのフレームは、垂直駆動区間(V_Dr)と垂直ブランク区間(V_Blank)とに分ける。
垂直駆動区間(V_Dr)の間に1つのフレームに該当する映像信号がラインデータ単位に出力される。
図4にはm個のラインデータが順次に出力されることを例示的に示す。
垂直ブランク区間(V_Blank)は1つのフレームに該当する映像信号が出力された後、次のフレームに該当する映像信号が出力される前まで映像信号が印加されない区間である。
ラインデータの各々は、水平駆動区間1Hの間に出力される。
高速駆動ライン伝送シークェンスは、n番目のラインデータLDが伝送される水平駆動区間1Hを拡大して示した。
n番目のラインデータLDが伝送される水平駆動区間1Hの間にタイミングコントローラ200は、高速駆動ライン(LNH1~LNH3)を通じてライン開始信号SOL及びn番目のラインデータLDを順次に出力する。
以後、次の水平駆動区間が開始する前まで水平ブランク区の間に(H_Blank)が維持される。
水平ブランク区間(H_Blank)は、ライン開始信号SOL及びラインデータLDが印加されない区間である。
データ制御信号DS1は、ライン設定信号LCFとフレーム設定信号とを含む。
ライン設定信号LCFは、ラインデータLDをデータ電圧に出力する時、必要であるデータドライバー400の設定情報を含む。
フレーム設定信号は、1つのフレームに該当する映像信号をデータ電圧に出力する時、必要であるデータドライバー400の設定情報を含む。
タイミングコントローラ200は、ラインデータが出力される時毎にライン設定信号LCFを出力し、1つのフレームに該当する映像信号が出力される時毎にフレーム設定信号を出力する。
タイミングコントローラ200は、低速駆動ラインLNLを通じてライン設定信号LCFを出力する。
図4で低速駆動ライン伝送シークェンスは、n番目のラインデータLDが印加される区間と重畳する区間の間に印加される(n+1)番目のライン設定信号LCFを示した。
n番目のライン設定信号は、n番目のラインデータLDをデータ電圧に出力する時、必要であるデータドライバー400の設定情報を含み、(n+1)番目のライン設定信号LCFは(n+1)番目のラインデータをデータ電圧に出力する時、必要であるデータドライバー400の設定情報を含む。
(n+1)番目のライン設定信号LCFは、(n+1)番目のラインデータが伝送される前に出力されなければならないので、(n+1)番目のライン設定信号LCFは、n番目のラインデータLDが出力される区間と重畳するように出力されるか、或いはn番目のラインデータLDが出力される区間の前に出力される。
本実施形態では、(n+1)番目のライン設定信号LCFは、n番目のラインデータLDが出力される区間と重畳するように出力されることを例示的に示した。
本発明の一実施形態に係る表示装置の駆動方法によれば、タイミングコントローラ200が低速駆動ラインLNLを通じてライン設定信号を伝送することによって、高速駆動ラインLNHのスループット(throughput)が改善される。
また、高速駆動ラインLNHの帯域幅(bandwidth)が向上されて、伝送速度を低下させても目標データ量を伝送できるので、伝送速度改善に応じる消費電力が改善される。
図5は、本発明の第1の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。
図3~図5を参照すると、タイミングコントローラ200は、垂直駆動区間(V_Dr)間高速駆動ラインLNHを通じてデータドライバー400に映像信号をラインデータ単位に伝送する。
図5に、m個のラインデータ(LD_1~LD_m)が1つのフレームに該当する映像信号を構成することを示す。
タイミングコントローラ200は、垂直ブランク区間(V_Blank)の間に高速駆動ラインLNHを通じてデータドライバー400にフレーム設定信号FCFを伝送する。
タイミングコントローラ200は、低速駆動ラインLNLを通じてライン設定信号(LCF_1~LCF_m)をデータドライバー400に伝送する。
n番目のライン設定信号は、n番目のラインデータをデータ電圧に出力する時、必要であるデータドライバー400の設定情報を含み、(n+1)番目のライン設定信号は、(n+1)番目のラインデータをデータ電圧に出力する時、必要であるデータドライバー400の設定情報を含む。
(n+1)番目のライン設定信号は、(n+1)番目のラインデータが伝送される前に出力されなければならないので、(n+1)番目のライン設定信号は、n番目のラインデータが出力される区間と重畳するように出力される。
図5で、第2ライン設定信号(LCF_2)は、第1ラインデータ(LD_1)が出力される水平駆動区間1Hと重畳するように出力される。
同様に、m番目のライン設定信号(LCF_m)は、(m-1)番目のラインデータ(LD_m-1)が出力される水平駆動区間と重畳するように出力される。
データドライバー400は、低速駆動ラインLNLを通じてリンク状態信号LSSをタイミングコントローラ200に伝送する。
リンク状態信号LSSは、タイミングコントローラ200とデータドライバー400とのリンク状態情報を有するフィードバック信号である。
例えば、タイミングコントローラ200とデータドライバー400とのリンクが正常である場合、リンク状態信号LSSはハイレベルを有し、タイミングコントローラ200とデータドライバー400とのリンクが正常でない場合、リンク状態信号LSSはローレベルを有する。
リンク状態信号LSSは、ライン設定信号(LCF_1~LCF_m)の各々がデータドライバー400に伝送された直後に伝送される。
言い換えれば、リンク状態信号LSSは、連続的な2つのライン設定信号(LCF_1、LCF_2)が印加される区間の間に伝送される。
リンク状態信号LSSは、現在ラインデータ(例えば、(m-1)番目のラインデータ(LD_m-1))が伝送される区間と重畳する区間の間に印加されるライン設定信号(例えば、m番目のライン設定信号(LCF_m))が印加された後、次のラインデータ(例えば、m番目のラインデータ(LD_m))が印加される前に伝送される。
図6は、図5で1つの水平駆動区間とその隣接する区間との間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。
図6には第1ラインデータ(LD_1)が伝送される水平駆動区間1Hとその隣接する区間とを例示的に示した。
図6を参照すると、ライン開始信号SOLが出力され、第1ラインデータ(LD_1)が出力される。
ライン開始信号SOL及び第1ラインデータ(LD_1)は、高速駆動ラインLNHの通信プロトコルによって設定されたラインセグメント単位に伝送される。
1つのラインセグメントは、割り当てられたラインセグメント区間Tの間に伝送される。
図6で第1ラインデータ(LD_1)は、w個(wは自然数)のラインセグメント(DATA_1~DATA_w)を含むことを例示的に示した。
第2ライン設定信号(LCF_2)は、低速駆動ラインLNLの通信プロトコルによって設定されたライン設定セグメント単位に伝送される。
図6で第2ライン設定信号(LCF_2)は、j個(jは自然数)のライン設定セグメント(Conf_1~Conf_j)を含むことを例示的に示した。
1つのライン設定セグメントは、s個(sはw未満の自然数)のラインセグメントに同期されて伝送される。
図6で、第1ライン設定セグメント(Conf_1)は、第1~第nラインセグメント(DATA_1~DATA_n)に同期されて伝送される。
第1ライン設定セグメントConf_1はsxTとして定義される割当されたライン設定セグメント区間の間に伝送される。
図4~図6を参照すると、タイミングコントローラ200は、ライン設定信号LCFのライン設定セグメント(Conf_1~Conf_j)の各々をラインデータLDのラインセグメント(DATA_1~DATA_w)の各々のn倍に同期して伝送することによって、ライン設定信号LCFのタイミングを制御するための別のクロック信号を必要としない。
したがって、本発明の一実施形態に係る表示装置によれば、高速駆動ラインLNHの帯域幅(band width)を向上させて高速駆動ラインLNHの伝送効率を向上させる。
図7は、本発明の第2の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図であり、図8は、図7で1つの水平駆動区間とその隣接する区間の間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。
図8には第1ラインデータ(LD_1)が伝送される水平駆動区間1Hとその隣接する区間とを例示的に示す。
図7及び図8を参照して説明する表示装置の駆動方法は、図5及び図6を参照して説明した表示装置の駆動方法との差異点を中心に説明し、説明しない部分は図5及び図6と関連した説明にしたがう。
図3、図7、及び図8を参照すると、タイミングコントローラ200は、受信したライン設定信号をコーディングしてハイレベルとローレベルとを有するコーディングライン設定信号(LCC_1~LCC_m)を生成する。
タイミングコントローラ200は、コーディングライン設定信号(LCC_1~LCC_m)を低速駆動ラインLNLを通じてデータドライバー400に伝送する。
タイミングコントローラ200は、コーディングライン設定信号(LCC_1~LCC_m)を通じてデータドライバー400とのリンク状態情報をセンシングする。
データドライバー400は、別のリンク状態信号をタイミングコントローラ200に伝送しない。
したがって、低速駆動ラインLNLを通じてコーディングライン設定信号(LCC_1~LCC_m)は連続的に出力される。
コーディングライン設定信号(LCC_1~LCC_m)の各々に含まれた1つのライン設定セグメントは、s個のラインセグメントに同期されて伝送される。
データドライバー400は、タイミングコントローラ200とリンクエラーが発生する時、タイミングに関わらず第1レベル(例えば、ローレベル)を有する信号を低速駆動ラインLNLを通じて伝送する。
例えば、データドライバー400は、リンクエラーが発生する時、低速駆動ラインLNLに接続された端子を接地(ローレベル出力の時)するか、プルアップ回路に接続(ハイレベル出力の時)する。
タイミングコントローラ200は、低速駆動ラインLNLを通じてコーディングライン設定信号(LCC_1~LCC_m)を伝送する中にコーディングライン設定信号(LCC_1~LCC_m)が第2レベル(例えば、ハイレベル)を有する区間にも第1レベル(例えば、ローレベル)がセンシングされれば、リンクエラーとして判断する。
したがって、コーディングライン設定信号LCCは、ライン設定信号LCFのレベルに関わらず、第2レベル(例えば、ハイレベル)を有しなければならない。
コーディングライン設定信号LCCは、ライン設定信号LCFと同一の情報を有し、第2レベル(例えば、ハイレベル)を有する多様な方式によってコーディングされる。
図9は、本発明の一実施形態に係る、メインクロック信号MCLK、ライン設定信号LCF、及びコーディングライン設定信号LCCを示す波形図である。
図9を参照してコーディングライン設定信号LCCをコーディングする様々な方式の中で1つを例示的に説明する。
タイミングコントローラ200は、メインクロック信号MCLKとライン設定信号LCFとをXOR演算してコーディングライン設定信号LCCを生成する。
ライン設定信号LCFがハイレベルを有する区間P1の間にコーディングライン設定信号LCCはハイレベルとローレベルとの両方を有し、ライン設定信号LCFがローレベルを有する区間P2の間にコーディングライン設定信号LCCはハイレベルとローレベルとの両方を有する。
したがって、コーディングライン設定信号LCCは、ライン設定信号LCFに関わらず、ハイレベルとローレベルとの両方を有する。
データドライバー400は、リンクエラーが発生する時、低速駆動ラインLNLにローレベルを有する信号を伝送する場合、タイミングコントローラ200はコーディングライン設定信号LCCがハイレベルを有する区間の入力波形を感知してリンク状態をセンシングする。
図7~図9を参照して説明した表示装置の駆動方法によれば、データドライバー400で別のリンク状態信号をタイミングコントローラ200に伝送しなくとも、タイミングコントローラ200はコーディングライン設定信号LCCに基づいてリンク状態をセンシングすることができる。
図10は、本発明の第3の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図であり、図11は、本発明の第4の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。
図10及び図11を参照して説明する表示装置の駆動方法は、図5を参照して説明した表示装置の駆動方法との差異点を中心に説明し、説明しない部分は図5と関連した説明にしたがう。
図10を参照すると、タイミングコントローラ200は、低速駆動ラインLNLを通じてデータドライバー400にフレーム設定信号FCFを伝送する。
フレーム設定信号FCFは、垂直ブランク区間(V_Blank)と重畳する区間の間に伝送される。
フレーム設定信号FCFは、図10に示すように垂直ブランク区間(V_Blank)内に伝送され、これとは異なって、垂直ブランク区間(V_Blank)及びm番目のラインデータ(LD_m)が出力される区間と重畳するように伝送することもできる。
図11を参照すると、フレーム設定信号は、第1フレーム設定信号FCF1及び第2フレーム設定信号FCF2を含む。
第1フレーム設定信号FCF1は、1つのフレームに該当する映像信号をデータ電圧に出力する時、必要であるデータドライバー400の設定情報の一部を有し、第2フレーム設定信号FCF2は設定情報のその他の部分を有する。
タイミングコントローラ200は、垂直ブランク区間(V_Blank)の間に高速駆動ラインLNHを通じてデータドライバー400に第1フレーム設定信号FCF1を伝送する。
タイミングコントローラ200は、低速駆動ラインLNLを通じてデータドライバー400に第2フレーム設定信号FCF2を伝送する。
第2フレーム設定信号FCF2は、垂直ブランク区間(V_Blank)と重畳する区間の間に伝送される。
第2フレーム設定信号FCF2は、図11に示すように垂直ブランク区間(V_Blank)内に伝送され、これとは異なって、垂直ブランク区間(V_Blank)及びm番目のラインデータ(LD_m)が出力される区間と重畳するように伝送することもできる。
図12は、本発明の第5の実施形態に係る表示装置で、フレームの間に高速駆動ラインと低速駆動ラインとに印加されるデータを示す図である。
図12を参照して説明する表示装置の駆動方法は、図5を参照して説明した表示装置の駆動方法との差異点を中心に説明し、説明しない部分は図5と関連した説明にしたがう。
図12を参照すると、ライン設定信号は、高速ライン設定信号(LCF_11~LCF_m1)及び低速ライン設定信号(LCF_12~LCF_m2)を含む。
高速ライン設定信号(LCF_11~LCF_m1)の中の1つは、1つのラインデータをデータ電圧に出力する時、必要であるデータドライバー400の設定情報の一部を有し、低速ライン設定信号(LCF_12~LCF_m2)の中の1つは、設定情報のその他の部分を有する。
例えば、第1高速ライン設定信号(LCF_11)と第1低速ライン設定信号(LCF_12)とは第1ラインデータ(LD_1)を出力する時、必要であるデータドライバー400の設定情報を含む。
タイミングコントローラ200は、高速駆動ラインLNHを通じて高速ライン設定信号(LCF_11~LCF_m1)を出力する。
1つの水平駆動区間1H内でタイミングコントローラ200は、第1高速ライン設定信号(LCF_11)を第1ラインデータ(LD_1)より先に伝送する。
タイミングコントローラ200は、低速駆動ラインLNLを通じて低速ライン設定信号(LCF12~LCFm2)を伝送する。
第1低速ライン設定信号(LCF_12)は、第1ラインデータ(LD_1)が出力される水平駆動区間1Hより先に伝送される。
第2低速ライン設定信号(LCF_22)は、第1ラインデータ(LD_1)が出力される区間と重畳するように出力される。
図12を参照して説明した表示装置の駆動方法によれば、タイミングコントローラ200でライン設定信号の一部(データドライバー400の設定情報の一部を含む高速ライン設定信号)を高速駆動ラインLNHに伝送し、ライン設定信号の残りの部分(データドライバー400の設定情報のその他の部分を含む低速ライン設定信号)を低速駆動ラインLNLに伝送して、高速駆動ラインLNHの伝送効率を向上させることができる。
図13は、本発明の第1の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
図1、図4~図6、及び図13を参照すると、本発明の第1の実施形態に係る表示装置の駆動方法は、タイミングコントローラ200で、複数の高速駆動ラインLNHを通じて映像信号RGBを複数のデータドライバー(410~430)からなるデータドライバー400に伝送する段階(ステップS110)と、タイミングコントローラ200で、低速駆動ラインLNLを通じてライン設定信号LCFを複数のデータドライバー(410~430)に伝送する段階(ステップS120)と、データドライバー400でライン設定信号LCFに基づいて映像信号RGBに対応するデータ電圧を表示パネル100に提供する段階(ステップS130)と、表示パネル100でデータ電圧に対応する映像を表示する段階(ステップS140)と、を含む。
ステップ(S110、S120、S130、S140)は、図1~図6を参照して説明したので、具体的な説明は省略する。
図14は、本発明の第2の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
図3、図4~図6、及び図14を参照すると、本発明の第2の実施形態に係る表示装置の駆動方法は、タイミングコントローラ200で、複数の高速駆動ラインLNHを通じて映像信号RGBを複数のデータドライバー(410~430)からなるデータドライバー400に伝送する段階(ステップS210)と、タイミングコントローラ200で、低速駆動ラインLNLを通じてライン設定信号LCFを複数のデータドライバー(410~430)に伝送する段階(ステップS220)と、低速駆動ラインLNLを通じてリンク状態信号LSSをタイミングコントローラ200に提供する段階(ステップS225)と、データドライバー400でライン設定信号LCFに基づいて映像信号RGBに対応するデータ電圧を表示パネル100に提供する段階(ステップS230)と、表示パネル100でデータ電圧に対応する映像を表示する段階(ステップS240)と、を含む。
図14に示した表示装置の駆動方法は、図13に示した表示装置の駆動方法に比べてステップS225に差異がある。
ステップS225は、図5及び図6を参照して説明したので、具体的な説明は省略する。
図15は、本発明の第3の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
図3、図4~図6、及び図15を参照すると、本発明の第3の実施形態に係る表示装置の駆動方法は、タイミングコントローラ200で、複数の高速駆動ラインLNHを通じて映像信号RGB及びフレーム設定信号FCFを複数のデータドライバー(410~430)からなるデータドライバー400に伝送する段階(ステップS310)と、タイミングコントローラ200で、低速駆動ラインLNLを通じてライン設定信号LCFを複数のデータドライバー(410~430)に伝送する段階(ステップS320)と、データドライバー400でフレーム設定信号FCF及びライン設定信号LCFに基づいて映像信号RGBに対応するデータ電圧を表示パネル100に提供する段階(ステップS330)と、表示パネル100でデータ電圧に対応する映像を表示する段階(ステップS340)と、を含む。
図15に示した表示装置の駆動方法は、図13に示した表示装置の駆動方法に比べてステップS310及びステップS330に差異がある。
ステップS310及びステップS330は、図5を参照して説明したので、具体的な説明は省略する。
図16は、本発明の第4の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
図3、図4、図10、及び図16を参照すると、本発明の第4の実施形態に係る表示装置の駆動方法は、タイミングコントローラ200で、複数の高速駆動ラインLNHを通じて映像信号RGBを複数のデータドライバー(410~430)からなるデータドライバー400に伝送する段階(ステップS410)と、タイミングコントローラ200で、低速駆動ラインLNLを通じてフレーム設定信号FCF及びライン設定信号LCFを複数のデータドライバー(410~430)に伝送する段階(ステップS420)と、データドライバー400でフレーム設定信号FCF及びライン設定信号LCFに基づいて映像信号RGBに対応するデータ電圧を表示パネル100に提供する段階(ステップS430)と、表示パネル100でデータ電圧に対応する映像を表示する段階(ステップS440)と、を含む。
図16に示した表示装置の駆動方法は、図13に示した表示装置の駆動方法に比べてステップS420及びステップS430に差異がある。
ステップS420及びステップS430は、図10を参照して説明したので、具体的な説明は省略する。
図17は、本発明の第5の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
図3、図4、図11、及び図17を参照すると、本発明の第5の実施形態に係る表示装置の駆動方法は、タイミングコントローラ200で、複数の高速駆動ラインLNHを通じて映像信号RGB及びフレーム設定信号FCFの一部を複数のデータドライバー(410~430)からなるデータドライバー400に伝送する段階(ステップS510)と、タイミングコントローラ200で、低速駆動ラインLNLを通じてライン設定信号LCF及びフレーム設定信号FCFのその他の部分を複数のデータドライバー(410~430)に伝送する段階(ステップS520)と、データドライバー400でフレーム設定信号FCF及びライン設定信号LCFに基づいて映像信号RGBに対応するデータ電圧を表示パネル100に提供する段階(ステップS530)と、表示パネル100でデータ電圧に対応する映像を表示する段階(ステップS540)と、を含む。
図17に示した表示装置の駆動方法は、図13に示した表示装置の駆動方法に比べてステップS510、ステップS520、及びステップS530に差異がある。
ステップS510、S520、及びS530は、図11を参照して説明したので、具体的な説明は省略する。
図18は、本発明の第6の実施形態に係る表示装置の駆動方法を説明するためのフローチャートである。
図3、図4、図12、及び図18を参照すると、本発明の第6の実施形態に係る表示装置の駆動方法は、タイミングコントローラ200で、複数の高速駆動ラインLNHを通じて映像信号RGB及びライン設定信号LCFの一部を複数のデータドライバー(410~430)からなるデータドライバー400に伝送する段階(ステップS610)と、
タイミングコントローラ200で、低速駆動ラインLNLを通じてライン設定信号LCFのその他の部分をデータドライバー400に伝送する段階(ステップS620)と、データドライバー400でライン設定信号LCFに基づいて映像信号RGBに対応するデータ電圧を表示パネル100に提供する段階(ステップS630)と、表示パネル100でデータ電圧に対応する映像を表示する段階(ステップS640)と、を含む。
図18に示した表示装置の駆動方法は、図13に示した表示装置の駆動方法に比べてステップS610及びステップS620に差異がある。
ステップS610及びステップS620は、図12を参照して説明したので、具体的な説明は省略する。
尚、本発明は、上述の実施形態に限られるものではない。本発明の技術的範囲から逸脱しない範囲内で多様に変更実施することが可能である。
100 表示パネル
110 下部基板
120 上部基板
130 液晶層
200 タイミングコントローラ
300 ゲートドライバー
400(410~430) データドライバー((第1~第n)データドライバー)
1000 表示装置
LNH(LNH1~LNH3) 高速駆動ライン(第1~第n高速駆動ライン)
LNL 低速駆動ライン

Claims (15)

  1. 映像を表示する表示パネルと、
    ライン設定信号、フレーム設定信号、及び映像信号を出力するタイミングコントローラと、
    各々が前記ライン設定信号、前記フレーム設定信号、及び前記映像信号を受信し、各々が前記ライン設定信号及び前記フレーム設定信号に基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供する複数のデータドライバーと、
    前記タイミングコントローラと前記複数のデータドライバーの中の1つとを接続し、前記映像信号を伝送する複数の高速伝送ラインと、
    前記タイミングコントローラと前記各データドライバーとを共通接続し、前記ライン設定信号を伝送する低速伝送ラインと、を有し、
    前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、
    前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、
    前記複数のデータドライバーは、2つの前記ライン設定信号が印加される区間の間に前記低速伝送ラインを通じてリンク状態信号を前記タイミングコントローラに伝送し、
    前記リンク状態信号は、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする表示装置。
  2. 前記タイミングコントローラは、前記映像信号をラインデータ単位に出力し、
    前記ライン設定信号の中の(n+1)番目(nは自然数)のライン設定信号は、前記ラインデータの中のn番目のラインデータが出力される区間と重畳するように出力されるか、又は前記ラインデータの中のn番目のラインデータが出力される区間の前に出力されることを特徴とする請求項1に記載の表示装置。
  3. 前記タイミングコントローラは、前記映像信号をラインデータ単位に出力し、
    前記ラインデータは、ラインセグメント単位に伝送され、
    前記ライン設定信号は、ライン設定セグメント単位に伝送され、
    1つのライン設定セグメントは、前記複数のラインセグメントに同期されて伝送されることを特徴とする請求項1に記載の表示装置。
  4. 前記タイミングコントローラは、垂直駆動区間の間に前記映像信号の中の1つのフレームに該当する映像信号を伝送した後、垂直ブランク区間の間に前記高速伝送ラインを通じて前記フレーム設定信号を伝送することを特徴とする請求項1に記載の表示装置。
  5. 前記タイミングコントローラは、前記低速伝送ラインを通じて前記フレーム設定信号を伝送することを特徴とする請求項1に記載の表示装置。
  6. 前記フレーム設定信号は、第1及び第2フレーム設定信号を含み、
    前記第1フレーム設定信号は、1つのフレームに該当する前記映像信号をデータ電圧に出力する時に必要である前記データドライバーの設定情報の一部を有し、前記第2フレーム設定信号は、前記設定情報のその他の部分を有し、
    前記タイミングコントローラは、前記高速伝送ラインを通じて前記第1フレーム設定信号を伝送し、前記低速伝送ラインを通じて前記第2フレーム設定信号を伝送することを特徴とする請求項1に記載の表示装置。
  7. 映像を表示する表示パネルと、
    受信したライン設定信号をコーディングしてハイレベルとローレベルとを有するコーディングライン設定信号を生成し、前記コーディングライン設定信号、フレーム設定信号、及び映像信号を出力するタイミングコントローラと、
    各々が前記コーディングライン設定信号、前記フレーム設定信号、及び前記映像信号を受信し、各々が前記コーディングライン設定信号及び前記フレーム設定信号に基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供する複数のデータドライバーと、
    前記タイミングコントローラと前記複数のデータドライバーの中の1つとを接続し、前記映像信号を伝送する複数の高速伝送ラインと、
    前記タイミングコントローラと前記各データドライバーとを共通接続し、前記コーディングライン設定信号を伝送する低速伝送ラインとを有し、
    前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、
    前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、
    前記タイミングコントローラは、前記コーディングライン設定信号を通じて、前記タイミングコントローラと前記データドライバーとの間のリンク状態情報をセンシングし、
    前記リンク状態情報は、リンク状態信号であって、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする表示装置。
  8. タイミングコントローラで、複数の高速伝送ラインを通じて映像信号を複数のデータドライバーに伝送する段階と、
    タイミングコントローラで、低速伝送ラインを通じてライン設定信号を複数のデータドライバーに伝送する段階と、
    前記データドライバーで、前記ライン設定信号に基づいて前記映像信号に対応するデータ電圧を表示パネルに提供する段階と、
    前記表示パネルで、前記データ電圧に対応する映像を表示する段階と、を有し、
    前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、
    前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、
    前記複数のデータドライバーで、前記低速伝送ラインを通じてリンク状態信号を前記タイミングコントローラに提供する段階をさらに含み、
    前記リンク状態信号は、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする表示装置の駆動方法。
  9. 前記複数の高速伝送ラインを通じて前記映像信号を前記複数のデータドライバーに伝送する段階は、前記映像信号をラインデータ単位に伝送する段階を含み、
    前記低速伝送ラインを通じて前記ライン設定信号を前記複数のデータドライバーに伝送する段階は、前記ライン設定信号の中の(n+1)番目(nは自然数)のライン設定信号を前記ラインデータの中のn番目のラインデータが出力される区間と重畳するように出力する段階を含むことを特徴とする請求項8に記載の表示装置の駆動方法。
  10. 前記ラインデータは、ラインセグメント単位に伝送され、
    前記ライン設定信号は、ライン設定セグメント単位に伝送され、
    1つのライン設定セグメントは、前記複数のラインセグメントに同期されて伝送されることを特徴とする請求項9に記載の表示装置の駆動方法。
  11. 前記タイミングコントローラで、前記高速伝送ラインを通じてフレーム設定信号を前記複数のデータドライバーに伝送する段階をさらに有し、
    前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することを特徴とする請求項8に記載の表示装置の駆動方法。
  12. 前記タイミングコントローラで、前記低速伝送ラインを通じてフレーム設定信号を前記複数のデータドライバーに伝送する段階をさらに有し、
    前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することを特徴とする請求項8に記載の表示装置の駆動方法。
  13. 前記タイミングコントローラで、前記高速伝送ラインを通じてフレーム設定信号の一部を複数のデータドライバーに伝送する段階をさらに有し、
    前記タイミングコントローラで、前記低速伝送ラインを通じて前記フレーム設定信号のその他の部分を複数のデータドライバーに伝送する段階をさらに有し、
    前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することを特徴とする請求項8に記載の表示装置の駆動方法。
  14. タイミングコントローラで、複数の高速伝送ラインを通じて映像信号及びライン設定信号の一部を複数のデータドライバーに伝送する段階と、
    タイミングコントローラで、低速伝送ラインを通じて前記ライン設定信号のその他の部分を複数のデータドライバーに伝送する段階と、
    前記データドライバーで、前記ライン設定信号に基づいて前記映像信号に対応するデータ電圧を表示パネルに提供する段階と、
    前記表示パネルで、前記データ電圧に対応する映像を表示する段階と、を有し、
    前記高速伝送ラインと前記低速伝送ラインとは、互いに異なるインターフェイスを有し、
    前記高速伝送ラインは、前記低速伝送ラインに比べてさらに高い伝送効率を有し、
    前記複数のデータドライバーで、前記低速伝送ラインを通じてリンク状態信号を前記タイミングコントローラに提供する段階をさらに含み、
    前記リンク状態信号は、前記タイミングコントローラと前記データドライバーとのリンク状態情報を有するフィードバック信号であり、前記タイミングコントローラと前記データドライバーとのリンクが正常である場合、前記リンク状態信号はハイレベルを有し、前記タイミングコントローラと前記データドライバーとのリンクが正常でない場合、前記リンク状態信号はローレベルを有することを特徴とする表示装置の駆動方法。
  15. 前記タイミングコントローラで、前記高速伝送ライン又は前記低速伝送ラインを通じてフレーム設定信号を前記複数のデータドライバーに伝送する段階をさらに有し、
    前記複数のデータドライバーは、前記フレーム設定信号にさらに基づいて前記映像信号に対応するデータ電圧を前記表示パネルに提供することを特徴とする請求項14に記載の表示装置の駆動方法。
JP2017205271A 2016-10-25 2017-10-24 表示装置及びその駆動方法 Active JP7007154B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2016-0139410 2016-10-25
KR1020160139410A KR102576159B1 (ko) 2016-10-25 2016-10-25 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
JP2018072829A JP2018072829A (ja) 2018-05-10
JP7007154B2 true JP7007154B2 (ja) 2022-01-24

Family

ID=60182410

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017205271A Active JP7007154B2 (ja) 2016-10-25 2017-10-24 表示装置及びその駆動方法

Country Status (5)

Country Link
US (1) US10504412B2 (ja)
EP (1) EP3316240A1 (ja)
JP (1) JP7007154B2 (ja)
KR (1) KR102576159B1 (ja)
CN (1) CN107978263B (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109243397B (zh) * 2018-11-12 2021-03-19 惠科股份有限公司 显示控制装置以及显示设备
KR102598679B1 (ko) * 2019-01-31 2023-11-07 주식회사 엘엑스세미콘 디스플레이장치를 구동하기 위한 데이터처리장치, 데이터구동장치 및 시스템
KR20200107021A (ko) 2019-03-05 2020-09-16 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 표시 장치
KR102610838B1 (ko) * 2019-12-23 2023-12-07 주식회사 엘엑스세미콘 디스플레이 장치의 데이터 송수신 방법 및 시스템
KR20220000130A (ko) * 2020-06-25 2022-01-03 주식회사 엘엑스세미콘 디스플레이 장치의 데이터 송수신 방법 및 시스템
KR20220012603A (ko) 2020-07-23 2022-02-04 주식회사 엘엑스세미콘 디스플레이장치를 구동하기 위한 데이터구동장치 및 데이터처리장치
CN112614466A (zh) * 2020-12-18 2021-04-06 硅谷数模(苏州)半导体有限公司 显示数据的传输方法及装置、显示设备
US11763775B2 (en) * 2021-05-31 2023-09-19 Lx Semicon Co., Ltd. Data processing device, data driving device, and display panel driving device for driving display panel

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002011116A1 (fr) 2000-07-28 2002-02-07 Nichia Corporation Dispositif d'affichage et circuit ou procede d'excitation d'un dispositif d'affichage
JP2002108286A (ja) 2000-09-28 2002-04-10 Nichia Chem Ind Ltd 表示装置および駆動制御システム
KR100805525B1 (ko) 2007-01-11 2008-02-20 삼성에스디아이 주식회사 차동 신호 전송 시스템 및 이를 구비한 평판표시장치
JP2009163239A (ja) 2007-12-31 2009-07-23 Lg Display Co Ltd 平板表示装置のデータインターフェース装置及び方法
JP2011133888A (ja) 2009-12-22 2011-07-07 Samsung Electronics Co Ltd 駆動回路及びこれを有する表示装置
JP2012042575A (ja) 2010-08-16 2012-03-01 Renesas Electronics Corp 表示装置、信号線ドライバ、及び、データ転送方法
CN103106861A (zh) 2011-11-09 2013-05-15 三星电子株式会社 在显示装置中传输数据的方法

Family Cites Families (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4264924A (en) * 1978-03-03 1981-04-28 Freeman Michael J Dedicated channel interactive cable television system
US4264925A (en) * 1979-08-13 1981-04-28 Michael J. Freeman Interactive cable television system
US4459677A (en) * 1980-04-11 1984-07-10 Ampex Corporation VIQ Computer graphics system
US4475161A (en) * 1980-04-11 1984-10-02 Ampex Corporation YIQ Computer graphics system
US4564915A (en) * 1980-04-11 1986-01-14 Ampex Corporation YIQ Computer graphics system
US4412313A (en) * 1981-01-19 1983-10-25 Bell Telephone Laboratories, Incorporated Random access memory system having high-speed serial data paths
JPH0757002B2 (ja) * 1982-10-05 1995-06-14 キヤノン株式会社 画像処理装置
JPS5963864A (ja) * 1982-10-05 1984-04-11 Canon Inc 画像処理装置
US4605950A (en) * 1983-09-20 1986-08-12 Cbs Inc. Two channel compatible high definition television broadcast system
US4851991A (en) * 1987-02-24 1989-07-25 Digital Equipment Corporation Central processor unit for digital data processing system including write buffer management mechanism
US4831581A (en) * 1987-02-24 1989-05-16 Digital Equipment Corporation Central processor unit for digital data processing system including cache management mechanism
US5091845A (en) * 1987-02-24 1992-02-25 Digital Equipment Corporation System for controlling the storage of information in a cache memory
DE68926885T2 (de) * 1989-09-08 1997-01-09 Canon Kk Datenverarbeitungssystem mit Anzeigetafel
US5144445A (en) * 1989-12-26 1992-09-01 Sanyo Electric Co., Ltd. Solid-state image pickup apparatus having a plurality of photoelectric transducers arranged in a matrix
US5237567A (en) * 1990-10-31 1993-08-17 Control Data Systems, Inc. Processor communication bus
US6078318A (en) * 1995-04-27 2000-06-20 Canon Kabushiki Kaisha Data transfer method, display driving circuit using the method, and image display apparatus
JP4639420B2 (ja) * 2000-03-08 2011-02-23 ソニー株式会社 信号伝送装置および信号伝送方法
JP3749147B2 (ja) * 2001-07-27 2006-02-22 シャープ株式会社 表示装置
US10173008B2 (en) * 2002-01-29 2019-01-08 Baxter International Inc. System and method for communicating with a dialysis machine through a network
JP4344185B2 (ja) * 2003-01-28 2009-10-14 シャープ株式会社 クライアント端末装置、情報処理方法、サブクライアント端末装置、コンピュータ実行可能なプログラム、及び記録媒体
US7561706B2 (en) * 2004-05-04 2009-07-14 Bose Corporation Reproducing center channel information in a vehicle multichannel audio system
US7694060B2 (en) * 2005-06-17 2010-04-06 Intel Corporation Systems with variable link widths based on estimated activity levels
JP4303748B2 (ja) * 2006-02-28 2009-07-29 シャープ株式会社 画像表示装置及び方法、画像処理装置及び方法
US7903047B2 (en) 2006-04-17 2011-03-08 Qualcomm Mems Technologies, Inc. Mode indicator for interferometric modulator displays
EP2023632B1 (en) * 2006-05-16 2013-10-02 Sony Corporation Communication system, transmission device, reception device, communication method, and program
KR100919708B1 (ko) * 2007-12-28 2009-10-06 엠텍비젼 주식회사 데이터 전송장치 및 데이터 수신장치
JP4990315B2 (ja) * 2008-03-20 2012-08-01 アナパス・インコーポレーテッド ブランク期間にクロック信号を伝送するディスプレイ装置及び方法
KR20100007628A (ko) 2008-07-14 2010-01-22 삼성디지털이미징 주식회사 이미지 센서 인터페이스 장치 및 이를 구비하는 디지털촬영 장치
JP5035212B2 (ja) * 2008-10-16 2012-09-26 ソニー株式会社 表示パネル用駆動回路、表示パネルモジュール、表示装置および表示パネルの駆動方法
US20120044952A1 (en) * 2009-04-28 2012-02-23 Pioneer Corporation Control device, network system, transmitting device, receiving device, control method and control program
EP2642480B1 (en) * 2010-11-19 2019-01-02 Sharp Kabushiki Kaisha Data forwarding circuit, data forwarding method, display device, host-side device, and electronic apparatus
US9053673B2 (en) 2011-03-23 2015-06-09 Parade Technologies, Ltd. Scalable intra-panel interface
KR101905090B1 (ko) * 2011-08-11 2018-10-08 삼성디스플레이 주식회사 다중 화상 표시 장치
CN103260499B (zh) * 2011-08-15 2016-01-20 奥林巴斯株式会社 摄像装置
CN104094345B (zh) * 2012-02-02 2017-02-22 夏普株式会社 显示装置及其驱动方法
CN102638661A (zh) * 2012-03-23 2012-08-15 南京理工大学 高速多通道ccd数据处理和传输***
EP2858269B1 (en) * 2012-05-24 2018-02-28 Panasonic Intellectual Property Corporation of America Information communication method
US9179352B2 (en) * 2012-06-13 2015-11-03 All Purpose Networks LLC Efficient delivery of real-time synchronous services over a wireless network
KR101995290B1 (ko) 2012-10-31 2019-07-03 엘지디스플레이 주식회사 표시장치와 그 구동 방법
WO2014084153A1 (en) * 2012-11-28 2014-06-05 Semiconductor Energy Laboratory Co., Ltd. Display device
SG10201609857SA (en) * 2012-12-27 2017-01-27 Panasonic Ip Corp America Information communication method
KR102050380B1 (ko) * 2013-04-30 2019-11-29 엘지디스플레이 주식회사 저속 구동용 표시장치와 그 구동방법
JP5805725B2 (ja) * 2013-10-04 2015-11-04 ザインエレクトロニクス株式会社 送信装置、受信装置、送受信システムおよび画像表示システム
JP6285954B2 (ja) * 2013-11-21 2018-02-28 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 情報通信方法
TWI497481B (zh) * 2013-12-02 2015-08-21 Novatek Microelectronics Corp 用於顯示裝置之傳輸方法
KR102126540B1 (ko) 2013-12-26 2020-06-24 엘지디스플레이 주식회사 평판 표시 장치 및 그의 구동 방법
KR102176504B1 (ko) * 2014-02-25 2020-11-10 삼성디스플레이 주식회사 표시장치와 그 구동방법
KR20150101779A (ko) * 2014-02-27 2015-09-04 엘지디스플레이 주식회사 영상 표시장치와 그의 모션 블러 완화방법
KR102237026B1 (ko) * 2014-11-05 2021-04-06 주식회사 실리콘웍스 디스플레이 장치
JP2016174257A (ja) * 2015-03-17 2016-09-29 ヤマハ株式会社 レベル制御装置
JP6634687B2 (ja) * 2015-03-17 2020-01-22 ヤマハ株式会社 レベル制御装置
JP6085739B1 (ja) * 2016-04-12 2017-03-01 株式会社セレブレクス 低消費電力表示装置
CN106023934B (zh) * 2016-07-26 2018-07-17 京东方科技集团股份有限公司 一种显示装置及其驱动方法
KR20180084241A (ko) * 2017-01-16 2018-07-25 삼성전자주식회사 이미지 센서 및 그것의 동작 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002011116A1 (fr) 2000-07-28 2002-02-07 Nichia Corporation Dispositif d'affichage et circuit ou procede d'excitation d'un dispositif d'affichage
JP2002108286A (ja) 2000-09-28 2002-04-10 Nichia Chem Ind Ltd 表示装置および駆動制御システム
KR100805525B1 (ko) 2007-01-11 2008-02-20 삼성에스디아이 주식회사 차동 신호 전송 시스템 및 이를 구비한 평판표시장치
US20080211791A1 (en) 2007-01-11 2008-09-04 Samsung Sdi Co., Ltd. Differential signaling system and flat panel display with the same
JP2009163239A (ja) 2007-12-31 2009-07-23 Lg Display Co Ltd 平板表示装置のデータインターフェース装置及び方法
JP2011133888A (ja) 2009-12-22 2011-07-07 Samsung Electronics Co Ltd 駆動回路及びこれを有する表示装置
JP2012042575A (ja) 2010-08-16 2012-03-01 Renesas Electronics Corp 表示装置、信号線ドライバ、及び、データ転送方法
CN103106861A (zh) 2011-11-09 2013-05-15 三星电子株式会社 在显示装置中传输数据的方法

Also Published As

Publication number Publication date
US10504412B2 (en) 2019-12-10
EP3316240A1 (en) 2018-05-02
CN107978263A (zh) 2018-05-01
KR20180045923A (ko) 2018-05-08
KR102576159B1 (ko) 2023-09-08
CN107978263B (zh) 2023-08-04
JP2018072829A (ja) 2018-05-10
US20180114479A1 (en) 2018-04-26

Similar Documents

Publication Publication Date Title
JP7007154B2 (ja) 表示装置及びその駆動方法
US11172161B2 (en) Display device capable of changing frame rate and operating method thereof
US8390613B2 (en) Display driver integrated circuits, and systems and methods using display driver integrated circuits
KR102176504B1 (ko) 표시장치와 그 구동방법
KR102343719B1 (ko) 표시 장치
US20090085861A1 (en) Backlight driver and liquid crystal display including the same
KR102242104B1 (ko) 표시장치
US10871690B2 (en) Display device
JP2009282516A (ja) 映像データ信号にデータ制御信号を埋め込む方法およびこれを利用した表示装置
KR102080133B1 (ko) 주사 구동부 및 그 구동 방법
US10497328B2 (en) Display panel driving apparatus, method of driving display panel using the same, and display apparatus having the same
US20090085858A1 (en) Driving circuit and related driving method of display panel
US20160217754A1 (en) Display device and driving method thereof
US20130229398A1 (en) Display apparatus and method of driving the same
JP5672468B2 (ja) 表示装置およびその駆動方法
US9672778B2 (en) Method of driving display panel and display apparatus for performing the same
US10354604B2 (en) Display apparatus and method of driving the same
KR20170088011A (ko) 표시 장치
KR102481897B1 (ko) 표시장치 및 그 구동방법
JP2007240574A (ja) 表示装置及び表示装置の駆動方法
KR20180058273A (ko) 데이터 드라이버, 표시장치 및 표시장치의 구동 방법
KR102535792B1 (ko) 타이밍 제어부 및 이를 포함하는 표시 장치
KR102637825B1 (ko) 디스플레이 장치 및 구동 방법
KR20170051777A (ko) 게이트 드라이버, 표시패널 및 표시장치
KR20160042205A (ko) 표시장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201023

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210803

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211101

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211207

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220106

R150 Certificate of patent or registration of utility model

Ref document number: 7007154

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150