JP5971849B2 - 表示装置及び画素欠陥修正方法 - Google Patents
表示装置及び画素欠陥修正方法 Download PDFInfo
- Publication number
- JP5971849B2 JP5971849B2 JP2012155954A JP2012155954A JP5971849B2 JP 5971849 B2 JP5971849 B2 JP 5971849B2 JP 2012155954 A JP2012155954 A JP 2012155954A JP 2012155954 A JP2012155954 A JP 2012155954A JP 5971849 B2 JP5971849 B2 JP 5971849B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- gate
- display device
- pixel
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000007547 defect Effects 0.000 title claims description 29
- 238000000034 method Methods 0.000 title claims description 18
- 239000004065 semiconductor Substances 0.000 claims description 28
- 239000011159 matrix material Substances 0.000 claims description 9
- 239000000463 material Substances 0.000 claims description 6
- 238000012986 modification Methods 0.000 description 25
- 230000004048 modification Effects 0.000 description 25
- 239000010408 film Substances 0.000 description 15
- 239000000758 substrate Substances 0.000 description 12
- 239000004973 liquid crystal related substance Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 5
- 230000001681 protective effect Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 239000012780 transparent material Substances 0.000 description 3
- 230000005856 abnormality Effects 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/0004—Devices characterised by their operation
- H01L33/0041—Devices characterised by their operation characterised by field-effect operation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136259—Repairing; Defects
- G02F1/136268—Switch defects
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Manufacturing & Machinery (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
Description
次に、本発明の第1の変形例について説明する。本変形例においては、主に、修正用トランジスタ部304が形成される方向が、第1の実施形態と異なる。その他の点は、上記実施の形態と同様であり、同様である点については説明を省略する。
次に、本発明の第2の変形例について説明する。本変形例においては、主に、修正用トランジスタ部304のゲート電極部601とゲート線105、ソース電極部604とソース線107との接続につき、修正用配線121、124を用いる点が上記第1の変形例と異なる。その他の点は、上記第1の変形例や上記第1の実施形態と同様であり、同様である点については説明を省略する。
Claims (10)
- 複数のゲート線と複数のデータ線によりマトリクス状に区画されるとともに、前記複数のゲート線及び複数のデータ線に接続された複数の画素を含む表示装置であって、
前記複数の画素のうち一部または全部の画素は、
トランジスタと、
前記トランジスタに接続された画素電極と、
該画素電極に対向して配置された共通電極と、
前記共通電極の一部で形成されるとともに可視光に対して透過であるゲート電極部と、可視光に対して透過である半導体活性部と、ドレイン電極を形成するドレイン電極部、及び、ソース電極を形成するソース電極部と、を含む修正用トランジスタ部と、
を含むことを特徴とする表示装置。 - 前記修正用トランジスタ部は、更に、
前記ソース電極部を対応する前記データ線に接続するソース接続パッドと、
前記ゲート電極部を対応する前記ゲート線に接続するゲート接続パッドと、
を含むことを特徴とする請求項1記載の表示装置。 - 前記ソース接続パッドは、前記ゲート線と同一の層で形成されるとともに、前記ゲート接続パッドは、前記ドレイン電極部及び前記ソース電極部と同一の層で形成されることを特徴とする請求項2記載の表示装置。
- 前記修正用トランジスタは、
前記ゲート電極部を対応する前記ゲート線と接続するゲート配線部と、
前記ソース電極部を対応する前記データ線に接続するデータ配線部と、
を含むことを特徴とする請求項1記載の表示装置。 - 前記画素電極は、複数の開口部を有し、
前記修正用トランジスタ部のドレイン電極部及びソース電極部は、前記開口部に沿って延在していることを特徴とする請求項1乃至4のいずれかに記載の表示装置。 - 前記各トランジスタは、対応する前記各ゲート配線に重ねて設けられていることを特徴とする請求項1乃至5のいずれかに記載の表示装置。
- 前記半導体活性部は、アモルファス酸化物半導体で形成されていることを特徴とする請求項1乃至6のいずれかに記載の表示装置。
- 複数のゲート線と複数のデータ線によりマトリクス状に区画されるとともに、前記複数のゲート線及び複数のデータ線に接続された複数の画素を含む表示装置であって、前記複数の画素のうち一部又は全部の画素が、トランジスタと、前記トランジスタに接続された画素電極と、該画素電極に対向して配置された共通電極と、前記共通電極の一部で形成されるとともに可視光に対して透過であるゲート電極部と、可視光に対して透過である半導体活性部と、ドレイン電極を形成するドレイン電極部、及び、ソース電極を形成するソース電極部と、を含む修正用トランジスタ部と、を含む表示装置の画素欠陥修正方法において、
対応する前記データ線を前記画素電極から切り離すステップと、
前記ゲート電極部を前記共通電極から切り離すステップと、
前記ゲート電極部を前記ゲート線と接続するステップと、
前記ソース電極部をそれぞれ対応する前記複数のデータ線と接続するステップと、
前記ドレイン電極部をそれぞれ対応する前記画素電極と接続するステップと、
を含むことを特徴とする画素欠陥修正方法。 - 複数のゲート線と複数のデータ線によりマトリクス状に区画されるとともに、前記複数のゲート線及び複数のデータ線に接続された複数の画素を含む表示装置であって、
前記複数の画素のうち一部または全部の画素は、
トランジスタと、
前記トランジスタに接続された画素電極と、
該画素電極に対向して配置された共通電極と、
前記共通電極と前記画素電極の間の一部に形成された可視光に対して透過である半導体層と、
前記半導体層上に形成された2の導電層と、
を含むことを特徴とする表示装置。 - 複数のゲート線と複数のデータ線によりマトリクス状に区画されるとともに、前記複数のゲート線及び複数のデータ線に接続された複数の画素を含む表示装置であって、
前記複数の画素のうち一部の画素は、
画素電極と、
前記画素電極に対向して配置された共通電極と、
前記画素電極に接続された修正用トランジスタと、を含み、
前記修正用トランジスタは、
前記共通電極と同一層および同一材料で形成されたゲート電極と、
可視光に対して透過である半導体活性部と、
ドレイン電極と、
ソース電極と、
を含むことを特徴とする表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012155954A JP5971849B2 (ja) | 2012-07-11 | 2012-07-11 | 表示装置及び画素欠陥修正方法 |
US13/938,893 US20140014962A1 (en) | 2012-07-11 | 2013-07-10 | Display device and pixel defect correcting method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012155954A JP5971849B2 (ja) | 2012-07-11 | 2012-07-11 | 表示装置及び画素欠陥修正方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014017456A JP2014017456A (ja) | 2014-01-30 |
JP5971849B2 true JP5971849B2 (ja) | 2016-08-17 |
Family
ID=49913213
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012155954A Active JP5971849B2 (ja) | 2012-07-11 | 2012-07-11 | 表示装置及び画素欠陥修正方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20140014962A1 (ja) |
JP (1) | JP5971849B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150030907A (ko) * | 2013-09-13 | 2015-03-23 | 삼성디스플레이 주식회사 | 표시 기판의 제조 방법, 표시 패널 및 이를 포함하는 표시 장치 |
KR102498604B1 (ko) * | 2015-07-22 | 2023-02-10 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
CN105425433B (zh) * | 2015-11-10 | 2018-10-30 | 深圳市华星光电技术有限公司 | 具有亮点缺陷的像素的修复方法、阵列基板及液晶面板 |
JP7079548B2 (ja) * | 2017-09-29 | 2022-06-02 | 京東方科技集團股▲ふん▼有限公司 | アレイ基板、表示装置およびアレイ基板の製造方法 |
JP2019169660A (ja) * | 2018-03-26 | 2019-10-03 | 三菱電機株式会社 | 薄膜トランジスタ基板、表示装置、および、薄膜トランジスタ基板の製造方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61121034A (ja) * | 1984-11-16 | 1986-06-09 | Matsushita Electric Ind Co Ltd | 薄膜トランジスタアレイ |
US5102361A (en) * | 1989-01-23 | 1992-04-07 | Sharp Kabushiki Kaisha | Method for the manufacture of active matrix display apparatuses |
US5062690A (en) * | 1989-06-30 | 1991-11-05 | General Electric Company | Liquid crystal display with redundant FETS and redundant crossovers connected by laser-fusible links |
US6104450A (en) * | 1996-11-07 | 2000-08-15 | Sharp Kabushiki Kaisha | Liquid crystal display device, and methods of manufacturing and driving same |
JP3470586B2 (ja) * | 1997-06-25 | 2003-11-25 | 日本ビクター株式会社 | 表示用マトリクス基板の製造方法 |
JP4001712B2 (ja) * | 2000-03-29 | 2007-10-31 | シャープ株式会社 | 液晶表示装置の欠陥修復方法 |
JP4491205B2 (ja) * | 2003-07-22 | 2010-06-30 | Nec液晶テクノロジー株式会社 | スイッチング素子アレイ基板の修復方法 |
JP4498043B2 (ja) * | 2004-07-20 | 2010-07-07 | シャープ株式会社 | 液晶表示装置、液晶表示装置のリペア方法及び液晶表示装置の駆動方法 |
JP4732080B2 (ja) * | 2005-09-06 | 2011-07-27 | キヤノン株式会社 | 発光素子 |
JP4537929B2 (ja) * | 2005-10-04 | 2010-09-08 | エルジー ディスプレイ カンパニー リミテッド | 液晶表示装置および液晶表示装置の製造方法 |
TWI333587B (en) * | 2006-09-15 | 2010-11-21 | Chunghwa Picture Tubes Ltd | Pixel structure and repair method thereof |
JP5137798B2 (ja) * | 2007-12-03 | 2013-02-06 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
TW200935147A (en) * | 2008-02-14 | 2009-08-16 | Ind Tech Res Inst | Horizontal-switching flexible liquid crystal displays and fabrication methods thereof |
JP5540517B2 (ja) * | 2008-02-22 | 2014-07-02 | 凸版印刷株式会社 | 画像表示装置 |
JP2009251353A (ja) * | 2008-04-08 | 2009-10-29 | Hitachi Displays Ltd | アクティブマトリクス型表示装置 |
EP2390718B1 (en) * | 2008-11-19 | 2014-11-05 | Sharp Kabushiki Kaisha | Active matrix substrate, liquid crystal display panel, liquid crystal display device, method for manufacturing active matrix substrate, method for manufacturing liquid crystal display panel and method for driving liquid crystal display panel |
JP5179337B2 (ja) * | 2008-12-18 | 2013-04-10 | パナソニック液晶ディスプレイ株式会社 | 液晶表示装置及びその点欠陥修正方法 |
JP2010191107A (ja) * | 2009-02-17 | 2010-09-02 | Videocon Global Ltd | 液晶表示装置及びその製造方法 |
-
2012
- 2012-07-11 JP JP2012155954A patent/JP5971849B2/ja active Active
-
2013
- 2013-07-10 US US13/938,893 patent/US20140014962A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2014017456A (ja) | 2014-01-30 |
US20140014962A1 (en) | 2014-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5149967B2 (ja) | 表示装置 | |
JP6004560B2 (ja) | 表示装置 | |
JP5505755B2 (ja) | 表示基板及びそれを含む液晶表示装置 | |
JP4288303B2 (ja) | アクティブマトリクス基板、表示装置、液晶表示装置およびテレビジョン装置 | |
JP5971849B2 (ja) | 表示装置及び画素欠陥修正方法 | |
JP5179337B2 (ja) | 液晶表示装置及びその点欠陥修正方法 | |
US20170278469A1 (en) | Display device | |
WO2018159395A1 (ja) | 配線基板及び表示装置 | |
US9977302B2 (en) | Display device comprising a first common wiring portion having a width larger than a width of a second common wiring portion | |
JP4393550B2 (ja) | アクティブマトリクス基板及びその画素欠陥修正方法 | |
JP4943452B2 (ja) | 液晶パネル、液晶表示装置、テレビジョン受像機 | |
US20120050658A1 (en) | Display panel | |
US10191342B2 (en) | Display panel | |
JP5302101B2 (ja) | 表示装置 | |
JP5216874B2 (ja) | 表示装置及びその製造方法、並びにアクティブマトリクス基板 | |
JP2008089646A (ja) | 表示装置 | |
KR20210085642A (ko) | 표시장치 | |
WO2016103475A1 (ja) | 表示装置及び表示装置の製造方法 | |
JP2011022414A (ja) | アクティブマトリクス表示装置 | |
JP6265807B2 (ja) | 液晶表示装置 | |
WO2016132434A1 (ja) | 回路装置、表示装置、及び配線修正方法 | |
WO2018020643A1 (ja) | 液晶パネル及び表示装置 | |
JP5519054B2 (ja) | 表示装置 | |
JP2010181482A (ja) | アクティブマトリクス基板及びその製造方法並びに表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150417 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160411 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160419 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160616 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160705 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160711 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5971849 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |