JP5951773B2 - 有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置 - Google Patents

有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置 Download PDF

Info

Publication number
JP5951773B2
JP5951773B2 JP2014526371A JP2014526371A JP5951773B2 JP 5951773 B2 JP5951773 B2 JP 5951773B2 JP 2014526371 A JP2014526371 A JP 2014526371A JP 2014526371 A JP2014526371 A JP 2014526371A JP 5951773 B2 JP5951773 B2 JP 5951773B2
Authority
JP
Japan
Prior art keywords
thin film
pattern
array substrate
film transistor
insulating layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014526371A
Other languages
English (en)
Other versions
JP2014529099A (ja
Inventor
学▲輝▼ ▲張▼
学▲輝▼ ▲張▼
建▲設▼ 薛
建▲設▼ 薛
翔 ▲劉▼
翔 ▲劉▼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of JP2014529099A publication Critical patent/JP2014529099A/ja
Application granted granted Critical
Publication of JP5951773B2 publication Critical patent/JP5951773B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/621Providing a shape to conductive layers, e.g. patterning or selective deposition
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/40Organic transistors
    • H10K10/46Field-effect transistors, e.g. organic thin-film transistors [OTFT]
    • H10K10/462Insulated gate field-effect transistors [IGFETs]
    • H10K10/464Lateral top-gate IGFETs comprising only a single gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/40Organic transistors
    • H10K10/46Field-effect transistors, e.g. organic thin-film transistors [OTFT]
    • H10K10/462Insulated gate field-effect transistors [IGFETs]
    • H10K10/468Insulated gate field-effect transistors [IGFETs] characterised by the gate dielectrics
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K19/00Integrated devices, or assemblies of multiple devices, comprising at least one organic element specially adapted for rectifying, amplifying, oscillating or switching, covered by group H10K10/00
    • H10K19/10Integrated devices, or assemblies of multiple devices, comprising at least one organic element specially adapted for rectifying, amplifying, oscillating or switching, covered by group H10K10/00 comprising field-effect transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/125Active-matrix OLED [AMOLED] displays including organic TFTs [OTFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/20Changing the shape of the active layer in the devices, e.g. patterning
    • H10K71/231Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers
    • H10K71/233Changing the shape of the active layer in the devices, e.g. patterning by etching of existing layers by photolithographic etching
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/80Constructional details
    • H10K10/82Electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

本発明の実施例は、有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置に関する。
有機薄膜トランジスタ(OTFT)は、有機半導体を活性層とするロジックユニットであり、大面積に加工でき、フレキシブル基板に応用でき、プロセスコストが低い等のメリットを有し、フラットパネルディスプレイ、センサ、メモリカード、RFIDタグ等の分野で広い将来性がある。よって、有機薄膜トランジスタの研究及び開発は、世界中に注目されている。
従来技術では、一般的に、パターニング工程によって有機薄膜トランジスタのアレイ基板を製造する。パターニング工程毎に、マスクパターンを薄膜パターンに移し、かつ各層のパターンを他層の薄膜パターン上に正確に覆う必要がある。現在、5回以上のパターニング工程によって有機薄膜トランジスタのアレイ基板を製造することは普通である。これによって、用いられるマスクの数が多くなり、生産効率が低く、生産コストが高くなる。
本発明は、有機薄膜トランジスタのアレイ基板の生産効率を向上し、生産コストを低下できる有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置を提供することを目的とする。
本発明の一側面によれば、1回目のパターニング工程によって、透明基板上に、ソース電極、ドレイン電極、データライン及び画素電極を有するパターンを形成する工程と、2回目のパターニング工程によって、前記1回目のパターニング工程を行った前記透明基板上に、有機半導体パターン、ゲート絶縁層パターン、ゲート電極及びゲートラインを有するパターンを形成する工程と、前記2回目のパターニング工程を行った前記透明基板上にパッシベーション層を堆積し、3回目のパターニング工程によって、データライン・インターフェイス、ゲートライン・インターフェイス及び画素インターフェイスを有するパターンを形成する工程と、4回目のパターニング工程によって、前記3回目のパターニング工程を行った前記透明基板上に、共通電極のパターンを形成する工程と、を備える、有機薄膜トランジスタのアレイ基板の製造方法を提供する。
本発明の他の側面によれば、透明基板と、前記透明基板上に分布する画素電極と、前記透明基板上に分布するソース電極、ドレイン電極及びデータラインと、前記透明基板上に分布する有機半導体パターンと、前記透明基板上に分布するゲート絶縁層パターンと、前記透明基板上に分布するゲート電極及びゲートラインと、前記透明基板上に分布するパッシベーション層、並びにパッシベーション層から形成されるデータライン・インターフェイス、ゲートライン・インターフェイス及び画素インターフェイスと、前記透明基板上に分布する共通電極と、を備える、有機薄膜トランジスタのアレイ基板を提供する。
4回のパターニング工程によって有機薄膜トランジスタのアレイ基板を製造し、1回のパターニング工程でソース・ドレイン電極、データライン及び画素電極を形成し、1回のパターニング工程で有機半導体パターン、ゲート電極、ゲートライン及び絶縁層パターンを形成することによって、有機薄膜トランジスタのアレイ基板は、製造工程が簡単化になり、製造コストが低下され、製造時間が短縮され、製造効率が向上された。
以下、本発明の実施例をさらに明確に説明するように、実施例の図面を簡単に説明する。当然ながら、以下に説明する図面は、本発明の一部の実施例に関するものに過ぎず、本発明を限定するものではない。
本発明の実施例に係る有機薄膜トランジスタのアレイ基板(OTFT)の製造方法を示すフローチャートである。 本発明の実施例に係る有機薄膜トランジスタのアレイ基板の構造概略図である。 本発明の実施例において、透明基板に第一の透明導電層及び第一の金属層が形成された状態を示す断面概略図である。 本発明の実施例における1回目のパターニング工程において、ハーフトーンまたはグレートーンマスクによって露光・現像されたOTFTアレイ基板の断面概略図である。 本発明の実施例における1回目のパターニング工程において、1回目のエッチングがされたOTFTアレイ基板の断面概略図である。 本発明の実施例における1回目のパターニング工程において、フォトレジストをアッシングしたOTFTアレイ基板の断面概略図である。 本発明の実施例における1回目のパターニング工程において、2回目のエッチングがされたOTFTアレイ基板の断面概略図である。 本発明の実施例における1回目のパターニング工程において、フォトレジストをアッシングしたOTFTアレイ基板の断面概略図である。 本発明の実施例における1回目のパターニング工程において、フォトレジストをアッシングしたOTFTアレイ基板の平面概略図である。 本発明の実施例において、有機半導体層、絶縁層及び第二の金属層を製造したOTFTアレイ基板の断面概略図である。 本発明の実施例における2回目のパターニング工程において、露光・現像したOTFTアレイ基板の断面概略図である。 本発明の実施例における2回目のパターニング工程において、エッチングされたOTFTアレイ基板の断面概略図である。 本発明の実施例において、2回目のパターニング工程を行ったOTFTアレイ基板の断面概略図である。 本発明の実施例において、2回目のパターニング工程を行ったOTFTアレイ基板の平面概略図である。 本発明の実施例において、3回目のパターニング工程を行った前記OTFTアレイ基板の断面概略図である。 本発明の実施例において、第二の透明導電層を形成したOTFTアレイ基板の断面概略図である。 本発明の実施例における4回目のパターニング工程において、露光・現像されたOTFTアレイ基板の断面概略図である。 本発明の実施例における4回目のパターニング工程において、エッチングされたOTFTアレイ基板の断面概略図である。 本発明の実施例における4回目のパターニング工程において、フォトレジストをアッシングしたOTFTアレイ基板の断面概略図である。 本発明の実施例における4回目のパターニング工程において、フォトレジストをアッシングしたOTFTアレイ基板の平面概略図である。
以下、本発明が解决しようとする技術的課題、技術的手段及び効果をさらに明確にするために、図面及び具体的な実施例を参照して詳しく説明する。
(第1の実施例)
本発明の実施例は、従来技術に係る有機薄膜トランジスタのアレイ基板を製造するとき、マスクが比較的多く用いられ、生産効率が低く、生産コストが比較的高い問題に鑑みて、有機薄膜トランジスタのアレイ基板の生産効率を向上し、生産コストを低下できる有機薄膜トランジスタのアレイ基板の製造方法を提供する。
図1は本発明の実施例に係る有機薄膜トランジスタのアレイ基板の製造方法を示すフローチャートである。図1に示すように、本実施例は、1回目のパターニング工程によって、透明基板上に、ソース電極、ドレイン電極、データライン及び画素電極を有するパターンを形成するステップ101と、2回目のパターニング工程によって、1回目のパターニング工程を行った透明基板上に、有機半導体パターン、ゲート絶縁層パターン、ゲート電極及びゲートラインを有するパターンを形成するステップ102と、2回目のパターニング工程を行った透明基板上に、パッシベーション層を堆積し、3回目のパターニング工程によって、データライン・インターフェイス、ゲートライン・インターフェイス及び画素インターフェイスを有するパターンを形成するステップ103と、4回目のパターニング工程によって、3回目のパターニング工程を行った透明基板上に、共通電極のパターンを形成するステップ104と、を備える。
有機半導体パターンは、製造しようとする薄膜トランジスタの活性層(active layer)パターンである。
本実施例に係る有機薄膜トランジスタのアレイ基板の製造方法は、四回のパターニング工程によって有機薄膜トランジスタのアレイ基板を製造する方法であり、1回のパターニング工程でソース電極、ドレイン電極、データライン及び画素電極を形成し、1回のパターニング工程で有機半導体パターン、ゲート電極、ゲートライン及び絶縁層のパターンを形成することによって、有機薄膜トランジスタのアレイ基板は、製造工程が簡単化になり、製造コストが低下され、製造時間が短縮され、製造効率が向上された。
以下、図面を参照しながら、上記有機薄膜トランジスタのアレイ基板の製造方法の実施例の例示例を説明する。本実施例は、以下のステップを備える。
ステップ1では、まず、スパッタリング法によって、透明基板1上に、第一の透明導電層である透明導電薄膜2を一層堆積し、そして、透明導電薄膜2上に、第一の金属層であるソース・ドレイン金属薄膜3を形成する。図3aは、透明基板1上に、透明導電薄膜2及びソース・ドレイン金属薄膜3が形成された断面概略図である。透明基板1は、例えば、ガラス基板またはプラスチック基板である。透明導電薄膜2の材料は、例えば、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)等である。第一の金属層は、例えば、アルミニウムまたはアルミニウム合金である。
そして、フォトレジスト8を一層塗布し、ハーフトーンまたはグレートーンマスクによってフォトレジスト8を露光・現像する。図3bは、本発明の実施例における1回目のパターニング工程において、ハーフトーンまたはグレートーンマスクによって露光・現像したOTFTアレイ基板の断面概略図である。図3bにおいて、領域Aは、フォトレジスト除去領域であり、領域Cは、フォトレジスト一部保留領域であり、領域Bはフォトレジスト完全保留領域であり、領域A〜Cは、フォトレジストの厚みが互いに異なる。フォトレジスト完全保留領域は、ソース電極、ドレイン電極及びデータラインが形成されるパターン領域に対応し、フォトレジスト一部保留領域は、画素電極が形成されるパターン領域に対応し、フォトレジスト完全除去領域は、フォトレジスト完全保留領域及びフォトレジスト一部保留領域以外の領域に対応し、薄膜トランジスタのチャンネル領域を形成するための領域を備える。
図3bに示すOTFTアレイ基板に1回目のエッチングをすることによって、フォトレジスト完全除去領域における透明導電薄膜、及びソース・ドレイン電極の金属層薄膜をエッチングする。図3cは、本発明の実施例における1回目のパターニング工程において、1回目のエッチングを行った後のOTFTアレイ基板の断面概略図である。
そして、図3cに示すOTFTアレイ基板上のフォトレジストをアッシングすることによって、フォトレジストの一部保留領域におけるフォトレジストが除去される。図3dは、本発明の実施例における1回目パターニング工程において、フォトレジストをアッシングした後のOTFTアレイ基板の断面概略図である。
そして、図3dに示すOTFTアレイ基板に2回目のエッチングをすることによって、フォトレジストの一部保留領域におけるソース・ドレインの金属層薄膜が除去され、画素電極22(図3gも参照)が得られる。図3eは、本発明の実施例における1回目のパターニング工程において、2回目のエッチングを行った後のOTFTアレイ基板の断面概略図であり、2回目のエッチングをすることで、ソース電極23a、ドレイン電極23b及びデータライン23cが形成される(図3gも参照)。
図3fは、本発明の実施例における1回目のパターニング工程において、フォトレジストがアッシングされたOTFTアレイ基板の断面概略図である。図3gは、本発明の実施例における1回目のパターニング工程において、フォトレジストをアッシングしたOTFTアレイ基板の平面図である。
ステップ2では、ステップ1が完了した後、有機半導体薄膜4を堆積する。真空蒸発などの方法によって有機半導体薄膜4を堆積してもよい。有機半導体層の材料は、バナジルフタロシアニン有機半導体であってもよい。本実施例における有機半導体層は、厚みが30〜150nmであり、特に50nmであることが好ましい。厚みが50nmであると、有機半導体層に形成される有機半導体パターン(活性層)は、キャリヤーの移動度がよくなり、表示効果も比較的よくなる。
そして、スピンオン法によってゲート絶縁層薄膜5を製造する。ゲート絶縁層薄膜5の材料は、ポリビニルピロリドン(PVP)等であってもよい。ゲート絶縁層薄膜5は、スピンオン法の他に、本領域の他の通常方法によって製造してもよい。本実施例におけるゲート絶縁層は、60〜100℃になる前に、5〜25分間ベークされ、100〜180℃になった後、5〜25分間ベークされた後、厚みが250〜600nmになる。ゲート絶縁層薄膜は、100℃になる前に20分間ベークされ、130℃になる後20分間ベークされた後、厚みが550nmになることが好ましい。このときのゲート絶縁層薄膜は、絶縁効果及び層の厚みを両立でき、技術的効果が比較的よくなる。
そして、スパッタリング法によって、例えば、Mo金属薄膜を第二の金属層であるゲート金属薄膜6として堆積する。図4aは、本発明の実施例における有機半導体層、ゲート絶縁層及びゲート電極薄膜が形成された後の断面概略図である。
フォトレジスト8を一層スピンオンし、フォトレジスト8を露光・現像する。図4bは、本発明の実施例における2回目のパターニング工程において、露光・現像されたOTFTアレイ基板の断面概略図である。
図4bに示すOTFTアレイ基板をエッチングすることによって、フォトレジスト完全除去領域における、ゲート電極の金属層薄膜、絶縁層薄膜、及び有機半導体層薄膜がエッチングされる。図4cは、本発明の実施例における2回目のパターニング工程において、エッチングされたOTFTアレイ基板の断面概略図である。
図4dは、本発明の実施例において、図4cに示すOTFTアレイ基板におけるフォトレジストをアッシングし、2回目のパターニング工程をしたOTFTアレイ基板の断面概略図である。これによって、パターニングされた有機半導体パターン24、ゲート絶縁層パターン25、ゲート電極26及びそれに接続されるゲートライン26b(図4eも参照)が得られる。図4eは、本発明の実施例において、2回目のパターニング工程を行ったOTFTアレイ基板の平面図である。
ステップ3では、ステップ2が完了した透明基板上に、パッシベーション層7を堆積し、パッシベーション層薄膜を堆積した後、3回目のパターニング工程によって、データラインパッド領域、ゲートラインパッド領域及びドレイン電極領域の一部におけるパッシベーション層が全て除去され、データラインパッド領域及びゲートラインパッド領域が露出され、パターニングされたパッシベーション層27が形成される。図5は、本発明の実施例において、3回目のパターニング工程を行った後のOTFTアレイ基板の断面概略図である。
ステップ4では、ステップ3が完了した透明基板上に、第二の透明導電層である透明導電薄膜9を一層堆積する。図6aは、本発明の実施例において、透明導電薄膜が形成された断面概略図である。
そして、フォトレジスト8をスピンオンし、フォトレジストを露光・現像する。図6bは、本発明の実施例における4回目のパターニング工程において、露光・現像されたOTFTアレイ基板の断面概略図である。
フォトレジスト完全除去領域における透明導電薄膜をエッチングする。図6cは、本発明の実施例における4回目のパターニング工程において、エッチングされたOTFTアレイ基板の断面概略図である。
そして、図6cに示すOTFTアレイ基板に対してフォトレジストをアッシングし、共通電極28を得る、図6dは、本発明の実施例における4回目のパターニング工程において、フォトレジストをアッシングした後のOTFTアレイ基板の断面概略図である。図6eは、本発明の実施例における4回目のパターニング工程において、フォトレジストをアッシングした後のOTFTアレイ基板の平面図である。共通電極28は、例えば、櫛歯電極またはスリットが形成された板状電極である。
本実施例において、4回のパターニング工程によって、製造された有機薄膜トランジスタのアレイ基板は、ゲートライン及びデータラインを有し、ゲートラインとデータラインとに画成される画素領域内に、画素電極及び有機薄膜トランジスタが形成される。本実施例に係る有機薄膜トランジスタのアレイ基板は、トップゲートのボトム接触構造であり、ソース電極、ドレイン電極及び画素電極が絶縁基板上に形成され、有機半導体層がソース・ドレイン電極上に形成され、絶縁層が有機半導体層上に形成され、ゲート電極が絶縁層上に形成され、パッシベーション層がゲート電極上に形成され、共通電極がパッシベーション層上に形成される。製造中に、ソース・ドレイン電極、データライン及び画素電極を1回のパターニング工程で形成して、有機半導体パターン、ゲート電極、ゲートライン及び絶縁層パターンを1回のパターニング工程で形成することによって、有機薄膜トランジスタのアレイ基板は、製造工程が簡単化され、製造コストが低下され、製造時間が短縮され、製造効率が向上された。
(第2の実施例)
本実施例は、例えば、第1の実施例に記載の4回のパターニング工程によって製造される有機薄膜トランジスタのアレイ基板を提供する。
図2は、本発明の実施例に係る有機薄膜トランジスタのアレイ基板の構造を示す概略図である。図2(図6eも参照)に示すように、本実施例に係る有機薄膜トランジスタのアレイ基板は、透明基板21と、透明基板21上に分布され、第一の透明導電層からなる画素電極22と、透明基板21上に分布され、第一の金属層からなるソース電極23b、ドレイン電極23a、及びデータライン23cと、透明基板21上に分布され、有機半導体層からなる有機半導体パターン24と、透明基板21上に分布され、ゲート絶縁層からなるゲート絶縁層パターン25と、透明基板21上に分布され、第二の金属層からなるゲート電極26及びゲートラインと、透明基板21上に分布するパッシベーション層27、パッシベーション層からなるデータライン・インターフェイス、ゲートライン・インターフェイス及び画素インターフェイスと、透明基板21上に分布され、第二の透明導電層からなる共通電極28と、を備える。
透明基板21は、例えば、ガラスまたはプラスチック基板である。ソース電極23bは、画素電極22上に形成され、ドレイン電極23a及びデータライン(図示しない)は、一体に形成され、その下方に透明導電材料層が残される。有機半導体パターン24は、ソース電極23bとドレイン電極23aとの間のチャンネル領域の上方に形成される。ゲート絶縁層パターン25は、有機半導体パターン24上に形成される。ゲート電極26及びゲートライン(図示しない)は、有機半導体パターン24上に一体に形成される。パッシベーション層27は、基板21全体上を覆い、共通電極28は、パッシベーション層上に形成され、例えば、櫛歯電極又はスリットが形成される板状電極である。
さらに、有機半導体層は、厚みが例えば30〜150nmである。
有機半導体層は、厚みが例えば50nmであることが好ましい。このとき、有機半導体層に形成される有機半導体パターン(活性層)は、キャリヤー移動度が比較的よくなり、表示効果も比較的よくなる。
さらに、有機半導体層は、例えば、バナジルフタロシアニン有機半導体層である。
さらに、ゲート絶縁層は、厚みが例えば250〜600nmである。ゲート絶縁層は、厚みが550nmであることが好ましい。このときのゲート絶縁層薄膜は、絶縁効果と膜層の厚みとを両立でき、技術効果がよくなる。
さらに、ゲート絶縁層は、例えばポリビニルピロリドン絶縁層である。
本実施例に係る有機薄膜トランジスタのアレイ基板は、4回のパターニング工程によって製造してもよい。製造中に、ソース・ドレイン電極、データライン及び画素電極を1回のパターニング工程で形成し、有機半導体パターン、ゲート電極、ゲートライン及び絶縁層パターンを1回のパターニング工程で形成することによって、有機薄膜トランジスタのアレイ基板は、製造工程が簡単化され、製造コストが低下され、製造時間が短縮され、製造効率が向上される。
本発明の実施例は、上述した有機薄膜トランジスタのアレイ基板を備える表示装置をさらに提供する。表示装置には、液晶パネル、液晶テレビ、液晶表示ディバイス、デジタルフォトフレーム、電子ペーパー、携帯電話等が含まれる。
以上は本発明の好ましい実施方式に過ぎない。当業者にとって、本発明の技術範囲を逸脱しない前提で行われる改善や変更は、本発明の保護範囲に入る。
1 透明基板
2 透明導電薄膜
3 ソース・ドレイン金属薄膜
4 有機半導体薄膜
5 ゲート絶縁層薄膜
6 ゲート金属薄膜
7 パッシベーション層
8 フォトレジスト
9 透明導電薄膜
A フォトレジスト除去領域
B フォトレジスト完全保留領域
C フォトレジスト一部保留領域
22 画素電極
23a ソース電極
23b ドレイン電極
23c データライン
24 有機半導体パターン
25 ゲート絶縁層パターン
26 ゲート電極
26b ゲートライン
27 パッシベーション層
28 共通電極

Claims (18)

  1. 1回目のパターニング工程によって、透明基板上に、ソース電極、ドレイン電極、データライン及び画素電極を有するパターンを形成する工程と、
    2回目のパターニング工程によって、前記1回目のパターニング工程を行った前記透明基板上に、有機半導体パターン、ゲート絶縁層パターン、ゲート電極及びゲートラインを有するパターンを形成する工程と、
    前記2回目のパターニング工程を行った前記透明基板上にパッシベーション層を堆積し、3回目のパターニング工程によって、データライン・インターフェイス、ゲートライン・インターフェイス及び画素インターフェイスを有するパターンを形成する工程と、
    4回目のパターニング工程によって、前記3回目のパターニング工程を行った前記透明基板上に、共通電極のパターンを形成する工程と、を備えることを特徴とする有機薄膜トランジスタのアレイ基板の製造方法。
  2. 前記1回目のパターニング工程によって、前記透明基板上に、前記ソース電極、前記ドレイン電極、前記データライン及び前記画素電極を有するパターンを形成する工程は、前記透明基板上に、第一の透明導電層、第一の金属層及びフォトレジストを順に堆積し、露光・現像した後、フォトレジストパターンによってエッチングし、チャンネルを形成し、前記フォトレジストをアッシングした後、残りのフォトレジストパターンによってエッチングし、前記第一の金属層からなる前記ソース電極、前記ドレイン電極、前記データライン及び前記第一の透明導電層からなる画素電極を有するパターンを形成することを特徴とする請求項1に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  3. 前記2回目のパターニング工程によって、前記1回目のパターニング工程を行った前記透明基板上に、前記有機半導体パターン、前記ゲート絶縁層パターン、前記ゲート電極及び前記ゲートラインを有するパターンを形成する工程は、
    前記1回目のパターニング工程を行った前記透明基板上に有機半導体層を堆積する工程と、
    前記透明基板上にゲート絶縁層を塗布する工程と、
    前記透明基板上に第二の金属層を堆積する工程と、
    前記透明基板上にフォトレジストを塗布し、露光・現像してからエッチングし、前記有機半導体層からなる前記有機半導体パターン、前記ゲート絶縁層からなる前記ゲート絶縁層パターン、前記第二の金属層からなるゲート電極及びゲートラインを有するパターンを形成する工程と、を備えることを特徴とする請求項1または2に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  4. 前記堆積した有機半導体層の厚みは30〜150nmであることを特徴とする請求項3に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  5. 前記堆積した有機半導体層の厚みは50nmであることを特徴とする請求項4に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  6. 前記堆積した有機半導体層はバナジルフタロシアニン有機半導体層であることを特徴とする請求項3〜5のいずれか1項に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  7. 前記堆積したゲート絶縁層は、60〜100℃になる前に、5〜25分間ベークされ、100〜180℃になった後、5〜25分間ベークされ、前記ゲート絶縁層の厚みが250〜600nmであることを特徴とする請求項3〜6のいずれか1項に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  8. 前記堆積したゲート絶縁層は、100℃になる前に20分間ベークされ、130℃になった後20分間ベークされ、前記ゲート絶縁層の厚みが550nmであることを特徴とする請求項7に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  9. 前記堆積したゲート絶縁層はポリビニルピロリドン絶縁層であることを特徴とする請求項3〜8のいずれか1項に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  10. 前記堆積した第二の金属層はMoを用いることを特徴とする請求項3〜8のいずれか1項に記載の有機薄膜トランジスタのアレイ基板の製造方法。
  11. 透明基板と、
    素電極と、
    前記透明基板上に分布するソース電極、ドレイン電極及びデータラインと、
    機半導体パターンと、
    ート絶縁層パターンと、
    ート電極及びゲートラインと、
    ッシベーション層、並びに前記パッシベーション層から形成されるデータライン・インターフェイス、ゲートライン・インターフェイス及び画素インターフェイスと、
    通電極と、を備え
    前記画素電極及び前記有機半導体パターンが前記透明基板と接触し;前記ゲート絶縁層パターンが前記有機半導体パターン上に分布し;前記ゲート電極が前記ゲート絶縁層パターン上に分布し;前記パッシベーション層が前記ゲート電極上に分布し;前記共通電極が前記パッシベーション層上に分布することを特徴とする有機薄膜トランジスタのアレイ基板。
  12. 前記有機半導体パターンの厚みが30〜150nmであることを特徴とする請求項11に記載の有機薄膜トランジスタのアレイ基板。
  13. 前記有機半導体パターンの厚みは50nmであることを特徴とする請求項12に記載の有機薄膜トランジスタのアレイ基板。
  14. 前記有機半導体パターンはバナジルフタロシアニン有機半導体を用いることを特徴とする請求項11〜13のいずれか1項に記載の有機薄膜トランジスタのアレイ基板。
  15. 前記ゲート絶縁層の厚みは250〜600nmであることを特徴とする請求項11〜14のいずれか1項に記載の有機薄膜トランジスタのアレイ基板。
  16. 前記ゲート絶縁層の厚みは550nmであることを特徴とする請求項15に記載の有機薄膜トランジスタのアレイ基板。
  17. 前記ゲート絶縁層はポリビニルピロリドン絶縁層であることを特徴とする請求項11〜16のいずれか1項に記載の有機薄膜トランジスタのアレイ基板。
  18. 請求項11〜17のいずれか1項に記載の有機薄膜トランジスタのアレイ基板を備えることを特徴とする表示装置。
JP2014526371A 2011-08-24 2012-08-13 有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置 Active JP5951773B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201110247820.7 2011-08-24
CN2011102478207A CN102637636A (zh) 2011-08-24 2011-08-24 有机薄膜晶体管阵列基板及其制作方法和显示装置
PCT/CN2012/080026 WO2013026360A1 (zh) 2011-08-24 2012-08-13 有机薄膜晶体管阵列基板及其制作方法和显示装置

Publications (2)

Publication Number Publication Date
JP2014529099A JP2014529099A (ja) 2014-10-30
JP5951773B2 true JP5951773B2 (ja) 2016-07-13

Family

ID=46621984

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014526371A Active JP5951773B2 (ja) 2011-08-24 2012-08-13 有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置

Country Status (6)

Country Link
US (1) US8871562B2 (ja)
EP (1) EP2750178A4 (ja)
JP (1) JP5951773B2 (ja)
KR (1) KR101493583B1 (ja)
CN (1) CN102637636A (ja)
WO (1) WO2013026360A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764963B (zh) * 2016-12-16 2022-05-21 南韓商三星顯示器有限公司 基板、電子裝置及具有其之顯示裝置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102655155B (zh) 2012-02-27 2015-03-11 京东方科技集团股份有限公司 阵列基板及其制造方法和显示装置
CN102779785A (zh) * 2012-07-25 2012-11-14 京东方科技集团股份有限公司 有机薄膜晶体管阵列基板及其制备方法和显示装置
CN103928406B (zh) 2014-04-01 2016-08-17 京东方科技集团股份有限公司 阵列基板的制备方法、阵列基板、显示装置
CN104409361A (zh) 2014-12-16 2015-03-11 京东方科技集团股份有限公司 一种薄膜晶体管、其制备方法、阵列基板及显示装置
CN105140178B (zh) * 2015-07-24 2018-03-27 深圳市华星光电技术有限公司 有机薄膜晶体管阵列基板及其制作方法
US9716135B2 (en) * 2015-07-24 2017-07-25 Shenzhen China Star Optoelectronics Technology Co., Ltd. Organic thin film transistor array substrate and fabrication method thereof
CN105047610B (zh) * 2015-09-07 2018-10-12 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
CN105870135A (zh) * 2016-05-19 2016-08-17 京东方科技集团股份有限公司 阵列基板及其制作方法、显示面板、显示装置
CN107425044B (zh) * 2017-08-04 2021-03-23 京东方科技集团股份有限公司 一种柔性显示面板、其制作方法及显示装置
TWI647870B (zh) * 2017-11-29 2019-01-11 友達光電股份有限公司 有機薄膜電晶體及畫素結構
CN108198821A (zh) * 2017-12-28 2018-06-22 深圳市华星光电半导体显示技术有限公司 阵列基板及其制备方法、显示装置
US10319749B1 (en) 2017-12-28 2019-06-11 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Array substrate, fabricating method for the same and display device
CN108269764B (zh) * 2018-02-01 2022-04-26 京东方科技集团股份有限公司 一种显示面板的制作方法、显示面板及显示装置
US11448932B2 (en) 2018-12-29 2022-09-20 Wuhan China Star Optoelectronics Technology Co., Ltd. Array substrate and manufacturing method thereof
CN109545803B (zh) * 2018-12-29 2020-10-13 武汉华星光电技术有限公司 阵列基板及其制作方法
CN110854077B (zh) * 2019-10-29 2022-08-23 深圳市华星光电半导体显示技术有限公司 一种显示面板及其制作方法
CN113741102A (zh) * 2020-05-28 2021-12-03 合肥鑫晟光电科技有限公司 阵列基板、显示面板及制备方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0014961D0 (en) * 2000-06-20 2000-08-09 Koninkl Philips Electronics Nv Light-emitting matrix array display devices with light sensing elements
JP4997688B2 (ja) * 2003-08-19 2012-08-08 セイコーエプソン株式会社 電極、薄膜トランジスタ、電子回路、表示装置および電子機器
KR100560796B1 (ko) * 2004-06-24 2006-03-13 삼성에스디아이 주식회사 유기 박막트랜지스터 및 그의 제조방법
KR101090250B1 (ko) * 2004-10-15 2011-12-06 삼성전자주식회사 유기 반도체를 이용한 박막 트랜지스터 표시판 및 그 제조방법
KR101183361B1 (ko) * 2006-06-29 2012-09-14 엘지디스플레이 주식회사 액정 표시 장치용 어레이 기판 및 그 제조 방법
KR101256544B1 (ko) * 2006-08-24 2013-04-19 엘지디스플레이 주식회사 유기 박막트랜지스터 액정표시장치 및 그 제조방법
CN100444012C (zh) * 2006-11-10 2008-12-17 北京京东方光电科技有限公司 一种薄膜晶体管液晶显示器像素结构及其制造方法
KR20090037725A (ko) * 2007-10-12 2009-04-16 삼성전자주식회사 박막트랜지스터 기판, 그 제조 방법 및 이를 갖는 표시장치
CN101630098B (zh) 2008-07-18 2010-12-08 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
CN101840117B (zh) * 2009-03-16 2014-02-19 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
KR101568268B1 (ko) * 2009-10-27 2015-11-11 엘지디스플레이 주식회사 박막트랜지스터 기판 및 그 제조 방법
CN102054833B (zh) 2009-11-09 2013-03-06 京东方科技集团股份有限公司 薄膜晶体管基板及其制造方法
KR101592919B1 (ko) * 2009-12-16 2016-02-11 엘지디스플레이 주식회사 액정표시장치
KR101153787B1 (ko) 2009-12-18 2012-06-13 에스케이케미칼주식회사 바나딜 프탈로시아닌 화합물 및 이를 이용한 근적외선 흡수 필터
US8304512B2 (en) * 2010-01-19 2012-11-06 Xerox Corporation Benzodithiophene based materials compositions
CN102148196B (zh) * 2010-04-26 2013-07-10 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764963B (zh) * 2016-12-16 2022-05-21 南韓商三星顯示器有限公司 基板、電子裝置及具有其之顯示裝置

Also Published As

Publication number Publication date
EP2750178A1 (en) 2014-07-02
KR20130045269A (ko) 2013-05-03
US8871562B2 (en) 2014-10-28
JP2014529099A (ja) 2014-10-30
US20130134399A1 (en) 2013-05-30
EP2750178A4 (en) 2015-07-15
WO2013026360A1 (zh) 2013-02-28
KR101493583B1 (ko) 2015-02-13
CN102637636A (zh) 2012-08-15

Similar Documents

Publication Publication Date Title
JP5951773B2 (ja) 有機薄膜トランジスタのアレイ基板及び、その製造方法、並びに表示装置
JP6646329B2 (ja) 低温ポリシリコンアレイ基板の製造方法
US9698166B2 (en) Thin film transistor, method for manufacturing thin film transistor, array substrate, method for manufacturing array substrate, and display device
WO2018201770A1 (zh) 阵列基板及其制备方法、显示装置
WO2015096394A1 (zh) 薄膜晶体管的制备方法、阵列基板的制备方法及阵列基板
US8895334B2 (en) Thin film transistor array substrate and method for manufacturing the same and electronic device
WO2013127200A1 (zh) 阵列基板及其制造方法和显示装置
WO2013131380A1 (zh) 阵列基板及其制作方法和显示装置
CN106024813B (zh) 一种低温多晶硅tft阵列基板的制作方法及相应装置
JP6129313B2 (ja) 有機薄膜トランジスタアレイ基板及びその製造方法、並びに表示装置
JP2015514321A (ja) Tft、該tftを製造するマスク、アレイ基板及び表示装置
KR101788488B1 (ko) 박막 트랜지스터 어레이 기판의 제조방법
KR101415484B1 (ko) 유기 tft 어레이 기판 및 그 제조 방법
EP2757589A2 (en) Methods for fabricating a thin film transistor and an array substrate
WO2013185454A1 (zh) 阵列基板及其制造方法和显示装置
CN111739841A (zh) 一种顶栅结构的In-cell触控面板及制作方法
WO2014015585A1 (zh) 有机薄膜晶体管阵列基板制作方法
CN102683593B (zh) 一种有机薄膜晶体管阵列基板的制作方法
WO2013143294A1 (zh) 阵列基板、其制作方法以及显示装置
CN101330062B (zh) 薄膜晶体管阵列基板的制作方法
CN106129071B (zh) 一种阵列基板的制作方法及相应装置
CN109037151B (zh) 一种阵列基板的制备方法
WO2017041447A1 (zh) 一种阵列基板及其制作方法、显示装置
WO2014117444A1 (zh) 阵列基板及其制作方法、显示装置
WO2016011685A1 (zh) 共平面型氧化物半导体tft基板的制作方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150605

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20151021

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151130

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160225

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160509

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160608

R150 Certificate of patent or registration of utility model

Ref document number: 5951773

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250