JP5854878B2 - Power distributor - Google Patents

Power distributor Download PDF

Info

Publication number
JP5854878B2
JP5854878B2 JP2012036510A JP2012036510A JP5854878B2 JP 5854878 B2 JP5854878 B2 JP 5854878B2 JP 2012036510 A JP2012036510 A JP 2012036510A JP 2012036510 A JP2012036510 A JP 2012036510A JP 5854878 B2 JP5854878 B2 JP 5854878B2
Authority
JP
Japan
Prior art keywords
line
side terminal
branch
adjustment line
branch side
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012036510A
Other languages
Japanese (ja)
Other versions
JP2013172405A (en
Inventor
明道 廣田
明道 廣田
大和田 哲
哲 大和田
喜次 山口
喜次 山口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2012036510A priority Critical patent/JP5854878B2/en
Publication of JP2013172405A publication Critical patent/JP2013172405A/en
Application granted granted Critical
Publication of JP5854878B2 publication Critical patent/JP5854878B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Non-Reversible Transmitting Devices (AREA)

Description

本発明は、マイクロ波帯で使用される電力分配器に関するものである。   The present invention relates to a power distributor used in a microwave band.

電力分配器は、電力を合成、または分配するために広く用いられる。2つの分岐側端子と1つの合成側端子を有する電力分配器において、分岐側端子間のアイソレーション特性を改善するために、分岐側端子間に抵抗素子を接続する方法がある(例えば、非特許文献1参照)。   Power dividers are widely used to combine or distribute power. In a power distributor having two branch side terminals and one combination side terminal, there is a method of connecting a resistance element between the branch side terminals in order to improve the isolation characteristic between the branch side terminals (for example, non-patent) Reference 1).

このような構成の電力分配器では、電力分配器の対称面を電気壁と仮定した奇モード動作時における分岐側端子での反射が0となるように、かつ電力分配器の対称面を磁気壁と仮定した偶モード動作時における分岐側端子での反射が0となるように設計することで、電気特性は、良好となる。   In the power divider having such a configuration, the reflection at the branch side terminal is zero during the odd mode operation assuming that the symmetry plane of the power divider is an electric wall, and the symmetry plane of the power divider is a magnetic wall. The electrical characteristics are improved by designing so that the reflection at the branch side terminal during the even mode operation assumed to be zero.

E. Wilkinson, “An N-Way Hybrid Power Divider,” IEEE Trans., vol. MTT-8, pp. 116-118, 1960.E. Wilkinson, “An N-Way Hybrid Power Divider,” IEEE Trans., Vol. MTT-8, pp. 116-118, 1960.

しかしながら、従来技術には、以下のような課題がある。
高周波で動作する従来の電力分配器において、抵抗素子としてチップ抵抗を用いた場合には、高周波ではチップ抵抗の寄生容量が無視できないこととなる。電力分配器の対称面を磁気壁と仮定した偶モード動作時におけるチップ抵抗の寄生容量と、電力分配器の対称面を電気壁と仮定した奇モード動作時におけるチップ抵抗の寄生容量は、電力分配器の対称面がそれぞれの各モード動作において異なることから、容量値も異なる。したがって、各モード動作時ともに、寄生容量の影響を打ち消すことが困難となり、電気特性が劣化するという問題がある。
However, the prior art has the following problems.
In a conventional power distributor that operates at a high frequency, when a chip resistor is used as a resistance element, the parasitic capacitance of the chip resistor cannot be ignored at a high frequency. The parasitic capacitance of the chip resistor during the even mode operation assuming that the symmetry plane of the power divider is a magnetic wall and the parasitic capacitance of the chip resistance during the odd mode operation assuming that the symmetry plane of the power divider is an electric wall are the power distribution. Since the symmetry plane of the vessel is different in each mode operation, the capacitance values are also different. Therefore, in each mode operation, it becomes difficult to cancel the influence of the parasitic capacitance, and there is a problem that the electrical characteristics deteriorate.

本発明は、上記のような課題を解決するためになされたものであり、抵抗素子をチップ抵抗で実現した場合、偶・奇モード動作時で異なるチップ抵抗の寄生容量の影響をそれぞれ打ち消し、チップ抵抗を用いた場合でも高周波で動作する電気特性の良好な電力分配器を得ることを目的としている。   The present invention has been made to solve the above-described problems. When the resistor element is realized by a chip resistor, the influence of the parasitic capacitance of different chip resistors is canceled in the even / odd mode operation. An object of the present invention is to obtain a power distributor with good electrical characteristics that operates at a high frequency even when a resistor is used.

本発明に係る電力分配器は、1つの合成側端子と、第1の分岐側端子および第2の分岐側端子と、合成側端子と第1の分岐側端子とを接続する第1の線路と、合成側端子と第2の分岐側端子とを接続する第2の線路と、第1の分岐側端子と第2の分岐側端子とを電気的に接続する抵抗とを備える電力分配器であって、抵抗の、第1の分岐側端子側に一端が接続された第1の調整用線路と、抵抗の、第2の分岐側端子側に一端が接続された第2の調整用線路と、第1の調整用線路の他端と第2の調整用線路の他端との間に接続された第3の調整用線路と、第1の調整用線路と第3の調整用線路との接続点に接続された、先端が開放または先端が短絡している第1のスタブ、および第2の調整用線路と第3の調整用線路との接続点に接続された、先端が開放または先端が短絡している第2のスタブとを有する電気特性改善回路部をさらに備えるものである。   The power divider according to the present invention includes one combining side terminal, a first branch side terminal and a second branch side terminal, a first line connecting the combining side terminal and the first branch side terminal, The power divider includes a second line that connects the combination side terminal and the second branch side terminal, and a resistor that electrically connects the first branch side terminal and the second branch side terminal. A first adjustment line having one end connected to the first branch side terminal side of the resistor, a second adjustment line having one end connected to the second branch side terminal side of the resistor, A third adjustment line connected between the other end of the first adjustment line and the other end of the second adjustment line, and a connection between the first adjustment line and the third adjustment line. Connected to a point, connected to a connection point between the first adjustment line and the second adjustment line and the third adjustment line. End in which further comprising an electric characteristic improving circuit unit and a second stub opening or tip is short-circuited.

本発明に係る電力分配器によれば、第1の調整用線路と第3の調整用線路とスタブからなる線路のリアクタンス値と、第2の調整用線路と第3の調整用線路とスタブからなる線路のリアクタンス値を、偶・奇モード動作で変えることができる電気特性改善回路部を備えることにより、抵抗素子をチップ抵抗で実現した場合、偶・奇モード動作時で異なるチップ抵抗の寄生容量の影響をそれぞれ打ち消し、チップ抵抗を用いた場合でも高周波で動作する電気特性の良好な電力分配器を得ることができる。   According to the power distributor of the present invention, the reactance value of the line composed of the first adjustment line, the third adjustment line, and the stub, the second adjustment line, the third adjustment line, and the stub. When the resistance element is realized with chip resistance by providing an electrical characteristic improvement circuit that can change the reactance value of the line in even / odd mode operation, the parasitic capacitance of the chip resistance that is different in even / odd mode operation Thus, even when a chip resistor is used, it is possible to obtain a power distributor with good electrical characteristics that operates at a high frequency.

本発明の実施の形態1に係る電力分配器の上面図である。1 is a top view of a power distributor according to Embodiment 1 of the present invention. 本発明の実施の形態1の先の図1におけるB−B’の断面図である。FIG. 2 is a cross-sectional view taken along the line B-B ′ in FIG. 1 of the first embodiment of the present invention. 本発明の実施の形態1の先の図1におけるC−C’の断面図である。FIG. 3 is a cross-sectional view taken along the line C-C ′ in FIG. 1 of the first embodiment of the present invention. 本発明の実施の形態1の電力分配器が偶モード動作時における先の図2に示したチップ抵抗付近の拡大図である。FIG. 3 is an enlarged view of the vicinity of the chip resistor shown in FIG. 2 when the power divider according to the first embodiment of the present invention is in even mode operation. 本発明の実施の形態1における電力分配器の偶モード動作時における等価回路を示した図である。It is the figure which showed the equivalent circuit at the time of the even mode operation | movement of the power divider | distributor in Embodiment 1 of this invention. 本発明の実施の形態1の電力分配器が奇モード動作時における先の図2に示したチップ抵抗付近の拡大図である。FIG. 3 is an enlarged view of the vicinity of the chip resistor shown in FIG. 2 when the power divider according to the first embodiment of the present invention operates in an odd mode. 本発明の実施の形態1における電力分配器の奇モード動作時における等価回路を示した図である。It is the figure which showed the equivalent circuit at the time of odd mode operation | movement of the power divider | distributor in Embodiment 1 of this invention. 本発明の実施の形態1に係る電力分配器の上面図である。1 is a top view of a power distributor according to Embodiment 1 of the present invention. 本発明の実施の形態1に係る電力分配器の上面図である。1 is a top view of a power distributor according to Embodiment 1 of the present invention. 本発明の実施の形態1に係る電力分配器の上面図である。1 is a top view of a power distributor according to Embodiment 1 of the present invention. 本発明の実施の形態2に係る電力分配器の上面図である。It is a top view of the power divider | distributor which concerns on Embodiment 2 of this invention. 本発明の実施の形態2の先の図11におけるB−B’の断面図である。FIG. 12 is a cross-sectional view taken along the line B-B ′ in FIG. 11 of the second embodiment of the present invention. 本発明の実施の形態2の先の図11におけるC−C’の断面図である。FIG. 12 is a cross-sectional view taken along the line C-C ′ in FIG. 11 of the second embodiment of the present invention.

以下、本発明の電力分配器の好適な実施の形態につき図面を用いて説明する。各図において、同一、または相当する部分については、同一符号を付して説明する。   Hereinafter, preferred embodiments of a power distributor according to the present invention will be described with reference to the drawings. In each figure, the same or corresponding parts will be described with the same reference numerals.

実施の形態1.
図1は、本発明の実施の形態1に係る電力分配器の上面図である。図1において、この電力分配器は、誘電体基板1と、誘電体基板1の一方の面には、合成側端子101と、分岐側端子102、103と、電気長が1/4波長の奇数倍である第1の線路111と、電気長が1/4波長の奇数倍である第2の線路112と、第1の調整用線路121と、第2の調整用線路122と、第3の調整用線路123と、ショートスタブ124、126と、チップ抵抗128とが配置される。
Embodiment 1 FIG.
FIG. 1 is a top view of the power distributor according to Embodiment 1 of the present invention. In FIG. 1, this power distributor includes a dielectric substrate 1, a composite-side terminal 101, branch-side terminals 102 and 103 on one surface of the dielectric substrate 1, and an odd length with an electrical length of ¼ wavelength. A first line 111 that is double, a second line 112 that has an electrical length that is an odd multiple of a quarter wavelength, a first adjustment line 121, a second adjustment line 122, and a third An adjustment line 123, short stubs 124 and 126, and a chip resistor 128 are disposed.

また、誘電体基板1のもう一方の面には、地導体2が配置される。また、図1におけるA−A’は、電力分配器の対称面を表し、符号3は、第3の調整用線路123と対称面A−A’との交差部を表す。   A ground conductor 2 is disposed on the other surface of the dielectric substrate 1. Further, A-A ′ in FIG. 1 represents a symmetry plane of the power distributor, and 3 represents an intersection between the third adjustment line 123 and the symmetry plane A-A ′.

図2は、本発明の実施の形態1の先の図1におけるB−B’の断面図である。また、図3は、本発明の実施の形態1の先の図1におけるC−C’の断面図である。ショートスタブ124、126は、図3に示すように、スルーホール125、127を介して地導体2に接続される。   FIG. 2 is a cross-sectional view taken along B-B ′ in FIG. 1 of the first embodiment of the present invention. 3 is a cross-sectional view taken along the line C-C ′ in FIG. 1 of the first embodiment of the present invention. As shown in FIG. 3, the short stubs 124 and 126 are connected to the ground conductor 2 through the through holes 125 and 127.

合成側端子101、分岐側端子102、103のそれぞれのインピーダンスをZ0とすると、第1の線路111、および第2の線路112のインピーダンスZtは、ともに下式(1)で表される。   Assuming that the respective impedances of the combining side terminal 101 and the branch side terminals 102 and 103 are Z0, the impedances Zt of the first line 111 and the second line 112 are both expressed by the following expression (1).

Figure 0005854878
Figure 0005854878

次に、本発明の実施の形態1に係る電力分配器の動作について説明する。
分岐側端子102と分岐側端子103から等振幅同相の電力が入力された場合、つまり、電力分配器の偶モード動作時を考えると、先の図1における断面A−A’を磁気壁と仮定できる。このとき、断面A−A’よりも分岐側端子102側の合成側端子101のインピーダンスは、2Z0となる。
Next, the operation of the power distributor according to Embodiment 1 of the present invention will be described.
When power of the same amplitude and in-phase is input from the branch side terminal 102 and the branch side terminal 103, that is, when the even mode operation of the power distributor is considered, the section AA ′ in FIG. 1 is assumed to be a magnetic wall. it can. At this time, the impedance of the combined terminal 101 closer to the branch side terminal 102 than the cross section AA ′ is 2Z0.

図4は、本発明の実施の形態1の電力分配器が偶モード動作時における先の図2に示したチップ抵抗128付近の拡大図である。B−B’断面において、チップ抵抗128付近には、図4に示すように、地導体2との間に寄生容量151が生じる。この寄生容量の値をC1とする。また、チップ抵抗の抵抗値を2Rとする。なお、R=Z0である。   FIG. 4 is an enlarged view of the vicinity of the chip resistor 128 shown in FIG. 2 when the power divider according to the first embodiment of the present invention is in even mode operation. In the B-B ′ cross section, a parasitic capacitance 151 is generated between the chip resistor 128 and the ground conductor 2 as shown in FIG. 4. The value of this parasitic capacitance is C1. The resistance value of the chip resistor is 2R. Note that R = Z0.

第3の調整用線路123は、交差部3で磁気壁に接続されるため、オープンスタブとなるが、第3の調整用線路123の線路インピーダンスが大きいと、容量値としては小さくなり、偶モード動作時においては、ほぼ無視できる。   The third adjustment line 123 is an open stub because it is connected to the magnetic wall at the intersection 3. However, if the line impedance of the third adjustment line 123 is large, the capacitance value becomes small and the even mode In operation, it is almost negligible.

また、図5は、本発明の実施の形態1における電力分配器の偶モード動作時における等価回路を示した図である。第1の調整用線路121によるインダクタをL1、ショートスタブ124によるインダクタをL2とすると、偶モード動作時における等価回路は、この図5のようになる。   FIG. 5 is a diagram showing an equivalent circuit during the even mode operation of the power distributor according to Embodiment 1 of the present invention. Assuming that the inductor by the first adjustment line 121 is L1 and the inductor by the short stub 124 is L2, the equivalent circuit in the even mode operation is as shown in FIG.

ここで、第1の線路111の線路インピーダンスZtは、上式(1)のように決定されているため、第1の線路は、2Z0とZ0のインピーダンス変成器として働く。したがって、寄生容量151を打ち消すようにL1、L2の値を決定し、その値となるように第1の調整用線路121、および第3の調整用線路123の長さを決定することで、偶モード動作時において、整合が可能となる。   Here, since the line impedance Zt of the first line 111 is determined as in the above equation (1), the first line functions as an impedance transformer of 2Z0 and Z0. Therefore, the values of L1 and L2 are determined so as to cancel the parasitic capacitance 151, and the lengths of the first adjustment line 121 and the third adjustment line 123 are determined so as to be equal to each other. Matching is possible during mode operation.

一方、分岐側端子102と分岐側端子103から等振幅逆相の電力が入力された場合、つまり、電力分配器の奇モード動作時を考えると、先の図1における断面A−A’を電気壁と仮定できる。このとき、合成側端子101は、短絡される。   On the other hand, when equal-phase opposite-phase power is input from the branch side terminal 102 and the branch side terminal 103, that is, when the odd mode operation of the power distributor is considered, the section AA ′ in FIG. Can be assumed to be a wall. At this time, the composition side terminal 101 is short-circuited.

図6は、本発明の実施の形態1の電力分配器が奇モード動作時における先の図2に示したチップ抵抗128付近の拡大図である。B−B’断面において、チップ抵抗128付近には、偶モード動作時の場合と同様に、図6に示すように、地導体2との間に寄生容量151が生じる。さらに、奇モード動作時には、電気壁との間に寄生容量152が生じる。ここで、寄生容量152の容量値をC2とする。   FIG. 6 is an enlarged view of the vicinity of the chip resistor 128 shown in FIG. 2 when the power divider according to Embodiment 1 of the present invention operates in the odd mode. In the B-B ′ cross section, a parasitic capacitance 151 is generated between the chip resistor 128 and the ground conductor 2 as shown in FIG. 6, as in the even mode operation. Further, during the odd mode operation, a parasitic capacitance 152 is generated between the electric wall. Here, the capacitance value of the parasitic capacitance 152 is C2.

また、図7は、本発明の実施の形態1における電力分配器の奇モード動作時における等価回路を示した図である。第3の調整用線路123は、交差部3で電気壁に接続されるため、ショートスタブとなる。このときの第3の調整用線路123によるインダクタンスをL3とすると、奇モード動作時における等価回路は、この図7のようになる。   FIG. 7 is a diagram showing an equivalent circuit during the odd mode operation of the power distributor according to Embodiment 1 of the present invention. The third adjustment line 123 is a short stub because it is connected to the electric wall at the intersection 3. If the inductance of the third adjustment line 123 at this time is L3, the equivalent circuit during the odd mode operation is as shown in FIG.

ここで、第1の線路111の電気長は、1/4波長の奇数倍であることから、図7における交点4において、合成側端子101側のインピーダンスは、無限大となる。また、抵抗値Rは、Z0と同じであることから、寄生容量C1、C2をL1、L2、L3により打ち消せば、奇モードにおいて整合が可能となる。   Here, since the electrical length of the first line 111 is an odd multiple of the quarter wavelength, at the intersection 4 in FIG. 7, the impedance on the synthesis side terminal 101 side is infinite. Since the resistance value R is the same as Z0, matching in the odd mode is possible if the parasitic capacitances C1 and C2 are canceled by L1, L2, and L3.

寄生容量152により、奇モード動作時における寄生容量値は、偶モード動作時の寄生容量よりもC2だけ大きくなる。インダクタンスL1とL2は、偶モード動作時の寄生容量C1を打ち消すように決定されているため、インダクタンスL1とL2のみでは、奇モード動作時における寄生容量C1+C2を打ち消すことができない。しかしながら、本発明では、整合可能なように第3の調整用線路123によるインダクタンスL3を決定することで、奇モードにおいても整合が可能となる。   The parasitic capacitance 152 causes the parasitic capacitance value during the odd mode operation to be larger by C2 than the parasitic capacitance during the even mode operation. Since the inductances L1 and L2 are determined so as to cancel the parasitic capacitance C1 during the even mode operation, the inductances L1 and L2 alone cannot cancel the parasitic capacitance C1 + C2 during the odd mode operation. However, in the present invention, matching is possible even in the odd mode by determining the inductance L3 by the third adjustment line 123 so that matching is possible.

このように、本実施の形態1では、先の図1〜図7に示したように、第1の調整用線路121、第2の調整用線路122、第3の調整用線路123、およびショートスタブ124、126を有する電気特性改善回路部を備えている。この結果、偶モード動作時においては、第1の調整用線路121と第3の調整用線路123とショートスタブ124からなるスタブ、および第2の調整用線路122と第3の調整用線路123とショートスタブ126からなるスタブの短絡点は、それぞれのショートスタブ124、126の先端である。   As described above, in the first embodiment, as shown in FIGS. 1 to 7, the first adjustment line 121, the second adjustment line 122, the third adjustment line 123, and the short circuit An electrical characteristic improving circuit portion having stubs 124 and 126 is provided. As a result, in the even mode operation, the stub composed of the first adjustment line 121, the third adjustment line 123, and the short stub 124, and the second adjustment line 122, the third adjustment line 123, The short-circuit point of the stub composed of the short stub 126 is the tip of each short stub 124, 126.

一方、奇モード動作時においては、第1の調整用線路121と第3の調整用線路123とショートスタブ124からなるスタブ、および第2の調整用線路122と第3の調整用線路123とショートスタブ126からなるスタブの短絡点は、それぞれのショートスタブ124、126の先端と第3の調整用線路123の中心となる。   On the other hand, during the odd mode operation, the first adjustment line 121, the third adjustment line 123, and the short stub 124, and the second adjustment line 122 and the third adjustment line 123 are short-circuited. The short-circuit point of the stub composed of the stub 126 becomes the tip of each short stub 124, 126 and the center of the third adjustment line 123.

このことから、第1の調整用線路121と第3の調整用線路123とショートスタブ124からなるスタブのリアクタンス値と、第2の調整用線路122と第3の調整用線路123とショートスタブ126からなるリアクタンス値を、偶・奇モード動作で変えることができる。   Therefore, the reactance value of the stub including the first adjustment line 121, the third adjustment line 123, and the short stub 124, the second adjustment line 122, the third adjustment line 123, and the short stub 126 is obtained. The reactance value consisting of can be changed by even / odd mode operation.

このため、それぞれのスタブの長さを適当に選ぶことで、偶・奇モード動作で異なるチップ抵抗の寄生容量の影響をそれぞれ打ち消すことが可能となる。この結果、チップ抵抗を用いた場合でも高周波で動作する電気特性の良好な電力分配器が実現できる。   For this reason, by appropriately selecting the length of each stub, it is possible to cancel the influence of the parasitic capacitance of different chip resistors in the even / odd mode operation. As a result, it is possible to realize a power distributor with good electrical characteristics that operates at a high frequency even when a chip resistor is used.

以上のように、実施の形態1によれば、電気特性改善回路部を備えることで、偶・奇モード動作時において、チップ抵抗の寄生容量の値が異なっても、それぞれの寄生容量を打ち消すインダクタンスを実現することができる。このため、チップ抵抗を用いた場合でも、高周波で動作する特性の良好な電力分配器を得ることが可能となる。   As described above, according to the first embodiment, by including the electrical characteristic improvement circuit unit, even when the value of the parasitic capacitance of the chip resistor is different during the even / odd mode operation, the inductance that cancels each parasitic capacitance Can be realized. For this reason, even when a chip resistor is used, it is possible to obtain a power distributor with good characteristics that operates at a high frequency.

なお、上述した実施の形態1では、合成側端子101と分岐側端子102、103のインピーダンスをZ0としたが、本発明は、このような値に限定されるものではなく、任意の値でよい。ただし、第1の線路111、第2の線路112、チップ抵抗128、第1の調整用線路121、第2の調整用線路122、第3の調整用線路123、ショート調整用線路124,126は、整合が成り立つように決定する。   In the first embodiment described above, the impedance of the combining side terminal 101 and the branch side terminals 102 and 103 is Z0. However, the present invention is not limited to such a value, and may be any value. . However, the first line 111, the second line 112, the chip resistor 128, the first adjustment line 121, the second adjustment line 122, the third adjustment line 123, and the short adjustment lines 124 and 126 are Then, it is determined so that the alignment is established.

また、上述した本実施の形態1では、ショートスタブは、対称面A−A’に対して平行に配置されていたが、本発明は、このような配置に限定されるものではない。図8は、本発明の実施の形態1に係る電力分配器の上面図であり、先の図1とは異なる構成を有している。この図8に示すように、ショートスタブは、対称面A−A’に対して垂直に配置してもよい。   In the first embodiment described above, the short stub is arranged in parallel to the symmetry plane A-A ′. However, the present invention is not limited to such an arrangement. FIG. 8 is a top view of the power distributor according to Embodiment 1 of the present invention, and has a configuration different from that of FIG. As shown in FIG. 8, the short stub may be arranged perpendicular to the symmetry plane A-A ′.

このように、ショートスタブを対称面A−A’に対して垂直に配置することで、ショートスタブを対称面A−A’に対して平行に配置した場合よりも、隣り合うショートスタブの電磁結合の影響を小さくすることができ、アイソレーション特性が良好となる。   In this way, by arranging the short stubs perpendicular to the symmetry plane AA ′, the electromagnetic coupling between the adjacent short stubs is more than when the short stub is arranged parallel to the symmetry plane AA ′. Thus, the isolation characteristics can be improved.

また、上述した本実施の形態1では、スルーホール125、127によりショートスタブ124、126を短絡したが、本発明は、これに限定されるものでない。図9は、本発明の実施の形態1に係る電力分配器の上面図であり、先の図1、図8とは異なる構成を有している。この図9のように、ショートスタブ124、126を用いず、一方の先端が開放である線路の長さが1/4波長以上1/2波長以下となるオープンスタブ131、132を用いてもよい。この場合、電気特性改善回路部は、第1の調整用線路121、第2の調整用線路122、第3の調整用線路123、およびオープンスタブ131、132を有して構成されることとなる。   In the first embodiment described above, the short stubs 124 and 126 are short-circuited by the through holes 125 and 127, but the present invention is not limited to this. FIG. 9 is a top view of the power distributor according to Embodiment 1 of the present invention, and has a configuration different from those of FIGS. As shown in FIG. 9, short stubs 124 and 126 may not be used, and open stubs 131 and 132 in which the length of a line having one open end may be ¼ wavelength or more and ½ wavelength or less may be used. . In this case, the electrical characteristic improving circuit unit includes the first adjustment line 121, the second adjustment line 122, the third adjustment line 123, and the open stubs 131 and 132. .

オープンスタブ131、132の長さが1/4波長以上1/2波長以下であることから、オープンスタブのリアクタンスの値を、ショートスタブ124、126のリアクタンスの値と一致させることができる。このため、スルーホール125、127を有していた図1、図8の構成を備えた電力分配器と同様の効果を実現することができる。そして、オープンスタブを用いることで、スルーホール125、127を省略できるため、製造が容易になり、低コスト化が実現できる。   Since the lengths of the open stubs 131 and 132 are not less than ¼ wavelength and not more than ½ wavelength, the reactance value of the open stub can be matched with the reactance value of the short stubs 124 and 126. For this reason, the effect similar to the power divider | distributor provided with the structure of FIG. 1, FIG. 8 which had the through holes 125 and 127 is realizable. And by using an open stub, since the through holes 125 and 127 can be omitted, manufacture becomes easy and cost reduction can be realized.

また、上述した本実施の形態1では、チップ抵抗128を1つ用いていたが、本発明は、これに限定されるものではない。図10は、本発明の実施の形態1に係る電力分配器の上面図であり、先の図1、図8、図9とは異なる構成を有している。この図10のように、チップ抵抗128を、各抵抗を接続する第1の線路と第2の線路の長さがおよそ1/4波長となるように、2つ配置してもよい。この場合には、図10に示したように、各チップ抵抗128に対応して、電気特性改善回路部を設けることとなる。   In the first embodiment described above, one chip resistor 128 is used. However, the present invention is not limited to this. FIG. 10 is a top view of the power distributor according to Embodiment 1 of the present invention, and has a configuration different from that of FIGS. As shown in FIG. 10, two chip resistors 128 may be arranged so that the lengths of the first line and the second line connecting the resistors are approximately ¼ wavelength. In this case, as shown in FIG. 10, an electrical characteristic improving circuit section is provided corresponding to each chip resistor 128.

チップ抵抗128を2つ用いることで、チップ抵抗128を1つのみ用いる場合よりも、広帯域な特性を実現することができる。また、チップ抵抗128を3つ以上用いて、抵抗値が2つの場合と同様に、隣り合う抵抗を接続する第1の線路と第2の線路の長さがおよそ1/4波長となるように配置してもよい。チップ抵抗128の個数を3つ以上とすることで、より広帯域な特性を実現できる。なお、この場合にも、各チップ抵抗128に対応して、電気特性改善回路部を設けることとなる。   By using two chip resistors 128, it is possible to realize a broadband characteristic as compared with the case where only one chip resistor 128 is used. In addition, using three or more chip resistors 128, the length of the first line and the second line connecting adjacent resistors is approximately ¼ wavelength, as in the case of two resistance values. You may arrange. By setting the number of chip resistors 128 to three or more, wider band characteristics can be realized. In this case as well, an electrical characteristic improving circuit unit is provided corresponding to each chip resistor 128.

実施の形態2.
図11は、本発明の実施の形態2に係る電力分配器の上面図である。図11において、この電力分配器は、誘電体基板1と、誘電体基板1の一方の面には、合成側端子201と、分岐側端子202、203と、電気長が1/4波長の奇数倍である第1の線路211と、電気長が1/4波長の奇数倍である第2の線路212と、電気長がおよそ1/2波長の整数倍である第3の線路213と、電気長がおよそ1/2波長の整数倍である第4の線路214と、第1の調整用線路221と、第2の調整用線路222と、第3の調整用線路223と、ショートスタブ224、226と、チップ抵抗228とが配置される。
Embodiment 2. FIG.
FIG. 11 is a top view of the power distributor according to Embodiment 2 of the present invention. In FIG. 11, this power distributor includes a dielectric substrate 1, a composite-side terminal 201, branch-side terminals 202 and 203 on one surface of the dielectric substrate 1, and an odd length whose electrical length is ¼ wavelength. A first line 211 that is double, a second line 212 that has an electrical length that is an odd multiple of ¼ wavelength, a third line 213 that has an electrical length that is an integral multiple of approximately ½ wavelength, A fourth line 214 having a length that is an integral multiple of about ½ wavelength, a first adjustment line 221, a second adjustment line 222, a third adjustment line 223, a short stub 224, 226 and a chip resistor 228 are arranged.

また、誘電体基板1のもう一方の面(裏面)には、地導体2が配置される。また、図11におけるA−A’は、電力分配器の対称面を表し、符号3は、第3の調整用線路223と対称面A−A’との交差部を表す。   A ground conductor 2 is disposed on the other surface (back surface) of the dielectric substrate 1. In addition, A-A ′ in FIG. 11 represents a symmetry plane of the power distributor, and reference numeral 3 represents an intersection between the third adjustment line 223 and the symmetry plane A-A ′.

図12は、本発明の実施の形態2の先の図11におけるB−B’の断面図である。また、図13は、本発明の実施の形態2の先の図11におけるC−C’の断面図である。ショートスタブ224、226は、図13に示すように、スルーホール225、227を介して地導体2に接続される。   FIG. 12 is a cross-sectional view taken along B-B ′ in FIG. 11 of the second embodiment of the present invention. FIG. 13 is a cross-sectional view taken along the line C-C ′ in FIG. 11 of the second embodiment of the present invention. As shown in FIG. 13, the short stubs 224 and 226 are connected to the ground conductor 2 through the through holes 225 and 227.

合成側端子201、分岐側端子202、203のそれぞれのインピーダンスをZ0とすると、第1の線路211、および第2の線路212のインピーダンスZtは、ともに上式(1)で表される。   Assuming that the respective impedances of the combining side terminal 201 and the branch side terminals 202 and 203 are Z0, the impedances Zt of the first line 211 and the second line 212 are both expressed by the above equation (1).

次に、本発明の実施の形態2に係る電力分配器の動作について説明する。
第3の線路213、第4の線路214の電気長は、1/2波長線路の整数倍であることから、インピーダンス変成が起こらない。このため、チップ抵抗228が接続される第3の線路213の部分におけるチップ抵抗228側のインピーダンスと、第1の分岐側端子202と第1の線路213との交差部におけるチップ抵抗側のインピーダンスは、動作周波数付近ではほぼ一致する。
Next, the operation of the power distributor according to Embodiment 2 of the present invention will be described.
Since the electrical lengths of the third line 213 and the fourth line 214 are integral multiples of the ½ wavelength line, impedance transformation does not occur. Therefore, the impedance on the chip resistor 228 side in the portion of the third line 213 to which the chip resistor 228 is connected and the impedance on the chip resistor side in the intersection between the first branch side terminal 202 and the first line 213 are In the vicinity of the operating frequency, they are almost the same.

つまり、分岐側端子202と分岐側端子203から等振幅同相の電力が入力された場合、つまり、電力分配器の偶モード動作時を考えると、先の実施の形態1と同様に、偶モード動作時における等価回路は、先の図5のようになる。   That is, when power of the same amplitude and in-phase is input from the branch side terminal 202 and the branch side terminal 203, that is, when the even mode operation of the power distributor is considered, the even mode operation is performed as in the first embodiment. The equivalent circuit at that time is as shown in FIG.

また、同様に分岐側端子202と分岐側端子203から等振幅逆相の電力が入力された場合、つまり、電力分配器の奇モード動作時の等価回路は、先の実施の形態1と同様に、先の図7のようになる。   Similarly, when the same-amplitude reverse phase power is input from the branch side terminal 202 and the branch side terminal 203, that is, the equivalent circuit during the odd mode operation of the power distributor is the same as in the first embodiment. As shown in FIG.

偶・奇モード動作時における等価回路が先の実施の形態1と同じになる。従って、本実施の形態2においても、同様に、偶・奇モード動作時において、チップ抵抗228の寄生容量の値が異なっても、それぞれの寄生容量を打ち消すインダクタンスを実現することができる。このため、チップ抵抗228を用いた場合でも、高周波で動作する電気特性の良好な電力分配器を得ることが可能となる。   The equivalent circuit during the even / odd mode operation is the same as in the first embodiment. Therefore, in the second embodiment, similarly, even when the parasitic capacitance value of the chip resistor 228 is different during the even / odd mode operation, it is possible to realize an inductance that cancels each parasitic capacitance. For this reason, even when the chip resistor 228 is used, it is possible to obtain a power distributor with good electrical characteristics that operates at a high frequency.

以上のように、実施の形態2によれば、電気特性改善回路部を備えることで、先の実施の形態1とは異なる構成で、偶・奇モード動作時において、チップ抵抗の寄生容量の値が異なっても、それぞれの寄生容量を打ち消すインダクタンスを実現することができる。このため、チップ抵抗を用いた場合でも、高周波で動作する特性の良好な電力分配器を得ることが可能となる。   As described above, according to the second embodiment, by providing the electrical characteristic improving circuit unit, the parasitic capacitance value of the chip resistor is configured in an even / odd mode operation with a configuration different from that of the first embodiment. Even if they are different, it is possible to realize an inductance that cancels each parasitic capacitance. For this reason, even when a chip resistor is used, it is possible to obtain a power distributor with good characteristics that operates at a high frequency.

なお、先の実施の形態1では、チップ抵抗128を接続する部分における第1の線路111と第1の分岐側端子102の間隔、およびチップ抵抗128を接続する部分における第2の線路112と第2の分岐側端子103の間隔が狭い場合には、周波数が高くなると線路間の電磁結合の影響が大きくなり、アイソレーション特性が劣化する。   In the first embodiment, the distance between the first line 111 and the first branch-side terminal 102 in the portion where the chip resistor 128 is connected, and the second line 112 and the second portion in the portion where the chip resistor 128 is connected. When the interval between the two branch side terminals 103 is narrow, the influence of electromagnetic coupling between the lines increases as the frequency increases, and the isolation characteristics deteriorate.

これに対して、本実施の形態2では、第3の線路213、および第4の線路214を介して第1の分岐側端子202、および第2の分岐側端子203とチップ抵抗228を接続する構成としている。このような構成とすることで、第1の線路211と第1の分岐側端子202の間隔、および第2の線路212と第2の分岐側端子203の間隔を広げることができる。このため、高周波になっても電磁結合の影響が小さくできることから、先の実施の形態1の構成よりも、電気特性の良好な電力分配器を得ることが可能である。   On the other hand, in the second embodiment, the first branch side terminal 202 and the second branch side terminal 203 are connected to the chip resistor 228 via the third line 213 and the fourth line 214. It is configured. With such a configuration, the distance between the first line 211 and the first branch side terminal 202 and the distance between the second line 212 and the second branch side terminal 203 can be increased. For this reason, since the influence of electromagnetic coupling can be reduced even at high frequencies, it is possible to obtain a power distributor with better electrical characteristics than the configuration of the first embodiment.

1 誘電体基板、2 地導体、3 交差部、4 交点、101 合成側端子、102 分岐側端子(第1の分岐側端子)、103 分岐側端子(第2の分岐側端子)、111 第1の線路、112 第2の線路、121 第1の調整用線路、122 第2の調整用線路、123 第3の調整用線路、124、126 ショートスタブ(ショート調整用線路)、125、127 スルーホール、128 チップ抵抗、131、132 オープンスタブ、151、152 寄生容量、201 合成側端子、202 分岐側端子(第1の分岐側端子)、203 分岐側端子(第2の分岐側端子)、211 第1の線路、212 第2の線路、213 第3の線路、214 第4の線路、221 第1の調整用線路、222 第2の調整用線路、223 第3の調整用線路、224、226 ショートスタブ(ショート調整用線路)、225、227 スルーホール、228 チップ抵抗。   DESCRIPTION OF SYMBOLS 1 Dielectric substrate, 2 Ground conductor, 3 Intersection part, 4 Intersection, 101 Composite side terminal, 102 Branch side terminal (1st branch side terminal), 103 Branch side terminal (2nd branch side terminal), 111 1st , 112 second line, 121 first adjustment line, 122 second adjustment line, 123 third adjustment line, 124, 126 short stub (short adjustment line), 125, 127 through hole , 128 Chip resistor, 131, 132 Open stub, 151, 152 Parasitic capacitance, 201 Composite side terminal, 202 Branch side terminal (first branch side terminal), 203 Branch side terminal (second branch side terminal), 211 1 line, 212 2nd line, 213 3rd line, 214 4th line, 221 1st adjustment line, 222 2nd adjustment line, 223 3rd adjustment line , 224, 226 short stub (short adjustment line), 225 and 227 through hole, 228 chip resistor.

Claims (5)

1つの合成側端子と、
第1の分岐側端子および第2の分岐側端子と、
前記合成側端子と前記第1の分岐側端子とを接続する第1の線路と、
前記合成側端子と前記第2の分岐側端子とを接続する第2の線路と、
前記第1の分岐側端子と前記第2の分岐側端子とを電気的に接続する抵抗と
を備える電力分配器であって、
前記抵抗の、前記第1の分岐側端子側に一端が接続された第1の調整用線路と、
前記抵抗の、前記第2の分岐側端子側に一端が接続された第2の調整用線路と、
前記第1の調整用線路の他端と前記第2の調整用線路の他端との間に接続された第3の調整用線路と、
前記第1の調整用線路と前記第3の調整用線路との接続点に接続された、先端が開放または先端が短絡している第1のスタブ、および前記第2の調整用線路と前記第3の調整用線路との接続点に接続された、先端が開放または先端が短絡している第2のスタブと
を有する電気特性改善回路部をさらに備えることを特徴とする電力分配器。
One composite terminal,
A first branch side terminal and a second branch side terminal;
A first line connecting the composite side terminal and the first branch side terminal;
A second line connecting the composite side terminal and the second branch side terminal;
A power distributor comprising: a resistor that electrically connects the first branch side terminal and the second branch side terminal;
A first adjustment line having one end connected to the first branch side terminal of the resistor;
A second adjustment line having one end connected to the second branch side terminal of the resistor;
A third adjustment line connected between the other end of the first adjustment line and the other end of the second adjustment line;
A first stub connected at a connection point between the first adjustment line and the third adjustment line, having an open end or a short-circuited end, and the second adjustment line and the first And a second stub connected to a connection point with the adjustment line of 3, and having a second stub whose tip is open or whose tip is short-circuited.
請求項1に記載の電力分配器において、
前記抵抗は、前記第1の線路と前記第1の分岐側端子との接続点、および前記第2の線路と前記第2の分岐側端子との接続点の間を接続するように設けられている
ことを特徴とする電力分配器。
The power divider according to claim 1, wherein
The resistor is provided so as to connect between a connection point between the first line and the first branch-side terminal and a connection point between the second line and the second branch-side terminal. A power distributor characterized by the above.
請求項1に記載の電力分配器において、
前記抵抗は、前記第1の線路と前記第2の線路との間に少なくとも2つ以上設けられており、それぞれの抵抗に対応して、前記電気特性改善回路部が設けられている
ことを特徴とする電力分配器。
The power divider according to claim 1, wherein
At least two or more of the resistors are provided between the first line and the second line, and the electrical characteristic improving circuit unit is provided corresponding to each of the resistors. Power distributor.
請求項1に記載の電力分配器において、
前記第1の線路と前記第1の分岐側端子との接続点に一端が接続された第3の線路と、
前記第2の線路と前記第2の分岐側端子との接続点に一端が接続された第4の線路と
をさらに備え、
前記抵抗は、前記第3の線路の他端、および前記第4の線路の他端の間を接続するように設けられ、前記第3の線路および前記第4の線路を介して、前記第1の分岐側端子と前記第2の分岐側端子とを電気的に接続する
ことを特徴とする電力分配器。
The power divider according to claim 1, wherein
A third line having one end connected to a connection point between the first line and the first branch-side terminal;
A fourth line having one end connected to a connection point between the second line and the second branch-side terminal;
The resistor is provided so as to connect between the other end of the third line and the other end of the fourth line, and the first line is connected to the first line via the third line and the fourth line. The power divider is electrically connected to the second branch side terminal and the second branch side terminal.
請求項1ないしのいずれか1項に記載の電力分配器において、
前記第1の分岐側端子から前記第2の分岐側端子に向かう方向と、前記第1のスタブおよび前記第2のスタブの長手方向が平行である
ことを特徴とする電力分配器。
The power divider according to any one of claims 1 to 4 ,
The direction from the first branch side terminal to the second branch side terminal is parallel to the longitudinal direction of the first stub and the second stub.
JP2012036510A 2012-02-22 2012-02-22 Power distributor Active JP5854878B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012036510A JP5854878B2 (en) 2012-02-22 2012-02-22 Power distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012036510A JP5854878B2 (en) 2012-02-22 2012-02-22 Power distributor

Publications (2)

Publication Number Publication Date
JP2013172405A JP2013172405A (en) 2013-09-02
JP5854878B2 true JP5854878B2 (en) 2016-02-09

Family

ID=49266056

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012036510A Active JP5854878B2 (en) 2012-02-22 2012-02-22 Power distributor

Country Status (1)

Country Link
JP (1) JP5854878B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107086345A (en) * 2017-04-07 2017-08-22 深圳市华讯方舟微电子科技有限公司 Ultra wide band wilkinson power divider

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017208432A1 (en) * 2016-06-03 2017-12-07 三菱電機株式会社 Power divider/combiner
US20210151850A1 (en) * 2017-06-28 2021-05-20 Mitsubishi Electric Corporation Power divider/combiner
CN107681242B (en) * 2017-11-10 2019-01-04 深圳市华讯方舟微电子科技有限公司 Wilkinson power divider

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4875024A (en) * 1988-12-05 1989-10-17 Ford Aerospace Corporation Low loss power splitter
JP2000307313A (en) * 1999-04-16 2000-11-02 Mitsubishi Electric Corp Power distributor combiner
JP5465102B2 (en) * 2010-06-17 2014-04-09 三菱電機株式会社 Power combiner / distributor

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107086345A (en) * 2017-04-07 2017-08-22 深圳市华讯方舟微电子科技有限公司 Ultra wide band wilkinson power divider
CN107086345B (en) * 2017-04-07 2018-11-30 深圳市华讯方舟微电子科技有限公司 Ultra wide band wilkinson power divider

Also Published As

Publication number Publication date
JP2013172405A (en) 2013-09-02

Similar Documents

Publication Publication Date Title
EP2899803B1 (en) Circuit comprising balun and impedance transforming elements
JP5854878B2 (en) Power distributor
JPWO2009125492A1 (en) Power distributor
JP2002271111A (en) Laminated balance element
JP2015109630A (en) Directional coupler
TWI530017B (en) Balanced - unbalanced converter
US7459989B2 (en) Integrated phase shifter of differential signals in quadrature
US7667556B2 (en) Integrated power combiner/splitter
JP7029254B2 (en) Directional coupler
JP2010251904A (en) Power distribution/composition device
TWI407625B (en) High isolation power divider
JP2014197793A (en) Directional coupler
JP6521058B2 (en) Electronic parts
US9325051B1 (en) Resonance-inhibiting transmission-line networks and junction
JP5465102B2 (en) Power combiner / distributor
JP6125886B2 (en) Unbalanced balance converter
JP4708317B2 (en) Power distribution and synthesis circuit
US20100315175A1 (en) Marchand balun
JP6282367B2 (en) Unbalanced balance converter
JP5713197B2 (en) Balun
JP4270000B2 (en) Unequal power distribution synthesizer
JP6419878B2 (en) Circuit board
JP6678827B2 (en) High frequency amplifier
JP2012178754A (en) Electric power combiner
JP2007201596A (en) Power distribution circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20141105

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150706

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150908

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151016

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151110

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151208

R150 Certificate of patent or registration of utility model

Ref document number: 5854878

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250