JP5754779B2 - 雑音抑制回路および雑音抑制方法 - Google Patents
雑音抑制回路および雑音抑制方法 Download PDFInfo
- Publication number
- JP5754779B2 JP5754779B2 JP2012004919A JP2012004919A JP5754779B2 JP 5754779 B2 JP5754779 B2 JP 5754779B2 JP 2012004919 A JP2012004919 A JP 2012004919A JP 2012004919 A JP2012004919 A JP 2012004919A JP 5754779 B2 JP5754779 B2 JP 5754779B2
- Authority
- JP
- Japan
- Prior art keywords
- noise
- line
- common mode
- input
- series
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Power Conversion In General (AREA)
- Filters And Equalizers (AREA)
- Networks Using Active Elements (AREA)
Description
(本発明の目的)
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音抽出手段および前記雑音印加手段は、平衡回路でなる
ことを特徴とする。
(2)本発明による雑音抑制方法は、互いに平衡した2線式または3線式の線路におけるコモンモードノイズを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加える
ことを特徴とする。
本発明の実施形態の説明に先立って、本発明の特徴についてその概要をまず説明する。本発明になる雑音抑制回路は、互いに平衡した2線式または3線式の線路におけるコモンモードノイズを抑制する回路であって、その線路におけるコモンモードノイズを抽出する雑音抽出手段と、この雑音抽出手段で抽出したコモンモードノイズとは逆相であって、レベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段とを有してなり、それら雑音抽出手段および雑音印加手段は、平衡回路でなることを主要な特徴としている。この特徴により、線路上のコモンモードノイズを十分なレベルにまで抑制するのを容易にしている。
次に、本発明による雑音抑制回路の第1乃至第6の実施形態について、図1乃至図6を参照して、順に説明する。図1は、本発明の第1の実施の形態である雑音抑制回路を示す回路図である。
2,4,8,10,11 ラインバイパスコンデンサ
3 負荷回路
5 差動増幅器
6 位相調整回路
1L,1N 入力ライン
2L,2N 出力ライン
1a,1b,7a,7b,9a,9b ライン直列巻線
1c,7c 第3巻線
1d,7d,9d 磁心
2a,4a,8a,10a,11a ラインバイパスコンデンサの出力端子(中点)
Claims (12)
- 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制回路であって、
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音抽出手段および前記雑音印加手段は、平衡回路でなり、
前記雑音印加手段は、前記入力ラインに設けられた第1のコモンモードチョークコイルでなり、
前記第1のコモンモードチョークコイルは、前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、片端が前記雑音信号の入力端であり、他端が接地されている別巻線とを有してなり、
前記雑音抽出手段は、
前記第1のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第1の出力端子とする第1のラインバイパスコンデンサと、
前記出力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第2の出力端子とする第2のラインバイパスコンデンサと、
前記第1および第2の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記別巻線の前記片端に接続された差動増幅器と
を有する、
ことを特徴とする雑音抑制回路。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制回路であって、
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音抽出手段および前記雑音印加手段は、平衡回路でなり、
前記雑音印加手段は、前記入力ラインに設けられた第1のコモンモードチョークコイルでなり、
前記第1のコモンモードチョークコイルは、前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、片端が前記雑音信号の入力端であり、他端が接地されている別巻線とを有してなり、
前記雑音抽出手段は、第2のコモンモードチョークコイルと差動増幅器とを有してなり、
前記第2のコモンモードチョークコイルは、前記第1のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、2つの端子が前記差動増幅器の2つの入力端子にそれぞれ接続されている別巻線とを有してなり、
前記差動増幅器の出力端子が、前記第1のコモンモードチョークコイルにおける前記別巻線の前記片端に接続されている、
ことを特徴とする雑音抑制回路。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制回路であって、
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音抽出手段および前記雑音印加手段は、平衡回路でなり、
前記雑音印加手段は、前記入力ラインに設けられた第1のコモンモードチョークコイルでなり、
前記第1のコモンモードチョークコイルは、前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、片端が前記雑音信号の入力端であり、他端が接地されている別巻線とを有してなり、
前記雑音抽出手段は、差動増幅器と、前記第1のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインに順次に設けられた第3のラインバイパスコンデンサと、第3のコモンモードチョークコイルと、第4のラインバイパスコンデンサとを有してなり、
前記第3のラインバイパスコンデンサは、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第3の出力端子とし、
前記第4のラインバイパスコンデンサは、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第4の出力端子とし、
前記第3のコモンモードチョークコイルは、前記第3および第4のラインバイパスコンデンサ間の入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線でなり、
前記差動増幅器は、前記第3および第4の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記第1のコモンモードチョークコイルにおける前記別巻線の前記片端に接続されている、
ことを特徴とする雑音抑制回路。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制回路であって、
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音印加手段は、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を前記雑音信号の入力端とする第5のラインバイパスコンデンサでなり、
前記雑音抽出手段は、
前記第5のラインバイパスコンデンサの出力側に設けられ、該第5のラインバイパスコンデンサの出力側の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線でなる第4のコモンモードチョークコイルと、
前記第4のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第6の出力端子とする第6のラインバイパスコンデンサと、
前記出力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第7の出力端子とする第7のラインバイパスコンデンサと、
前記第6および第7の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記雑音信号の入力端に接続されている差動増幅器と
を有してなる、
ことを特徴とする雑音抑制回路。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制回路であって、
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音印加手段は、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を前記雑音信号の入力端とする第5のラインバイパスコンデンサでなり、
前記雑音抽出手段は、差動増幅器と、前記第5のラインバイパスコンデンサと前記負荷回路との間の前記入力ラインに順に設けられた第5および第6のコモンモードチョークコイルとを有してなり、
前記第5のコモンモードチョークコイルは、前記第5のラインバイパスコンデンサの出力側の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線を有してなり、
前記第6のコモンモードチョークコイルは、前記第5のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、2つの端子が前記差動増幅器の2つの入力端子にそれぞれ接続されている別巻線とを有してなり、
前記差動増幅器の出力端子が、第5のラインバイパスコンデンサにおける前記雑音信号の入力端に接続されている、
ことを特徴とする雑音抑制回路。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制回路であって、
前記線路における前記コモンモードノイズを抽出する雑音抽出手段と、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき生成し、該雑音信号を前記線路に加える雑音印加手段と
を有してなり、
前記雑音印加手段は、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を前記雑音信号の入力端とする第5のラインバイパスコンデンサでなり、
前記雑音抽出手段は、差動増幅器と、前記第5のラインバイパスコンデンサと前記負荷回路との間の前記入力ラインに順に設けられた第7のコモンモードチョークコイルと、第8のラインバイパスコンデンサと、第8のコモンモードチョークコイルと、第9のラインバイパスコンデンサとを有してなり、
前記第7のコモンモードチョークコイルは、前記第5のラインバイパスコンデンサと前記第8のラインバイパスコンデンサとの間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線を有してなり、
前記第8のラインバイパスコンデンサは、前記第7のコモンモードチョークコイルと前記第8のコモンモードチョークコイルとの間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第8の出力端子とし、
前記第8のコモンモードチョークコイルは、前記第8のラインバイパスコンデンサと前記第9のラインバイパスコンデンサとの間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線を有してなり、
前記第9のラインバイパスコンデンサは、前記第8のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第9の出力端子とし、
前記差動増幅器は、前記第8および第9の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記雑音信号の入力端に接続されている、
ことを特徴とする雑音抑制回路。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加え、
前記雑音印加手段は、前記入力ラインに設けられた第1のコモンモードチョークコイルでなり、
前記第1のコモンモードチョークコイルは、前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、片端が前記雑音信号の入力端であり、他端が接地されている別巻線とを有してなり、
前記雑音抽出手段は、
前記第1のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第1の出力端子とする第1のラインバイパスコンデンサと、
前記出力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第2の出力端子とする第2のラインバイパスコンデンサと、
前記第1および第2の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記別巻線の前記片端に接続された差動増幅器と
を有する、
ことを特徴とする雑音抑制方法。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加え、
前記雑音印加手段は、前記入力ラインに設けられた第1のコモンモードチョークコイルでなり、
前記第1のコモンモードチョークコイルは、前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、片端が前記雑音信号の入力端であり、他端が接地されている別巻線とを有してなり、
前記雑音抽出手段は、第2のコモンモードチョークコイルと差動増幅器とを有してなり、
前記第2のコモンモードチョークコイルは、前記第1のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、2つの端子が前記差動増幅器の2つの入力端子にそれぞれ接続されている別巻線とを有してなり、
前記差動増幅器の出力端子が、前記第1のコモンモードチョークコイルにおける前記別巻線の前記片端に接続されている、
ことを特徴とする雑音抑制方法。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加え、
前記雑音印加手段は、前記入力ラインに設けられた第1のコモンモードチョークコイルでなり、
前記第1のコモンモードチョークコイルは、前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、片端が前記雑音信号の入力端であり、他端が接地されている別巻線とを有してなり、
前記雑音抽出手段は、差動増幅器と、前記第1のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインに順次に設けられた第3のラインバイパスコンデンサと、第3のコモンモードチョークコイルと、第4のラインバイパスコンデンサとを有してなり、
前記第3のラインバイパスコンデンサは、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第3の出力端子とし、
前記第4のラインバイパスコンデンサは、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第4の出力端子とし、
前記第3のコモンモードチョークコイルは、前記第3および第4のラインバイパスコンデンサ間の入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線でなり、
前記差動増幅器は、前記第3および第4の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記第1のコモンモードチョークコイルにおける前記別巻線の前記片端に接続されている、
ことを特徴とする雑音抑制方法。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加え、
前記雑音印加手段は、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を前記雑音信号の入力端とする第5のラインバイパスコンデンサでなり、
前記雑音抽出手段は、
前記第5のラインバイパスコンデンサの出力側に設けられ、該第5のラインバイパスコンデンサの出力側の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線でなる第4のコモンモードチョークコイルと、
前記第4のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第6の出力端子とする第6のラインバイパスコンデンサと、
前記出力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第7の出力端子とする第7のラインバイパスコンデンサと、
前記第6および第7の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記雑音信号の入力端に接続されている差動増幅器と
を有してなる、
ことを特徴とする雑音抑制方法。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加え、
前記雑音印加手段は、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を前記雑音信号の入力端とする第5のラインバイパスコンデンサでなり、
前記雑音抽出手段は、差動増幅器と、前記第5のラインバイパスコンデンサと前記負荷回路との間の前記入力ラインに順に設けられた第5および第6のコモンモードチョークコイルとを有してなり、
前記第5のコモンモードチョークコイルは、前記第5のラインバイパスコンデンサの出力側の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線を有してなり、
前記第6のコモンモードチョークコイルは、前記第5のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線と、該ライン直列巻線と同じく前記共通の磁心に巻かれ、2つの端子が前記差動増幅器の2つの入力端子にそれぞれ接続されている別巻線とを有してなり、
前記差動増幅器の出力端子が、第5のラインバイパスコンデンサにおける前記雑音信号の入力端に接続されている、
ことを特徴とする雑音抑制方法。 - 互いに平衡した2線式または3線式の線路である入力ラインおよび出力ラインの間に設けてある負荷回路で生じるコモンモードノイズが前記入力ラインまたは前記出力ラインから外部に出力されるのを抑制する雑音抑制方法であって、
前記線路における前記コモンモードノイズを平衡回路でなる雑音抽出手段で抽出し、
前記雑音抽出手段で抽出したコモンモードノイズとは逆相であり、該雑音抽出手段で抽出したコモンモードノイズとレベルを同じくする雑音信号を、該雑音抽出手段で抽出したコモンモードノイズに基づき平衡回路でなる雑音印加手段で生成し、該雑音信号を前記線路に加え、
前記雑音印加手段は、前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を前記雑音信号の入力端とする第5のラインバイパスコンデンサでなり、
前記雑音抽出手段は、差動増幅器と、前記第5のラインバイパスコンデンサと前記負荷回路との間の前記入力ラインに順に設けられた第7のコモンモードチョークコイルと、第8のラインバイパスコンデンサと、第8のコモンモードチョークコイルと、第9のラインバイパスコンデンサとを有してなり、
前記第7のコモンモードチョークコイルは、前記第5のラインバイパスコンデンサと前記第8のラインバイパスコンデンサとの間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線を有してなり、
前記第8のラインバイパスコンデンサは、前記第7のコモンモードチョークコイルと前記第8のコモンモードチョークコイルとの間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第8の出力端子とし、
前記第8のコモンモードチョークコイルは、前記第8のラインバイパスコンデンサと前記第9のラインバイパスコンデンサとの間の前記入力ラインにそれぞれ直列に挿入され、共通の磁心にそれぞれ巻かれた複数のライン直列巻線を有してなり、
前記第9のラインバイパスコンデンサは、前記第8のコモンモードチョークコイルと前記負荷回路との間の前記入力ラインの線路間に直列に接続された同容量の複数のコンデンサでなり、これらコンデンサの接続点である中点を第9の出力端子とし、
前記差動増幅器は、前記第8および第9の出力端子に2つの入力端子がそれぞれ接続され、出力端子が前記雑音信号の入力端に接続されている、
ことを特徴とする雑音抑制方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012004919A JP5754779B2 (ja) | 2012-01-13 | 2012-01-13 | 雑音抑制回路および雑音抑制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012004919A JP5754779B2 (ja) | 2012-01-13 | 2012-01-13 | 雑音抑制回路および雑音抑制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013145940A JP2013145940A (ja) | 2013-07-25 |
JP5754779B2 true JP5754779B2 (ja) | 2015-07-29 |
Family
ID=49041535
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012004919A Expired - Fee Related JP5754779B2 (ja) | 2012-01-13 | 2012-01-13 | 雑音抑制回路および雑音抑制方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5754779B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102022200958A1 (de) | 2022-01-28 | 2023-08-03 | Brose Fahrzeugteile SE & Co. Kommanditgesellschaft, Würzburg | Vorrichtung zum Schutz einer elektronischen Schaltung |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6593282B2 (ja) * | 2016-09-01 | 2019-10-23 | 日本電信電話株式会社 | 妨害波抑制フィルタ |
JP6935867B2 (ja) * | 2018-02-27 | 2021-09-15 | 日本電信電話株式会社 | アクティブノイズフィルタ |
WO2021229632A1 (ja) * | 2020-05-11 | 2021-11-18 | 三菱電機株式会社 | 電力変換装置 |
WO2022149192A1 (ja) * | 2021-01-05 | 2022-07-14 | 三菱電機株式会社 | ノイズ抑制装置 |
JPWO2023276658A1 (ja) * | 2021-07-02 | 2023-01-05 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6940973B1 (en) * | 1999-06-07 | 2005-09-06 | Bell Canada | Method and apparatus for cancelling common mode noise occurring in communications channels |
US6459739B1 (en) * | 1999-12-30 | 2002-10-01 | Tioga Technologies Inc. | Method and apparatus for RF common-mode noise rejection in a DSL receiver |
JP2004080436A (ja) * | 2002-08-19 | 2004-03-11 | Tdk Corp | コモンモード信号抑制回路 |
JP2005311412A (ja) * | 2004-04-16 | 2005-11-04 | Matsushita Electric Ind Co Ltd | 線路状態検出装置、並びに平衡伝送システムの送信装置及び受信装置 |
JP2009213066A (ja) * | 2008-03-06 | 2009-09-17 | Nec Corp | フィルタ回路及びその制御方法 |
-
2012
- 2012-01-13 JP JP2012004919A patent/JP5754779B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102022200958A1 (de) | 2022-01-28 | 2023-08-03 | Brose Fahrzeugteile SE & Co. Kommanditgesellschaft, Würzburg | Vorrichtung zum Schutz einer elektronischen Schaltung |
Also Published As
Publication number | Publication date |
---|---|
JP2013145940A (ja) | 2013-07-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5754779B2 (ja) | 雑音抑制回路および雑音抑制方法 | |
JP5263663B2 (ja) | 伝導性ノイズフィルタ | |
JP6568743B2 (ja) | 伝導性ノイズ抑制回路及びインバータ装置 | |
JP5022236B2 (ja) | 工作機械のアクティブ電磁互換性フィルタ | |
JP6485662B2 (ja) | コモンモードフィルターデバイス及び電気機器 | |
JP4351916B2 (ja) | ノイズフィルタ | |
JP2009148078A (ja) | ノイズフィルタ | |
JP2009148162A (ja) | ノイズフィルタ | |
JP2008530964A5 (ja) | ||
CN101114540A (zh) | 线圈组及使用该线圈组的电子装置 | |
TW201843914A (zh) | 電力轉換裝置及電力轉換系統 | |
US7983746B2 (en) | Active EMC filter for medical applications | |
CN105897212A (zh) | 抑制电磁干扰的方法以及装置 | |
JP6251221B2 (ja) | ノイズフィルタ装置 | |
EP2736055A1 (en) | Enhanced leakage common mode inductor | |
JP6210464B2 (ja) | 電気回路 | |
WO2015177746A1 (en) | Active emi differential mode line filter | |
JP2010135607A (ja) | プリント回路板 | |
JP2009077533A (ja) | 能動フィルタ装置及び電力変換装置 | |
JP2007329736A (ja) | 電力線通信用通信線路改善装置 | |
US9875841B2 (en) | Systems and methods for a DC phaseback choke | |
CN210041770U (zh) | 一种高低频段滤波装置及电器设备 | |
JP2012034149A (ja) | 電源ラインフィルタ | |
JP3925371B2 (ja) | 交流/直流分離回路 | |
JP5565149B2 (ja) | 電力変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140312 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150217 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150409 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150428 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150521 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5754779 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |