JP5340838B2 - 時間ad変換器及び固体撮像装置 - Google Patents
時間ad変換器及び固体撮像装置 Download PDFInfo
- Publication number
- JP5340838B2 JP5340838B2 JP2009168013A JP2009168013A JP5340838B2 JP 5340838 B2 JP5340838 B2 JP 5340838B2 JP 2009168013 A JP2009168013 A JP 2009168013A JP 2009168013 A JP2009168013 A JP 2009168013A JP 5340838 B2 JP5340838 B2 JP 5340838B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- unit
- external environment
- digital signal
- delay circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000003384 imaging method Methods 0.000 title claims description 31
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 50
- 238000006243 chemical reaction Methods 0.000 claims description 15
- 239000011159 matrix material Substances 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 39
- 238000012545 processing Methods 0.000 description 29
- 230000000875 corresponding effect Effects 0.000 description 28
- 238000012937 correction Methods 0.000 description 11
- 238000000034 method Methods 0.000 description 10
- 230000001276 controlling effect Effects 0.000 description 6
- 230000007613 environmental effect Effects 0.000 description 5
- 238000012360 testing method Methods 0.000 description 5
- 238000005070 sampling Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 3
- 230000002596 correlated effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1014—Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M1/1019—Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error by storing a corrected or correction value in a digital look-up table
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/502—Analogue/digital converters with intermediate conversion to time interval using tapped delay lines
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
以下、本発明の実施の形態について図を参照しながら説明する。図1は、本発明の第1の実施形態における時間AD変換器の構成例を示す図である。時間AD変換器は、n個(nは2以上の自然数)の遅延ユニットを有する円環遅延回路であるRDL(Ring Delay Line)101と、RDL101の出力からデジタル信号を生成するデジタル信号生成部102と、RDL制御部110を備える。
尚、環境補正に用いる外部環境信号としては、複数個(望ましくは、統計的処理が可能となる複数個)の外部環境信号およびそれに基づいて判断することが望ましい。
尚、環境補正に用いる外部環境信号としては、複数個(望ましくは、統計的処理が可能となる複数個)の外部環境信号およびそれに基づいて判断することが望ましい。
図6は、本発明の第2の実施形態における時間AD変換器の構成例を示す図である。時間AD変換器は、n個(nは2以上の自然数)の遅延ユニットを有する円環遅延回路であるRDL101と、RDL101の出力からデジタル信号を生成するデジタル信号生成部102と、RDL制御部110を備える。
尚、環境補正に用いる外部環境信号としては、複数個(望ましくは、統計的処理が可能となる複数個)の外部環境信号およびそれに基づいて判断することが望ましい。
図11は、本発明の第3の実施形態における時間AD変換器の構成例を示す図である。時間AD変換器は、n個(nは2以上の自然数)の遅延ユニットを有する円環遅延回路であるRDL101と、RDL101の出力からデジタル信号を生成するデジタル信号生成部102と、RDL制御部110を備える。
図16は、本発明の第4の実施形態における時間AD変換器の構成例を示す図である。本実施形態では、RDL制御部110に電圧印加部119を設けた点のみが第1〜3の実施形態と異なる。
図17は、本発明の第5の実施形態における(C)MOS固体撮像装置の概略構成図である。固体撮像装置201は、撮像部202と、垂直選択部212と、読出電流源部205と、アナログ処理部207と、AD変換部209と、水平選択部214と、出力部217と、制御部220を備える。
Claims (5)
- n個(nは2以上の自然数)の遅延ユニットを有する円環遅延回路と、
前記円環遅延回路の出力を利用してアナログ信号に対応するデジタル信号を生成するデジタル信号生成部と、
外部環境信号に応じて前記n個の遅延ユニットに入力される電流を制御する円環遅延回路制御部と、
を備え、
前記外部環境信号は、前記デジタル信号生成部から出力されたカウント値であり、
前記円環遅延回路制御部は、i個(iは2以上の自然数)の前記アナログ信号に対応した電流源と、前記外部環境信号に応じて前記i個の電流源のうちj個(jは1以上i以下の自然数)の前記電流源の出力を前記n個の前記遅延ユニットに入力するよう制御する電流制御部と、を備える
ことを特徴とする時間AD変換器。 - n個(nは2以上の自然数)の遅延ユニットを有する円環遅延回路と、
前記円環遅延回路の出力を利用してアナログ信号に対応するデジタル信号を生成するデジタル信号生成部と、
外部環境信号に応じて前記n個の遅延ユニットに入力される電流を制御する円環遅延回路制御部と、
を備え、
前記外部環境信号は、前記デジタル信号生成部から出力されたカウント値であり、
前記円環遅延回路制御部は、アナログ信号入力端子と基準電位端子との間で各々の前記n個の前記遅延ユニットと直列に接続される可変抵抗と、前記外部環境信号に応じて前記可変抵抗の抵抗値を制御する電流制御部と、を備える
ことを特徴とする時間AD変換器。 - n個(nは2以上の自然数)の遅延ユニットを有する円環遅延回路と、
前記円環遅延回路の出力を利用してアナログ信号に対応するデジタル信号を生成するデジタル信号生成部と、
外部環境信号に応じて前記n個の遅延ユニットに入力される電流を制御する円環遅延回路制御部と、
を備え、
前記外部環境信号は、前記デジタル信号生成部から出力されたカウント値であり、
前記円環遅延回路制御部は、アナログ信号入力端子と基準電位端子との間で対応する前記遅延ユニットと1対1の関係で直列に接続される可変抵抗と、前記外部環境信号に応じて前記可変抵抗の抵抗値を制御する電流制御部と、を備える
ことを特徴とする時間AD変換器。 - 前記円環遅延回路制御部は、所定の電圧を前記円環遅延回路に入力し、前記円環遅延回路の出力から前記外部環境信号を生成し、前記外部環境信号に応じて前記遅延ユニットに流れる電流を制御する電流制御部、を備えることを特徴とする請求項1から3のいずれか1つに記載の時間AD変換器。
- 入射される電磁波の大きさに応じて画素信号を出力する画素が複数、行列状に配された撮像部と、
前記画素信号に応じたアナログ信号をAD変換の対象とする請求項1から4のいずれか1つに記載の時間AD変換器と、
を備えることを特徴とする固体撮像装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009168013A JP5340838B2 (ja) | 2009-07-16 | 2009-07-16 | 時間ad変換器及び固体撮像装置 |
CN201080031142.4A CN102474261B (zh) | 2009-07-16 | 2010-07-08 | 时间ad转换器和固体摄像装置 |
PCT/JP2010/061646 WO2011007716A1 (ja) | 2009-07-16 | 2010-07-08 | 時間ad変換器及び固体撮像装置 |
US13/343,129 US8587689B2 (en) | 2009-07-16 | 2012-01-04 | Time AD converter and solid state image pickup device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009168013A JP5340838B2 (ja) | 2009-07-16 | 2009-07-16 | 時間ad変換器及び固体撮像装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011024023A JP2011024023A (ja) | 2011-02-03 |
JP5340838B2 true JP5340838B2 (ja) | 2013-11-13 |
Family
ID=43449325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009168013A Expired - Fee Related JP5340838B2 (ja) | 2009-07-16 | 2009-07-16 | 時間ad変換器及び固体撮像装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8587689B2 (ja) |
JP (1) | JP5340838B2 (ja) |
CN (1) | CN102474261B (ja) |
WO (1) | WO2011007716A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5536584B2 (ja) * | 2010-08-06 | 2014-07-02 | オリンパス株式会社 | 時間検出回路、ad変換器、および固体撮像装置 |
JP6218428B2 (ja) * | 2013-05-08 | 2017-10-25 | オリンパス株式会社 | 固体撮像装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5540443A (en) * | 1978-09-14 | 1980-03-21 | Canon Inc | Ad conversion circuit for camera |
JPS63316108A (ja) * | 1987-06-19 | 1988-12-23 | Hitachi Seiko Ltd | デジタル制御装置 |
JP3064644B2 (ja) * | 1992-03-16 | 2000-07-12 | 株式会社デンソー | A/d変換回路 |
JP4871458B2 (ja) * | 2001-06-13 | 2012-02-08 | 株式会社高見沢サイバネティックス | データ変換装置及びテレメータ装置 |
JP4074823B2 (ja) * | 2003-03-05 | 2008-04-16 | 株式会社デンソー | A/d変換出力データの非直線性補正方法及び非直線性補正装置 |
DE102004009612B4 (de) * | 2004-02-27 | 2010-11-18 | Infineon Technologies Ag | Verfahren und Schaltungsanordnung zum Verzögerungsabgleich von zeitversetzt arbeitenden Analog-Digital-Wandlern |
JP4415748B2 (ja) * | 2004-05-10 | 2010-02-17 | 株式会社デンソー | サンプルホールド回路 |
CN101080871A (zh) * | 2004-12-17 | 2007-11-28 | 松下电器产业株式会社 | 增益可变的模拟数字变换器及其增益调整方法和*** |
US7106239B1 (en) * | 2005-08-03 | 2006-09-12 | Qualcomm Incorporated | Rail-to-rail delay line for time analog-to-digital converters |
CN101305519A (zh) * | 2005-11-11 | 2008-11-12 | Nxp股份有限公司 | 积分模数转换器 |
JP4702179B2 (ja) * | 2006-05-22 | 2011-06-15 | 株式会社デンソー | A/d変換回路 |
US7525462B2 (en) * | 2006-08-25 | 2009-04-28 | Broadcom Corporation | Gain control for interleaved analog-to-digital conversion for electronic dispersion compensation |
JP2008124726A (ja) * | 2006-11-10 | 2008-05-29 | Toshiba Corp | ランプ波発生回路およびadコンバータ |
JP4305507B2 (ja) * | 2006-12-18 | 2009-07-29 | ソニー株式会社 | 撮像装置およびカメラ |
CN101459759A (zh) * | 2007-12-14 | 2009-06-17 | Tcl集团股份有限公司 | 具备投影功能的机顶盒及其实现投影的方法 |
JP5461938B2 (ja) * | 2009-09-28 | 2014-04-02 | オリンパス株式会社 | アナログデジタル変換回路 |
-
2009
- 2009-07-16 JP JP2009168013A patent/JP5340838B2/ja not_active Expired - Fee Related
-
2010
- 2010-07-08 CN CN201080031142.4A patent/CN102474261B/zh not_active Expired - Fee Related
- 2010-07-08 WO PCT/JP2010/061646 patent/WO2011007716A1/ja active Application Filing
-
2012
- 2012-01-04 US US13/343,129 patent/US8587689B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN102474261A (zh) | 2012-05-23 |
US8587689B2 (en) | 2013-11-19 |
JP2011024023A (ja) | 2011-02-03 |
CN102474261B (zh) | 2014-07-02 |
WO2011007716A1 (ja) | 2011-01-20 |
US20120105694A1 (en) | 2012-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5372667B2 (ja) | Ad変換器および固体撮像装置 | |
JP4682750B2 (ja) | Da変換装置 | |
US9001241B2 (en) | A/D conversion circuit and image pick-up device | |
US20130146751A1 (en) | Time detection circuit, ad converter, and solid state image pickup device | |
US8749680B2 (en) | Image pickup device | |
US8704696B2 (en) | AD conversion circuit and imaging apparatus | |
JP5941816B2 (ja) | Ad変換回路および固体撮像装置 | |
US8710423B2 (en) | Image pickup device with a plurality of pixels and an AD conversion circuit | |
US8310390B2 (en) | A/D conversion circuit and solid state imaging device | |
JP5941783B2 (ja) | 撮像装置 | |
US9210349B2 (en) | A/D conversion circuit and solid-state imaging device | |
US9313425B2 (en) | Image pickup device | |
JP5340838B2 (ja) | 時間ad変換器及び固体撮像装置 | |
US9143152B2 (en) | AD conversion circuit and solid-state image pickup device | |
JP2010010742A (ja) | 固体撮像装置 | |
JP5466874B2 (ja) | 固体撮像装置 | |
JP2011171889A (ja) | 固体撮像素子及び撮像機器 | |
US8154638B2 (en) | Solid-state image pickup apparatus | |
JP2016021749A (ja) | 撮像素子 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120629 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130423 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130607 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20130610 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130709 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130807 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5340838 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |