JP4975577B2 - Dlc成膜装置 - Google Patents

Dlc成膜装置 Download PDF

Info

Publication number
JP4975577B2
JP4975577B2 JP2007251807A JP2007251807A JP4975577B2 JP 4975577 B2 JP4975577 B2 JP 4975577B2 JP 2007251807 A JP2007251807 A JP 2007251807A JP 2007251807 A JP2007251807 A JP 2007251807A JP 4975577 B2 JP4975577 B2 JP 4975577B2
Authority
JP
Japan
Prior art keywords
semiconductor switch
pulse
counter electrode
support electrode
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007251807A
Other languages
English (en)
Other versions
JP2009084591A (ja
Inventor
隆雄 齊藤
達矢 寺澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NGK Insulators Ltd
Original Assignee
NGK Insulators Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NGK Insulators Ltd filed Critical NGK Insulators Ltd
Priority to JP2007251807A priority Critical patent/JP4975577B2/ja
Publication of JP2009084591A publication Critical patent/JP2009084591A/ja
Application granted granted Critical
Publication of JP4975577B2 publication Critical patent/JP4975577B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Plasma Technology (AREA)
  • Chemical Vapour Deposition (AREA)

Description

本発明は、DLC成膜装置に関し、詳しくは体積抵抗率がシリコンよりも小さい金属材料からなる基板上にDLCを100hPa以上常圧以下で成膜するDLC成膜装置に関する。
従来、この種のDLC成膜装置としては、基板上にDLC(ダイヤモンド・ライク・カーボン)を常圧で成膜するものが知られている。例えば、特許文献1に記載のDLC成膜装置では、ステンレス製のチャンバ内で、シリコン基板を下部電極に支持し、下部電極の上方にシリコン基板から離間するように上部電極を配置し、両電極間に静電誘導サイリスタ素子を用いた電源を使って400hPaで周波数1kHzのパルス電圧を印加することにより、シリコン基板上にDLC膜が生成できると記載されている。
特開2004−270022
しかしながら、特許文献1と同様の条件下でシリコンよりも体積抵抗率の小さい鉄系材質の基板を用いたときには、アーク放電が発生し、基板上に生成したDLC膜にアーク放電による細かい穴が形成されるという問題があった。アーク放電が発生する原因は、基板の体積抵抗率が小さいことに加えて、圧力が400hPaであり通常の成膜条件と比べると高圧であることが挙げられる。
本発明は、このような課題に鑑みなされたものであり、体積抵抗率がシリコンよりも小さい金属材料からなる基板上にDLCを100hPa以上常圧以下で均一に成膜可能なDLC成膜装置を提供することを主目的とする。
本発明は、上述の主目的を達成するために以下の手段を採った。
本発明のDLC成膜装置は、
体積抵抗率がシリコンよりも小さい金属材料からなる基板上にDLCを100hPa以上常圧以下で成膜するDLC成膜装置であって、
前記基板を支持する支持電極と、
前記支持電極から離間し且つ該支持電極と対向する対向電極と、
前記支持電極と前記対向電極とを包含する閉空間と、
前記閉空間の外側にて前記支持電極と前記対向電極との間にコンデンサ素子とコイル素子とが直列接続され、前記支持電極と前記対向電極との間に直流パルス電圧を印加するパルス供給源を有する電気回路と、
を備えたものである。
このDLC成膜装置では、体積抵抗率がシリコンよりも小さい金属材料からなる基板を支持電極に支持した状態で、パルス供給源により支持電極と対向電極との間に直流パルス電圧を印加する。このとき、支持電極と対向電極とを接続する電気回路には、コンデンサ素子とコイル素子とが直列接続されている。このため、支持電極に支持された基板上にDLCを100hPa以上常圧以下で成膜する際、支持電極と対向電極との間に直流パルス電圧を印加したとしても、支持電極と対向電極との間に連続して供給されるパルス群のうちの1つ目のパルスの電圧又は1つずつ断続的に供給されるパルスの電圧につき0Vを超えてから再び0Vに戻るまでの時間(第1パルス幅)がアーク放電が発生するほど長くなりすぎることはない。したがって、DLC膜にアーク放電による細かい穴が形成されることはなく、均一なDLC膜が得られる。なお、DLC膜とは、硬質炭素膜やアモルファスカーボン膜とも呼ばれる膜である。
本発明のDLC成膜装置において、前記電気回路は、前記第1パルス幅が1μsec未満となるように前記コンデンサ素子のキャパシタンスと前記コイル素子のインダクタンスとが設定されていることが好ましい。このように第1パルス幅を1μsec未満にすることにより、体積抵抗率がシリコンよりも小さい金属材料からなる基板上にDLCを成膜する際にアーク放電が発生するのを確実に防ぐことができる。このとき、前記コンデンサ素子のキャパシタンスと前記コイル素子のインダクタンスは、前記支持電極と前記対向電極とをコンデンサとみなしたときのキャパシタンスと前記コンデンサ素子のキャパシタンスと前記コイル素子のインダクタンスとに基づいて算出される共振周波数fの逆数(周期T)の1/2の値である半周期T/2が1μsec未満となるように設定されていることが好ましい。後述する実施例から明らかなように、第1パルス幅が1μsec未満であればアーク放電を防止でき、第1パルス幅は計算値である半周期T/2とみなすことができることが実証されている。このため、この半周期T/2が1μsec未満となるように設定すれば、第1パルス幅が1μsec未満となりアーク放電を防止することが可能となる。
本発明のDLC成膜装置において、前記基板は、鉄系材質からなるものとしてもよい。例えば、シリコンの体積抵抗率は例えば10-2〜106Ωcmであるのに対して、鉄系材質の体積抵抗率は例えば10-4〜10-6Ωcmであるため、鉄系材質からなる基板を使用した場合の方がシリコンからなる基板を使用した場合に比べてアーク放電が発生しやすく、本発明を適用する意義が高い。鉄系材質としては、SUS材、SKD材(ダイス鋼)又はSKH材(ハイスピード鋼)が好ましい。SUS材としては、例えば鉄−クロム−ニッケル系のSUS304やSUS316、鉄−クロム系のSUS410やSUS430、SUS440などが挙げられる。SKD材としては、例えばSKD11やSKD61などが挙げられる。SKH材としては、例えばSKH2,SKH10,SKH51,SKH55などが挙げられる。また、アルミニウムを主成分とする材料からなる基板や銅を主成分とする材料からなる基板にも応用できることは当然である。
本発明のDLC成膜装置において、前記パルス発生源は、直流電源の両端にインダクタ、第1半導体スイッチ及び第2半導体スイッチが直列接続され、前記インダクタは、一端が前記第1半導体スイッチのアノード端子に接続されると共に他端がダイオードを介して前記第1半導体スイッチのゲート端子に接続され、前記ダイオードは、アノード端子が前記第1半導体スイッチのゲート端子に接続されており、前記第2半導体スイッチがターンオンされると前記第1半導体スイッチの導通に伴って前記インダクタに誘導エネルギが蓄積され、前記第2半導体スイッチがターンオフされると前記第1半導体スイッチのターンオフに伴って前記インダクタでパルス電圧が発生し該インダクタと磁気的に結合された前記コイル素子に前記パルス電圧を昇圧して供給するようにしてもよい。こうすれば、急峻に立ち上がる直流パルス電圧を支持電極−対向電極間に供給することが可能となる。
次に、本発明の実施の形態を図面に基づいて説明する。図1は本発明の一実施形態であるDLC成膜装置10の概略構成を示す説明図である。
DLC成膜装置10は、体積抵抗率がシリコンよりも小さい鉄系材質(例えばSUS材やSKD材、SKH材など)からなる基板12上にDLCを100hPa以上常圧以下で成膜する装置である。このDLC成膜装置10は、基板12を支持する支持電極14と、この支持電極14から離間し且つ該支持電極14と対向する対向電極16と、支持電極14と対向電極16とを包含する閉空間18を形成するステンレス製のチャンバ20と、支持電極14と対向電極16との間に直流パルス電圧を印加するパルス供給源を有する電気回路22とを備えている。
支持電極14は、材質がSUS304で直径が100mm、厚さが10mmの円盤の下面に、直径が50mmの円柱状の軸が一体化されたものである。この支持電極14は、内部に冷却液が通過可能な冷却液通路15が形成されている。この冷却液通路15に流す冷却液の温度及び流量を制御することにより、支持電極14は所望の温度に維持することができる。
対向電極16は、材質がSUS304で直径が5mm、内径が3mm、高さが50mmの円筒部材である。この対向電極16は、支持電極14に載置される基板12の表面から5mm離間している。
チャンバ20は、材質がステンレスの板材によって支持電極14及び対向電極16とを取り囲むように形成されている。このチャンバ20は、図示しない真空ポンプに接続され該真空ポンプの駆動により閉空間18の圧力を負圧に調整するための排気口20aと、閉空間18内にヘリウムガスやメタンガスを供給可能なガス供給口20bとを有している。ガス供給口20bは、配管を通して対向電極16に接続され、対向電極16から支持電極14に向かってガスが吹き出るようになっている。
電気回路22は、直流電源24と高周波インピーダンスを低くするコンデンサ26とを有する直流電源部28の両端にインダクタ30、第1半導体スイッチ32及び第2半導体スイッチ34が直列接続された一次巻線側回路44と、チャンバ20の外側で支持電極14と対向電極16との間にコンデンサ素子46及びコイル素子48が直列接続された二次巻線側回路50とで構成されている。一次巻線側回路44では、インダクタ30は、一端が第1半導体スイッチ32のアノード端子32Aに接続され、他端がダイオード42を介して第1半導体スイッチ32の制御端子であるゲート端子32Gに接続されている。ダイオード42は、アノード側が第1半導体スイッチ32のゲート端子32Gに接続されている。第1半導体スイッチ32は、電流制御形デバイスや自己消弧形デバイス、転流消弧形デバイスを用いることができるが、ここではターンオフ時の電圧上昇率(dv/dt)に対する耐量が極めて大きく且つ電圧定格の高いSIサイリスタを用いている。第2半導体スイッチ34は、自己消弧形デバイスや転流消弧形デバイスを用いることができるが、ここでは、アバランシェ形ダイオード36が逆並列で内蔵されたパワーMOSFET38を使用し、このパワーMOSFET38と、パワーMOSFET38のゲート端子38Gとソース端子38Sに接続されパワーMOSFET38のオンオフを制御するゲート駆動回路40とから構成されている。ここで、一次巻線側回路44のインダクタ30は一次巻線を構成し、二次巻線側回路50のコイル素子48は二次巻線を構成し、両者がトランスとして機能する。なお、パワーMOSFET38のドレイン端子38Dは第1半導体スイッチ32のカソード端子32Kに接続されている。
次に、DLC成膜装置10の一次巻線側回路44でパルス電圧が発生するメカニズムを説明する。ゲート駆動回路40からパワーMOSFET38のゲート−ソース間に制御信号Vcが供給されると、パワーMOSFET38がオフからオンになる。このとき、ダイオード42の逆極性の極めて大きなインピーダンスにより、第1半導体スイッチ32は、ゲート端子32G及びカソード端子32K間に正に印加される電界効果によりターンオンしてアノード端子32A−カソード端子32K間が通流する(A−K間電流)。このようにして、第1及び第2半導体スイッチ32,34が導通すると、インダクタ30に直流電源24の電圧Eと略同等の電圧が印加され、所望のエネルギが蓄積される。そして、所望のエネルギが得られた後、ゲート駆動回路40からの制御信号の供給を停止し、パワーMOSFET38をターンオフさせる。すると、パワーMOSFET38がターンオフするのに伴ってインダクタ30でパルス電圧が発生する。具体的には、第2半導体スイッチ34がターンオフすると、インダクタ30の電流ILは、第1半導体スイッチ32のアノード端子32A→ゲート端子32G→ダイオード42のアノード→ダイオード42のカソードの経路に転流するため、アノード端子32A−ゲート端子32G間が通流する(A−G間電流)。そして、インダクタ30に蓄積したエネルギによる電流が引き続きアノード端子32Aからゲート端子32Gに流れ、第1半導体スイッチ32がオフ状態に移行するので、第1半導体スイッチ32のアノード−ゲート間電圧VAGとインダクタ端子間電圧VLが急上昇する。そして、電流ILがゼロになると、電圧VAGが最大となる。その後、第1半導体スイッチ32が非通流となり、ダイオード42がオフ状態に移行すると、電圧VAGは急下降するが、インダクタ端子間電圧VLは、インダクタ48に移行した電流が二次巻線側回路50のコンデンサ素子46を充電するので更に上昇を続ける。このときの様子を図2に示す。図2において、電流ILはインダクタ30を流れる電流であり、電圧VAGは第1半導体スイッチ32のアノード−ゲート間電圧であり、電圧VLはインダクタ30の端子間電圧である。なお、パルス電圧の詳しいメカニズムについては例えば特許第3811681号に記載されている。
次に、こうしたDLC成膜装置10を用いて体積抵抗率がシリコンよりも小さい鉄系材質(例えばSUS材、SKD材、SKH材など)からなる基板12上にDLC膜を生成する場合について説明する。まず、基板12を支持電極14に支持した状態で、図示しない真空ポンプを用いて閉空間18の圧力が133Pa(1Torr)以下になるまで排気口20aから排気する。次いで、ヘリウムガスをガス供給口20bから対向電極16を介して閉空間18の圧力が100hPa以上常圧以下の範囲で定められた所定圧力となるまで供給する。次いで、ガス供給口20bからメタンガスとヘリウムガスとの混合気体を対向電極16を介して閉空間18に供給しながら、支持電極14と対向電極16との間に直流パルス電圧を印加する。すなわち、電気回路22の一次巻線側回路44により二次巻線側回路50のコイル素子48に直流パルス電圧を発生させる。すると、発生したパルス電圧が支持電極14と対向電極16との間に印加され、両電極14,16の間にプラズマが発生し、基板12上にDLC膜が生成する。このとき、支持電極14と対向電極16とを接続する二次巻線側回路50には、コンデンサ素子46とコイル素子48とが直列接続されている。このため、支持電極14と対向電極16との間に直流パルス電圧を印加したとしても、支持電極14と対向電極16との間に連続して供給されるパルス群のうちの1つ目のパルスの電圧又は1つずつ断続的に供給されるパルスの電圧につき0Vを超えてから再び0Vに戻るまでの時間(第1パルス幅)がアーク放電が発生するほど長くなりすぎることはない。
以上詳述した本実施形態のDLC成膜装置10によれば、基板12上に生成したDLC膜にアーク放電による細かい穴が形成されることはなく、均一なDLC膜が得られる。また、第1パルス幅を1μsec未満となるようにコンデンサ素子46のキャパシタンスとコイル素子48のインダクタンスを設定することにより、支持電極14と対向電極16との間にアーク放電が発生するのをより確実に防止することができる。このとき、コンデンサ素子46のキャパシタンスをC1、コイル素子48のインダクタンスをL0、支持電極14と対向電極16とをコンデンサとみなしたときのキャパシタンスをC2とすると、合成キャパシタンスC0は式(1)で表され、共振周波数fは式(2)で表され、半周期(T/2)は式(3)で表される。この半周期(T/2)が1μsec未満となるように、両キャパシタンスC1,C2及びインダクタンスL0を設定することが好ましい。
[数1]
0=C1・C2/(C1+C2) …(1)
f=1/(2π√L00) …(2)
T/2=π√L00 …(3)
なお、本発明は上述した実施形態に何ら限定されることはなく、本発明の技術的範囲に属する限り種々の態様で実施し得ることはいうまでもない。
例えば、上述した実施形態では、電気回路22を一次巻線側回路44と二次巻線側回路50とで構成したが、インダクタ30の代わりにコイル素子48を電気的に接続してもよい。この場合、コイル素子48は、一端が支持電極14に接続されると共に他端がコンデンサ素子46を介して対向電極16に接続される。このため、コイル素子48に発生したパルス電圧がそのまま支持電極14と対向電極16との間に印加されることになる。
上述した実施形態では、一次巻線側回路44として第1及び第2半導体スイッチ32,34を開いたときにパルス電圧が発生するオープニング方式の回路を採用したが、スイッチを閉じたときにパルス電圧が発生するクロージング方式の回路を採用してもよい。
[実施例1]
SUS440からなる直径30mm、厚さ5mmの基板12を支持電極14に支持した状態で、図示しない真空ポンプを用いて閉空間18の圧力が13Pa(0.1Torr)になるまで排気口20aから排気した。次いで、ヘリウムガスをガス供給口20bから対向電極16を介して閉空間18の圧力が400hPa(300Torr)となるまで供給した。次いで、ガス供給口20bから対向電極16を介してメタンガス50sccmとヘリウムガス2000sccmとの混合気体を閉空間18に供給しながら、支持電極14と対向電極16との間に直流パルス電圧を印加した。パルス電圧の波高値は+1.6kV、周波数は10kHz、立ち上がり時間及び立ち下がり時間はいずれも150nsec、第1パルス幅は300nsecであった。このパルス電圧を印加して5分間放電を行い、基板12上に直径10mmのDLC膜を生成した。なお、支持電極14の温度は200℃となるようにした。
この実施例では、チャンバ容量(支持電極14と対向電極16とをコンデンサとみなしたときのキャパシタンス)を470pF、コンデンサ素子46のキャパシタンスを220pF、コイル素子48のインダクタンスを98μHとした。このため、合成キャパシタンスは150pF、共振周波数は1314kHzとなり、半周期の計算値は380nsecとなった。一方、半周期の実測値に相当する第1パルス幅は300nsecであった。このときの支持電極14−対向電極16間のパルス電圧の波形を図3に示す。
得られたDLC膜について、ラマン分光装置(日本分光社製のNRS−1000)を使用して、ラマン分光分析を行った。その結果を図4に示す。図4から、波数1200〜1500cm-1にショルダーピークが確認でき、1580cm-1周辺にメインピークが確認できた。このことから、良好なDLC膜であることが判明した。また、得られたDLC膜の硬度と弾性率とを、薄膜の機械的特性評価装置(MTSシステムズ社製のナノインデンターXP)を用いて測定した。その結果、硬度は20.9GPaと高く、弾性率は188GPaであった。また、表面粗さRaは0.1nmであり、膜厚は1.1μmであった。
[実施例2]
コンデンサ素子46のキャパシタンスを440pFとした以外は実施例1と同様にして装置を構成した。このとき、合成キャパシタンスは227pF、共振周波数は1067kHzとなり、半周期の計算値は469nsecとなった。一方、半周期の実測値に相当する第1パルス幅は380nsecであった。
[実施例3]
コンデンサ素子46のキャパシタンスを660pFとした以外は実施例1と同様にして装置を構成した。このとき、合成キャパシタンスは275pF、共振周波数は971kHzとなり、半周期の計算値は515nsecとなった。一方、半周期の実測値に相当する第1パルス幅は480nsecであった。
[実施例4]
コンデンサ素子46のキャパシタンスを880pFとした以外は実施例1と同様にして装置を構成した。このとき、合成キャパシタンスは306pF、共振周波数は919kHzとなり、半周期の計算値は544nsecとなった。一方、半周期の実測値に相当する第1パルス幅は520nsecであった。
[実施例5]
コンデンサ素子46のキャパシタンスを1100pFとした以外は実施例1と同様にして装置を構成した。このとき、合成キャパシタンスは329pF、共振周波数は886kHzとなり、半周期の計算値は564nsecとなった。一方、半周期の実測値に相当する第1パルス幅は570nsecであった。実施例1〜5の半周期の計算値と実測値(第1パルス幅)との関係を図5及び表1に示す。図5及び表1から明らかなように、半周期の計算値と実測値とは比較的よく一致している。
[実施例6]
コンデンサ素子46のキャパシタンスを8000pFとした以外は実施例1と同様にして装置を構成した。このとき、合成キャパシタンスは444pF、共振周波数は763kHzとなり、半周期の計算値は655nsecとなった。一方、半周期の実測値に相当する第1パルス幅は970nsecであったが、このときのパルス電圧の波形は図6に示すようになった。すなわち、このパルスは、実施例1〜5のように時間の経過に伴い0Vを数回振動するパルスではなく、単一のパルスとなった。
[比較例1]
基板12をシリコンウェハ(体積抵抗率0.01Ωcm)とし、二次巻線側回路50にコンデンサ素子46を挿入しなかった以外は、実施例1と同様にして装置を構成した。第1パルス幅は図7の実線で示すように0.85μsec(850nsec)であった。また、シリコンウェハ上に生成したDLC膜はアーク放電による穴がみられず均一な膜であった。このことから、第1パルス幅が1μsec未満のときには、大気圧近傍でDLC成膜を行ったとしてもアーク放電が発生せず、安定に成膜が可能であることがわかる。
[比較例2]
基板12をSUS製基板(体積抵抗率72×10-6Ωcm)とした以外は、比較例1と同様にして装置を構成した。第1パルス幅は図7の点線で示すように2μsecであった。また、SUS製基板上に生成したDLC膜にはアーク放電による穴がみられた。このことから、第1パルス幅が2μsecのときには、大気圧近傍でDLC成膜を行うとアーク放電が発生して均一な成膜が得られないことがわかった。
DLC成膜装置10の概略構成を示す説明図である。 各部の電流及び電圧の動作波形の説明図である。 実施例1の支持電極14−対向電極16間電圧の波形を示す説明図である。 実施例1のDLC膜のラマン分光分析のグラフである。 実施例1〜5の半周期の計算値と実測値(第1パルス幅)との関係を表すグラフである。 実施例6の支持電極14−対向電極16間電圧の波形を示す説明図である。 比較例1,2の支持電極14−対向電極16間電圧の波形を示す説明図である。
符号の説明
10 DLC成膜装置、12 基板、14 支持電極、15 冷却液通路、16 対向電極、18 閉空間、20 チャンバ、20a 排気口、20b ガス供給口、22 電気回路、24 直流電源、26 コンデンサ、28 直流電源部、30 インダクタ、32 第1半導体スイッチ、32A アノード端子、32G ゲート端子、32K カソード端子、34 第2半導体スイッチ、36 アバランシェ形ダイオード、38 パワーMOSFET、38G ゲート端子、38S ソース端子、38D ドレイン端子、40 ゲート駆動回路、42 ダイオード、44 一次巻線側回路、46 コンデンサ素子、48 コイル素子、50 二次巻線側回路。

Claims (5)

  1. 体積抵抗率がシリコンよりも小さい金属材料からなる基板上にダイヤモンド・ライク・カーボン(DLC)を100hPa以上常圧以下で成膜するDLC成膜装置であって、
    前記基板を支持する支持電極と、
    前記支持電極から離間し且つ該支持電極と対向する対向電極と、
    前記支持電極と前記対向電極とを包含する閉空間と、
    前記閉空間の外側にて前記支持電極と前記対向電極との間にコンデンサ素子とコイル素子とが直列接続され、前記支持電極と前記対向電極との間に直流パルス電圧を印加するパルス供給源を有する電気回路と、
    を備え
    前記電気回路は、前記支持電極と前記対向電極との間に連続して供給されるパルス群のうちの1つ目のパルスの電圧又は1つずつ断続的に供給されるパルスの電圧につき0Vを超えてから再び0Vに戻るまでの時間(第1パルス幅)が1μsec未満となるように前記コンデンサ素子のキャパシタンスと前記コイル素子のインダクタンスとが設定されている、
    DLC成膜装置。
  2. 前記コンデンサ素子のキャパシタンスと前記コイル素子のインダクタンスは、前記支持電極と前記対向電極とをコンデンサとみなしたときのキャパシタンスと前記コンデンサ素子のキャパシタンスと前記コイル素子のインダクタンスとに基づいて算出される共振周波数の逆数の1/2の値である半周期が1μsec未満となるように設定されている、
    請求項1に記載のDLC成膜装置。
  3. 前記基板は、鉄系材質からなる、
    請求項1又は2に記載のDLC成膜装置。
  4. 前記基板は、SUS材、SKD材又はSKH材からなる、
    請求項に記載のDLC成膜装置。
  5. 前記パルス発生源は、直流電源の両端にインダクタ、第1半導体スイッチ及び第2半導体スイッチが直列接続され、前記インダクタは、一端が前記第1半導体スイッチのアノード端子に接続されると共に他端がダイオードを介して前記第1半導体スイッチのゲート端子に接続され、前記ダイオードは、アノード端子が前記第1半導体スイッチのゲート端子に接続されており、前記第2半導体スイッチがターンオンされると前記第1半導体スイッチの導通に伴って前記インダクタに誘導エネルギが蓄積され、前記第2半導体スイッチがターンオフされると前記第1半導体スイッチのターンオフに伴って前記インダクタでパルス電圧が発生し該インダクタと磁気的に結合された前記コイル素子に前記パルス電圧を昇圧して供給する、
    請求項1〜のいずれか1項に記載のDLC成膜装置。
JP2007251807A 2007-09-27 2007-09-27 Dlc成膜装置 Expired - Fee Related JP4975577B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007251807A JP4975577B2 (ja) 2007-09-27 2007-09-27 Dlc成膜装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007251807A JP4975577B2 (ja) 2007-09-27 2007-09-27 Dlc成膜装置

Publications (2)

Publication Number Publication Date
JP2009084591A JP2009084591A (ja) 2009-04-23
JP4975577B2 true JP4975577B2 (ja) 2012-07-11

Family

ID=40658404

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007251807A Expired - Fee Related JP4975577B2 (ja) 2007-09-27 2007-09-27 Dlc成膜装置

Country Status (1)

Country Link
JP (1) JP4975577B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011007653A1 (ja) 2009-07-13 2011-01-20 日本碍子株式会社 ダイアモンドライクカーボン膜形成体の製造方法
EP2628817B1 (en) * 2012-02-15 2016-11-02 IHI Hauzer Techno Coating B.V. A coated article of martensitic steel and a method of forming a coated article of steel

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2674768B1 (fr) * 1991-04-02 1994-09-02 France Telecom Procede de traitement photochimique d'un materiau utilisant une source de lumiere a tubes a eclairs.
JPH06312115A (ja) * 1993-04-30 1994-11-08 Takuma Co Ltd プラズマ利用の排ガス処理装置
JP3119822B2 (ja) * 1995-09-14 2000-12-25 住友電気工業株式会社 放電電流供給方法および放電電流供給装置
JPH11302825A (ja) * 1998-04-22 1999-11-02 Pascal Kk グロー放電処理用アーク放電抑制方法及びグロー放電処理装置
JP2000340126A (ja) * 1999-05-28 2000-12-08 Kobe Steel Ltd 高密度プラズマの発生方法及び装置
JP2004220985A (ja) * 2003-01-16 2004-08-05 Ngk Insulators Ltd プラズマ処理装置及びプラズマ処理方法
JP4738724B2 (ja) * 2003-02-18 2011-08-03 日本碍子株式会社 薄膜の製造方法
JP2004273312A (ja) * 2003-03-10 2004-09-30 Sekisui Chem Co Ltd プラズマ発生装置、プラズマ処理装置およびこれを用いたプラズマ発生方法
JP4658506B2 (ja) * 2004-03-31 2011-03-23 浩史 滝川 パルスアークプラズマ生成用電源回路及びパルスアークプラズマ処理装置
JP4706027B2 (ja) * 2005-06-20 2011-06-22 株式会社三重ティーエルオー ダイヤモンドライクカーボン膜の製造方法

Also Published As

Publication number Publication date
JP2009084591A (ja) 2009-04-23

Similar Documents

Publication Publication Date Title
KR102499709B1 (ko) RF 플라즈마 반응기용 플라즈마 시스(sheath) 제어
US11404246B2 (en) Nanosecond pulser bias compensation with correction
US11427913B2 (en) Method and apparatus for generating highly repetitive pulsed plasmas
US8025775B2 (en) Vacuum plasma generator
US11462389B2 (en) Pulsed-voltage hardware assembly for use in a plasma processing system
US8945690B2 (en) Method and apparatus for mass-producing DLC films
KR20210065192A (ko) 펄스화 dc 바이어스 사용 시 자동 esc 바이어스 보상
KR20140114816A (ko) 플라즈마 처리 장치
US6011704A (en) Auto-ranging power supply
US7923377B2 (en) Method for forming amorphous carbon film
SE0102134D0 (sv) Method and apparatus for plasma generation
JP2016513336A (ja) プラズマ源
JP4975577B2 (ja) Dlc成膜装置
JP2014173129A (ja) プラズマを用いた薄膜の成膜方法
KR20230025486A (ko) 플라즈마 프로세싱 애플리케이션들을 위한 펄스 전압 소스
JPWO2011007653A1 (ja) ダイアモンドライクカーボン膜形成体の製造方法
US20090246943A1 (en) Apparatus for mass-producing silicon-based thin film and method for mass-producing silicon-based thin film
JP5280784B2 (ja) 成膜装置
JP5208554B2 (ja) Dlc成膜方法
US20220208590A1 (en) Semiconductor processing apparatus and method
JP5457132B2 (ja) プラズマ処理装置
JP5792986B2 (ja) 表面処理装置および表面処理方法
RU2797472C1 (ru) Плазмохимический реактор низкого давления, обеспечивающий плазму высокой плотности для осуществления процесса в виде травления и осаждения
TWI846014B (zh) 電壓脈衝的時域多工
KR20240022242A (ko) 진공 가변 커패시터

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100521

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111219

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111227

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120214

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120327

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120411

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150420

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees