JP4122612B2 - 低温焼成セラミック回路基板 - Google Patents

低温焼成セラミック回路基板 Download PDF

Info

Publication number
JP4122612B2
JP4122612B2 JP00137099A JP137099A JP4122612B2 JP 4122612 B2 JP4122612 B2 JP 4122612B2 JP 00137099 A JP00137099 A JP 00137099A JP 137099 A JP137099 A JP 137099A JP 4122612 B2 JP4122612 B2 JP 4122612B2
Authority
JP
Japan
Prior art keywords
conductor
low
layer
fired ceramic
temperature fired
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP00137099A
Other languages
English (en)
Other versions
JP2000200973A (ja
Inventor
順三 福田
耕次 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP00137099A priority Critical patent/JP4122612B2/ja
Publication of JP2000200973A publication Critical patent/JP2000200973A/ja
Application granted granted Critical
Publication of JP4122612B2 publication Critical patent/JP4122612B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、基板表面に表層導体パターンをフォトリソグラフィ法等の湿式パターニング法で形成した低温焼成セラミック回路基板に関するものである。
【0002】
【従来の技術】
800〜1000℃で焼成する低温焼成セラミック回路基板は、セラミックと同時焼成する内層導体やビア導体として、低抵抗、低融点の金属(Ag系、Au系、Cu系等)を使用でき、また、セラミックの誘電率が低いという利点があり、近年の信号処理の高速化に対応できるセラミック回路基板として知られている。この低温焼成セラミック回路基板においても、近年の高密度実装・小型化の要求を満たすために、基板内層にコンデンサや抵抗体を内蔵させたり、基板表面の表層導体パターンをフォトリソグラフィ法で形成してファインパターン化したものがある。
【0003】
【発明が解決しようとする課題】
ところで、ビア導体とセラミック層との熱膨張率の差によりセラミック層にクラックが生じることを防止するため、ビア導体は、導体粒子間の空隙をある程度大きく(緻密度を粗く)することで、セラミック層との熱膨張率の差を吸収するようにしている。
【0004】
しかし、表層導体パターンをフォトリソグラフィ法で形成する際に、露光後の現像工程で、基板表面が現像液にさらされるため、基板表面に露出するビア導体の導体粒子間の微細空隙から水分が浸入して、その水分が内蔵コンデンサや内蔵抵抗体に浸入し、その水分中のイオン(Na+ 、K+ 等)が内蔵コンデンサや内蔵抵抗体に含まれた状態となる。この状態で、後焼成すると、ショート等の電気的不具合が発生することがあり、これが歩留り低下、信頼性低下を招く一因となっていた。
【0005】
本発明はこのような事情を考慮してなされたものであり、従ってその目的は、基板表層のビア導体からの水分や湿気の浸入によるショート等の電気的不具合を防止でき、歩留り向上、信頼性向上を実現できる低温焼成セラミック回路基板を提供することにある。
【0006】
【課題を解決するための手段】
上記目的を達成するために、本発明の低温焼成セラミック回路基板は、複数の前記低温焼成セラミック層のうち最外層に配置される一層のビアホール内のAg系のビア導体の少なくとも表面部を他の部分よりも緻密に形成したものである(請求項1)。
このように、基板表層のビア導体の少なくとも表面部の緻密度を高めると、その部分の導体粒子間の空隙が小さくなり、表層導体パターンを湿式パターニング法で形成しても、水分が基板表層のビア導体に浸入しにくくなり、基板内層への水分の浸入が防止される。
この場合、基板全体のビア導体を緻密化するのではなく、水分の浸入防止に必要最小限の、複数の前記低温焼成セラミック層のうち最外層に配置される一層のビアホール内のAg系のビア導体の少なくとも表面部をのみを緻密化するだけであるから、他の層のビア導体は従来同様の比較的粗い緻密度にして、導体粒子間の空隙をある程度大きくすることができる。
これにより、ビア導体とセラミック層との熱膨張率の差を吸収することができ、低温焼成セラミック層のビア導体周辺にクラックが生じることを防止できる。
【0007】
上述したように、本発明の低温焼成セラミック回路基板は、基板表層のビア導体に水分が浸入しにくいため、請求項2のように、基板内層に内蔵コンデンサと内蔵抵抗体の少なくとも一方を形成しても、内蔵コンデンサや内蔵抵抗体への水分の浸入が防止され、ショート等の電気的不具合が防止される。
【0008】
ここで、ビア導体を緻密化する方法としては、例えばAg系導体ペーストに添加物を混合して緻密化しても良いが、請求項3のように、Ag系導体ペーストに含まれる導体粒子の粒径を小さくすることで、ビア導体を緻密化するようにしても良い。このようにすれば、導体粒子の粒径を調整することで、ビア導体の緻密度を容易に調整することができる。
【0009】
また、請求項4のように、ビア導体の緻密な部分を、他の部分のビア導体と共に低温焼成セラミック層と同時焼成するようにしても良い。このようにすれば、焼成工程が増加せず、生産性を低下させずに済む。
【0010】
或は、請求項5のように、ビア導体の緻密な部分を、先に焼成されたビア導体上にAg系導体ペーストを印刷して後焼成するようにしても良い。例えば、焼成後の基板表面に表層導体や表層抵抗体等を印刷して後焼成する場合には、表層導体等を後焼成する工程で、同時に、ビア導体の緻密な部分も後焼成することができ、焼成工程が増加せず、生産性を低下させずに済む。
【0011】
【発明の実施の形態】
[実施形態(1)]
以下、本発明の実施形態(1)を図1に基づいて説明する。低温焼成セラミック層11は、CaO−Al2 3 −SiO2 −B2 3 系ガラス粉末:50〜65重量%(好ましくは60重量%)とAl2 3 粉末:50〜35重量%(好ましくは40重量%)との混合物からなるグリーンシートにより形成されている。低温焼成セラミックは、上記の系の他に、MgO−Al2 3 −SiO2 −B2 3 系のガラス粉末とAl2 3 粉末との混合物、又は、SiO2 −B2 3 系のガラス粉末とAl2 3 粉末との混合物等、800〜1000℃で焼成できるセラミックを用いれば良い。
【0012】
各低温焼成セラミック層11の所定位置には、ビアホール12が形成され、各層のビアホール12にAg系のビア導体13,14が充填されている。各層のビア導体13,14は、Ag、Ag/Pd、Ag/Pt、Ag/Au等を主に含むAg系導体ペーストにより形成されている。
【0013】
基板表層に位置するビア導体13の表面部は、他の部分よりも緻密度が高い緻密層15となり、Ag、Ag/Pd、Ag/Pt、Ag/Au等を主に含むAg系導体ペーストにより形成されている。緻密層15は、これを形成するAg系導体ペーストに含まれる導体粒子の平均粒径を1μm以下、好ましくは0.5μm以下とすることで、緻密度が高められている。この際、導体粒子の形状を球状にすれば、フレーク状等の不定形の導体粒子よりも導体粒子間の隙間が少なくなり、緻密度を更に高めることができる。
【0014】
緻密層15以外のビア導体13,14は、低温焼成セラミック層11との熱膨張率の差により低温焼成セラミック層11にクラックが生じることを防止するため、使用するAg系導体ペーストの導体粒子の平均粒径を数μm以上とすることで、比較的粗い緻密度にして、導体粒子間の空隙がある程度大きくなるようにしている。この場合、導体粒子の形状をフレーク状等の不定形にすれば、球状の導体粒子よりも導体粒子間の隙間が大きくなり、緻密度が粗くなる。
【0015】
各層の低温焼成セラミック層11を積層する前に、最上層の低温焼成セラミック層11を除く、各層の低温焼成セラミック層11の上面には、Ag系導体ペーストで内層配線パターン16をスクリーン印刷する。また、内蔵コンデンサ17を形成する内層の低温焼成セラミック層11には、Ag系導体ペーストでコンデンサ17の下面電極18をスクリーン印刷し、その上面にPbペロブスカイト系、BaTiO3 系等の誘電体ペーストで誘電体層19をスクリーン印刷し、更に、その上面にAg系導体ペーストでコンデンサ17の上面電極20をスクリーン印刷する。また、他の内層の低温焼成セラミック層11には、RuO2 系の抵抗体ペーストで内蔵抵抗体21をスクリーン印刷する。
【0016】
印刷工程終了後、各層の低温焼成セラミック層11を積層して生基板を作り、これを例えば80〜150℃、50〜250kgf/cm2 の条件で加熱圧着して一体化する。更に、この生基板の両面に、加圧焼成のためのアルミナグリーンシート22(ダミーグリーンシート)を積層し、上述と同様の方法で加熱圧着する。
【0017】
この後、2枚のアルミナグリーンシート22間に挟まれた生基板を、2〜20kgf/cm2 の範囲内の圧力で加圧しながら800〜1000℃(好ましくは900℃)で焼成し、内蔵コンデンサ17と内蔵抵抗体21を有する低温焼成セラミック回路基板を同時焼成する。この場合、基板両面に積層されたアルミナグリーンシート22は1550〜1600℃まで加熱しないと焼結しないので、800〜1000℃で焼成すれば、アルミナグリーンシート22は未焼結のまま残される。但し、焼成の過程で、アルミナグリーンシート22中のバインダーが飛散してアルミナ粉体として残る。
【0018】
焼成後、基板両面に残ったアルミナ粉体(アルミナグリーンシート22)を研磨等により除去した後、基板表面に表層導体パターン23をフォトリソグラフィ法で次のようにして形成する。まず、基板表面に感光性導体ペーストを塗布し、これを乾燥させる。この後、感光性導体ペースト膜に露光装置で露光し、これをNaCO3 (1%)の水溶液で現像処理して、感光性導体ペースト膜のうちの不要部分を除去して、表層導体パターン23を形成する。この後、表層導体パターン23を850℃で10分、焼成する。
【0019】
以上説明した製造方法では、基板表層に位置するビア導体13とその表面部の緻密層15とを低温焼成セラミック層11と同時焼成するようにしたが、緻密層15を除くビア導体13を低温焼成セラミック層11と同時焼成した後、このビア導体13上にAg系導体ペーストを印刷して緻密層15を後焼成するようにしても良い。
【0020】
[実施形態(2)]
上記実施形態(1)では、基板表層に位置するビア導体13の表面部のみを緻密層15としたが、図2に示す本発明の実施形態(2)では、基板表層に位置するビア導体25全体を緻密層としている。この場合は、基板表層に位置するビア導体25(緻密層)を他の層のビア導体14と共に低温焼成セラミック層11と同時焼成すれば良い。
【0021】
【実施例】
本発明者は、基板表層に位置するビア導体全体又はその表面部を緻密層とした場合の信頼性を評価する試験を行ったので、その試験結果を次の表1に示す。
【0022】
【表1】
Figure 0004122612
【0023】
実施例▲1▼,▲2▼と比較例▲1▼,▲2▼は、いずれも、CaO−Al2 3 −SiO2 −B2 3 系の低温焼成セラミックを用い、ビア導体をAgペーストで形成し、内蔵コンデンサの誘電体層をPbペロブスカイト系又はBaTiO3 系のペーストで形成し、内蔵抵抗体をRuO2 系の抵抗体ペーストで形成したものである。
【0024】
実施例▲1▼は、図1のビア導体構造を採用し、基板表層のビア導体の表面部のみを緻密層としている。緻密層は、Ag粒子の平均粒径が0.2μmで、粒子形状が球状のものを使用した。緻密層以外の部分は、Ag粒子の平均粒径が5μmで、粒子形状がフレーク状のものを使用した。
【0025】
実施例▲2▼は、図2のビア導体構造を採用し、基板表層のビア導体全体を緻密層としている。緻密層は、Ag粒子の平均粒径が0.2μmで、粒子形状が球状のものを使用した。緻密層以外の部分は、Ag粒子の平均粒径が5μmで、粒子形状がフレーク状のものを使用した。
【0026】
比較例▲1▼は、従来例に相当し、全てのビア導体を、Ag粒子の平均粒径が5μmで、粒子形状がフレーク状のAgペーストで多孔質状に形成した。
比較例▲2▼は、全てのビア導体を、Ag粒子の平均粒径が0.2μmで、粒子形状が球状のAgペーストで緻密に形成した。
【0027】
信頼性評価試験では、85℃、85%RHの湿度環境下で、印加電圧50V(DC)、1000時間の条件で、実施例▲1▼,▲2▼と比較例▲1▼,▲2▼について、サンプル10個当たりの105 Ω以下のショートの発生数を測定すると共に、ビア導体周辺のクラックの有無を観察した。
【0028】
従来例に相当する比較例▲1▼は、全てのビア導体の緻密度が粗く、多孔質状になっているため、基板表面に露出するビア導体の導体粒子間の微細空隙から吸湿して、全てのサンプルで105 Ω以下のショートが発生し、ショート発生率が100%になった。
【0029】
また、比較例▲2▼は、全てのビア導体を緻密に形成し、導体粒子間の空隙が小さくなっているので、基板表層のビア導体からの吸湿が抑えられ、全てのサンプルでショートは発生しなかったが、全てのビア導体を緻密に形成すると、セラミック層との熱膨張率の差をビア導体で吸収できなくなるため、セラミック層のビア導体周辺にクラックが発生した。
【0030】
これに対し、実施例▲1▼,▲2▼は、基板表層のビア導体の表面部のみ、又は基板表層のビア導体全体を緻密に形成して、導体粒子間の空隙が小さくなっているので、基板表層のビア導体からの吸湿が抑えられ、全てのサンプルでショートは発生しなかった。しかも、実施例▲1▼,▲2▼は、比較例▲2▼とは異なり、基板全体のビア導体を緻密化するのではなく、吸湿防止に必要最小限の基板表層のビア導体又はその表面部のみを緻密化するだけであるから、他の層のビア導体は比較的粗い緻密度となり、セラミック層との熱膨張率の差をビア導体で吸収できる。このため、実施例▲1▼,▲2▼は、セラミック層のビア導体周辺にクラックが発生しなかった。
【0031】
尚、本発明の低温焼成セラミック回路基板は、表層導体パターン23をメッキ法等、フォトリソグラフィ法以外の湿式パターニング法で形成しても良い。また、図1及び図2の構成例では、基板下面にも表層導体パターン23を形成したが、基板下面には表層導体パターンを形成しない構成としても良い。
【0032】
また、前記実施形態では、焼成工程で生基板を加圧しながら焼成する加圧焼成法を採用したが、加圧せずに焼成しても良い。また、前記実施形態では、内蔵コンデンサの誘電体層を誘電体ペーストを印刷して形成したが、誘電体グリーンシートを基板内層に積層するようにしても良い。
【0033】
また、基板表層のビア導体に対する緻密層の割合は、例えば、1/2、1/3、2/3、1/4、3/4…にしても良く、要は、基板表層のビア導体の少なくとも表面部を緻密層とすれば良い。また、内蔵コンデンサと内蔵抵抗体の少なくとも一方を形成しない構成としても良い。
【0034】
【発明の効果】
以上の説明から明らかなように、本発明の請求項1では、複数の前記低温焼成セラミック層のうち最外層に配置される一層のビアホール内のAg系のビア導体の少なくとも表面部を他の部分よりも緻密に形成したので、基板表層のビア導体からの水分や湿気の浸入を防止できて、ショート等の電気的不具合を防止できる。
しかも、緻密層以外の部分のビア導体は、緻密度を粗くできるため、セラミック層との熱膨張率の差を吸収することができ、低温焼成セラミック層のビア導体周辺にクラックが生じることを防止でき、上述した防水・防湿効果と相俟って、歩留り向上、信頼性向上を実現できる。
【0035】
また、請求項2では、基板内層に内蔵コンデンサと内蔵抵抗体の少なくとも一方を形成したので、低温焼成セラミック回路基板の高密度実装・小型化に貢献することができる。
【0036】
また、請求項3では、Ag系導体ペーストに含まれる導体粒子の粒径を小さくすることで、ビア導体を緻密化するようにしたので、導体粒子の粒径によってビア導体の緻密度を容易に調整することができる。
【0037】
また、請求項4では、ビア導体の緻密な部分を、他の部分のビア導体と共に低温焼成セラミック層と同時焼成するようにしたので、焼成工程が増加せず、生産性を低下させずに済む。
【0038】
また、請求項5では、ビア導体の緻密な部分を、先に焼成されたビア導体上にAg系導体ペーストを印刷して後焼成するようにしたので、後焼成するビア導体の緻密な部分の焼成条件を独自に設定でき、導体ペーストの選択の幅を広げることができる。
【図面の簡単な説明】
【図1】本発明の実施形態(1)を示すもので、(a)は加圧焼成工程を説明する縦断面図、(b)は表層導体パターンを形成した低温焼成セラミック回路基板の縦断面図
【図2】本発明の実施形態(2)を示す低温焼成セラミック回路基板の縦断面図
【符号の説明】
11…低温焼成セラミック層、12…ビアホール、13,14…ビア導体、15…緻密層、16…内層配線パターン、17…内蔵コンデンサ、18…下面電極、19…誘電体層、20…上面電極、21…内蔵抵抗体、22…アルミナグリーンシート、23…表層導体パターン、25…ビア導体(緻密層)。

Claims (5)

  1. 低温焼成セラミック層を複数層積層し、各層間をAg系のビア導体で電気的に接続し、基板表面に表層導体パターンを湿式パターニング法で形成した低温焼成セラミック回路基板において、
    複数の前記低温焼成セラミック層のうち最外層に配置される一層のビアホール内のAg系のビア導体の少なくとも表面部を他の部分よりも緻密に形成したことを特徴とする低温焼成セラミック回路基板。
  2. 基板内層に内蔵コンデンサと内蔵抵抗体の少なくとも一方を形成したことを特徴とする請求項1に記載の低温焼成セラミック回路基板。
  3. 前記ビア導体の緻密な部分は、これを形成するAg系導体ペーストに含まれる導体粒子の粒径を小さくすることで、緻密化することを特徴とする請求項1又は2に記載の低温焼成セラミック回路基板。
  4. 前記ビア導体の緻密な部分は、他の部分のビア導体と共に前記低温焼成セラミック層と同時焼成されていることを特徴とする請求項1乃至3のいずれかに記載の低温焼成セラミック回路基板。
  5. 前記ビア導体の緻密な部分は、先に焼成されたビア導体上にAg系導体ペーストを印刷して後焼成されていることを特徴とする請求項1乃至3のいずれかに記載の低温焼成セラミック回路基板。
JP00137099A 1999-01-06 1999-01-06 低温焼成セラミック回路基板 Expired - Lifetime JP4122612B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP00137099A JP4122612B2 (ja) 1999-01-06 1999-01-06 低温焼成セラミック回路基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00137099A JP4122612B2 (ja) 1999-01-06 1999-01-06 低温焼成セラミック回路基板

Publications (2)

Publication Number Publication Date
JP2000200973A JP2000200973A (ja) 2000-07-18
JP4122612B2 true JP4122612B2 (ja) 2008-07-23

Family

ID=11499624

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00137099A Expired - Lifetime JP4122612B2 (ja) 1999-01-06 1999-01-06 低温焼成セラミック回路基板

Country Status (1)

Country Link
JP (1) JP4122612B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100645625B1 (ko) * 2004-12-01 2006-11-15 삼성전기주식회사 커패시터 내장형 인쇄회로기판 및 그 제조방법
JP4671829B2 (ja) * 2005-09-30 2011-04-20 富士通株式会社 インターポーザ及び電子装置の製造方法
JP2008159940A (ja) * 2006-12-25 2008-07-10 Kyocera Corp 多層配線基板およびその製造方法
JP4876997B2 (ja) * 2007-03-22 2012-02-15 パナソニック株式会社 セラミック多層基板の製造方法
JP5848901B2 (ja) * 2010-08-26 2016-01-27 京セラ株式会社 配線基板
JP6298174B2 (ja) * 2014-10-29 2018-03-20 京セラ株式会社 回路基板およびこれを備える電子装置

Also Published As

Publication number Publication date
JP2000200973A (ja) 2000-07-18

Similar Documents

Publication Publication Date Title
JPH0992983A (ja) セラミック多層基板の製造方法
KR20050026369A (ko) 세라믹 기판의 제조방법 및 세라믹 기판
JP3944791B2 (ja) セラミック多層プリント回路基板
JP4122612B2 (ja) 低温焼成セラミック回路基板
JPH10135073A (ja) 複合セラミック電子部品およびその製造方法
JP2955442B2 (ja) セラミックス回路基板の製造方法
JP3019136B2 (ja) 厚膜ペースト及びそれを用いたセラミック回路基板
JP2004319706A (ja) 導体ペースト並びに多層基板及びその製造方法
JP4844317B2 (ja) セラミック電子部品およびその製造方法
JPH10303068A (ja) 複合積層セラミック部品
JP4528502B2 (ja) 配線基板
JP3093601B2 (ja) セラミック回路基板
JP4028810B2 (ja) 多層配線基板の製造方法
JP4693284B2 (ja) 多層配線基板およびその製造方法
JP3981270B2 (ja) 多層基板に内蔵された導体パターン及び導体パターンが内蔵された多層基板、並びに、多層基板の製造方法
JP3130914B2 (ja) 多層回路基板
JP3498200B2 (ja) 積層セラミック複合部品
JP3258231B2 (ja) セラミック回路基板およびその製造方法
JP3948411B2 (ja) 多層セラミック基板およびその製造方法
JPH0787226B2 (ja) 低誘電率絶縁体基板
JPH0155594B2 (ja)
JP3111865B2 (ja) セラミック基板の製造方法
JP2732171B2 (ja) セラミックス回路基板の製造方法
JPH0795630B2 (ja) 複合積層セラミック部品
JP3898653B2 (ja) ガラスセラミック多層配線基板の製造方法

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20040623

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051109

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080205

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080311

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080408

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080421

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120516

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120516

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130516

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130516

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140516

Year of fee payment: 6

EXPY Cancellation because of completion of term