JP3942986B2 - 表示装置、表示システム及びケーブル - Google Patents
表示装置、表示システム及びケーブル Download PDFInfo
- Publication number
- JP3942986B2 JP3942986B2 JP2002233354A JP2002233354A JP3942986B2 JP 3942986 B2 JP3942986 B2 JP 3942986B2 JP 2002233354 A JP2002233354 A JP 2002233354A JP 2002233354 A JP2002233354 A JP 2002233354A JP 3942986 B2 JP3942986 B2 JP 3942986B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- cable
- display device
- specification information
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
- G09G2370/045—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
- G09G2370/047—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
Description
【発明の属する技術分野】
本発明は、デジタルビデオ信号を出力するホスト、又はアナログビデオ信号を出力するホストがそれぞれ専用のケーブルを介して表示装置に接続されてなる表示システムに用いて好適な表示システム、表示装置及びこの表示装置とコンピュータとを接続するケーブルに関するものである。
【0002】
【従来の技術】
従来より、ビデオ信号としてアナログRGB(赤緑青)信号を出力するコンピュータのグラフィックカード等のホスト、又はビデオ信号としてデジタルTMDS(Transition Minimized Deferential Signaling)信号を出力する同様のホストをそれぞれ専用のケーブルを介して選択的に表示装置に接続し、各ホストからの上記ビデオ信号を表示するようにした表示システムが知られている。
【0003】
上記ホストとしての現在のコンピュータのオペレーティングシステムには、ホストに表示装置が接続されると、そのホストが表示装置の仕様情報を読み取り、その仕様情報に応じて適切なドライバソフトウェアを選択すると共に、適切な表示が行えるように自動的にホスト内部の設定を行うプラグアンドプレイ機能が備えられている。
【0004】
プラグアンドプレイ対応の表示装置がホスト側に与える上記仕様情報はEDID(Extended Display Identification Data)と呼ばれ、表示装置の解像度、同期信号周波数、製造番号等の情報を含み、また、表示装置が対応可能なインターフェイス形式、即ち、ビデオ信号が前記アナログRGB(赤緑青)信号かデジタルTMDS信号かによっても異なるデータになる。このEDIDは、接続ケーブル内のDDC(Display Data Channel)通信ラインと呼ばれるSCLクロックラインとSDAデータラインを介してホストに送信される。
【0005】
前記インターフェイス形式は、アナログ信号を取り扱うD−Subコネクタ(15−pin D−Shell Display Connector)を用いたアナログインターフェイス形式が主であったが、アナログ信号及びデジタル信号の両方を取り扱うことができるインターフェイスの標準規格として、米国のVESA(Video Electronics Standards Association)が提唱しているDVIも普及しつつある。DVIには、アナログ、デジタル双方のビデオ信号に適応するDVI−Iと、デジタルTMDS信号のみに適応するDVI−Dとがあり、DVI−Iのコネクタプラグは、表示装置側のデジタル用DVI−Dコネクタリセプタクルには挿入できないような配慮がなされている。しかしDVIの普及の一方で、D−Subアナログインターフェイスを持つホストも数多く残っている。
【0006】
このため、表示装置にはアナログ、デジタル双方のビデオ信号に適応できるDVI−Iリセプタクルが備えられ、ホストがD−Subコネクタの場合は、D−Sub〜DVI−I変換ケーブルを用い、また、ホストがDVI−Dコネクタの場合は、両端がDVI−Dの接続ケーブルを用いることにより接続される表示装置が製品化されている。
【0007】
アナログ、デジタル双方のビデオ信号に適応できるDVI−Iリセプタクルを備えた表示装置は、プラグアンドプレイ機能を実現するために、アナログ用EDIDを格納した第1の不揮発性メモリと、デジタル用EDIDを格納した第2の不揮発性メモリの合計2個持つ必要がある。しかし、アナログインターフェイスのD−Subコネクタはもちろん、DVI−Iコネクタであっても、EDIDを読み取るDDC通信ラインはSCL、SDAがそれぞれ1ライン、即ち、1チャンネル分しか備えられていない。従って、アナログ、デジタル双方のビデオ信号に適応できるDVI−Iリセプタクルを備えた表示装置は、アナログ用とデジタル用の各不揮発性メモリとSCL、SDAラインとをマルチプレクサを介して接続し、マルチプレクサを切り替えることにより、1チャンネルのDDC通信ラインを選択的に使用してホストにEDIDデータを送信する構成にする必要がある。
【0008】
また、これらの複数の不揮発性メモリとマルチプレクサによる切り替え回路は、ホスト側が接続ケーブルを通じて表示装置に供給する電源(DDC5V)を通じて動作させる必要がある。これは、ユーザが表示装置よりも先にホストを起動してもプラグアンドプレイ機能を実現するためである。
【0009】
ところが、マルチプレクサの切り替えが適切でないと、アナログインターフェイスでありながらデジタル用EDIDを送出してしまうか、又は逆にデジタル用インターフェイスでありながらアナログ用EDIDを送出してしまう場合がある。このように誤ったEDIDをホストが受信すると、適切なドライバソフトウェアが選択されず、このため全く画面が映し出されないか、あるいは正常な表示が行われないことになる。
【0010】
DDC5Vの電圧のみでマルチプレクサを切り替えるために、従来より、図5のように予めどちらのEDIDを読み出すかを表示装置のコントロールキー61によりユーザに選択させ、この選択結果を第3の不揮発性メモリ52に記憶させ、その情報に基づいてマルチプレクサ21を切り替える方法が提案されている。尚、図において、22はアナログEDIDを記憶した不揮発性メモリ、23はデジタルEDIDを記憶した不揮発性メモリ、16はDVI−Iリセプタクル16である。
【0011】
また、図6は特開2001−175230号公報に開示された表示システムの構成を示す図である。これはアナログ信号用のホスト11に接続されるD−Sub〜DVI−I変換ケーブル56のDDC5Vを開放又は接地(図では開放)しておき、DDC5Vの電圧に基づいてマルチプレクサ21を自動的に切り替えるもので、アナログ同期信号の整流回路54を付加し、D−Sub〜DVI−I変換ケーブル56が接続されたときは、この整流回路54の出力を電源として、アナログ用EDIDが格納された不揮発性メモリ22の電源を投入、及びマルチプレクサ21をアナログ用EDID側に切り替える方法である。尚、10はデジタル信号用のホスト、14はDVI−Iリセプタクル16とホスト10を接続するDVI−D〜DVI−Dケーブルであり、DDC5Vは開放又は接地されていない。
【0012】
【発明が解決しようとする課題】
しかしながら、図5の構成では、ユーザが表示装置上のコントロールキー61による設定操作を必要とし、また設定を誤った場合は、正しいEDIDが送出されないばかりか、第3の不揮発性メモリ52を修正する必要があり、さらに煩雑な操作を必要とする。
【0013】
また、図6の方法では、ユーザが設定を行わないので操作は煩雑ではない。しかし、ホスト側が先ずEDIDを読み取ってからビデオ信号を出力するシステムでは、整流回路54の出力が得られない状態で切り替えられたマルチプレクサ21を介して誤ったEDIDを送出してしまうことがある。また、図6の方法は、同期信号の整流回路54が必要となり、ダイオードへの基板配線や端子間容量により同期波形が乱れる、又は鈍るため画質に影響を及ぼすという問題点がある。特に液晶表示装置に代表されるフラットパネルディスプレイは、アナログビデオ信号をAD変換する必要があり、AD変換するためのサンプリングクロックは水平同期信号を基準として生成される。従って、同期波形の乱れや鈍りは、サンプリングクロックの位相変化を増大させ、ビデオ信号のサンプリング点の変化が輝度変化となって見えるいわゆる位相ノイズが悪化するという問題点がある。
【0014】
さらに、図6の方法では、D−Sub〜DVI−I変換ケーブル56のDDC5Vが開放されているので、整流回路54を持たない表示装置にこのケーブルを使用した場合にはプラグアンドプレイ機能が実現できない、即ち、ケーブルの汎用性が低いという問題点があった。
【0015】
本発明は上記の問題を解決するためのもので、表示装置上での煩わしい設定を必要とせず、さらには汎用性の高いケーブルによって正しいEDIDを選択的に出力することができる表示装置、表示システム及びケーブルを提供することを目的とするものである。
【0016】
【課題を解決するための手段】
上記の目的を達成するために本発明による表示装置は、表示装置の複数の仕様情報を記憶する記憶手段と、複数種類のケーブルが選択的に接続可能になされると共に、前記ケーブルの電源供給端子と接続される第1の端子と前記ケーブルの電源供給検出端子と接続される第2の端子を有する接続手段と、前記第1、第2の端子間に接続される抵抗と、前記第1の端子がエミッタに接続され、前記第2の端子がベースに接続され、コレクタの電圧に基づいて前記接続手段に接続されたケーブルの種類を判別するトランジスタと、前記トランジスタの判別結果に基づいて前記記憶手段から前記仕様情報の一つを選択する選択手段と、前記選択手段で選択された仕様情報を前記接続手段及びケーブルを介してコンピュータに送信する送信手段とを設けたものである。
【0017】
また、本発明による表示装置は、表示装置の複数の仕様情報を記憶する記憶手段と、複数種類のケーブルが選択的に接続可能になされると共に、前記ケーブルの電源供給端子と接続される第1の端子と前記ケーブルの電源供給検出端子と接続される第2の端子を有する接続手段と、前記第1、第2の端子間に接続される第1の抵抗と、一方の端子が前記第2の端子に接続される第2の抵抗と、一方の端子が前記第2の抵抗の他方の端子に接続され、他方の端子が接地される第3の抵抗と、一方の端子が前記第1の端子に接続される第4の抵抗と、一方の端子が前記第4の抵抗の他方の端子に接続され、他方の端子が接地される第5の抵抗と、前記第4の抵抗の他方の端子が+端子に接続され、前記第2の抵抗の他方の端子が−端子に接続され、出力電圧に基づいて前記接続手段に接続されたケーブルの種類を判別するコンパレータと、前記コンパレータの判別結果に基づいて前記記憶手段から前記仕様情報の一つを選択する選択手段と、前記選択手段で選択された仕様情報を前記接続手段及びケーブルを介してコンピュータに送信する送信手段とを設けたものである。
【0018】
また、本発明による表示システムは、表示装置の複数の仕様情報を記憶する記憶手段と、複数種類のケーブルが選択的に接続可能になされると共に、前記ケーブルの電源供給端子と接続される第1の端子と前記ケーブルの電源供給検出端子と接続される第2の端子を有する接続手段と、前記第1、第2の端子間に接続される抵抗と、前記第1の端子がエミッタに接続され、前記第2の端子がベースに接続され、コレクタの電圧に基づいて前記接続手段に接続されたケーブルの種類を判別するトランジスタと、前記トランジスタの判別結果に基づいて前記記憶手段から前記仕様情報の一つを選択する選択手段と、前記選択手段で選択された仕様情報を前記接続手段及びケーブルを介してコンピュータに送信する送信手段とを設けてなる表示装置と、前記接続手段に接続される前記複数種類のうちの1つのケーブルと、前記ケーブルを介して前記表示装置と接続される接続手段と、前記表示装置から送られてくる前記仕様情報に基づいてビデオ信号を前記表示装置に送信する送信手段とを有するコンピュータとを備えたものである。
【0019】
【作用】
従って、本発明によれば、ユーザは単にケーブルを接続するだけで、表示装置側で自動的にケーブルの種類を判別し、判別結果に基づいて適切な仕様情報を選択して送信することができる。
【0020】
【発明の実施の形態】
以下、本発明の実施の形態を図面と共に説明する。
図1は本発明の第1の実施の形態による表示システムを示すブロック図である。
図1において、100は表示装置で、アナログ・デジタルのビデオ信号共用の接続手段としてのDVI−Iリセプタクル16を有する。10はデジタルTMDS信号を出力するホストで、DVI−Dコネクタ12を有する。11はアナログRGB信号を出力するホストで、D−Subコネクタ13を有する。
【0021】
14は表示装置100とホスト10を接続するデジタル信号用のDVI−D〜DVI−Dケーブルで、一端にDVI−Dコネクタ12と接続されるDVI−Dコネクタ14aを有し、他端にDVI−Iリセプタクル16と接続されるDVI−Dコネクタ14bを有する。また、DDC5Vライン、HPD(Hot Plug Detect)端子、通信用のSCLライン、SDAライン及びデジタルTMDS信号ラインを有する。DDC5VラインとHPD端子とは短絡されていない。尚、HPD端子は電源供給検出端子であり、表示装置100に設けられた後述するDVI−Iリセプタクル16にDVI−D〜DVI−Dケーブル14が接続されたとき、DDC5Vラインから供給される電源電圧を後述する抵抗17を介して検出し、ホスト10に伝えることによりコネクタが接続されたことを確認するための端子である。
【0022】
15は表示装置100とホスト11を接続するアナログ信号用のD−Sub〜DVI−I変換ケーブル15で、一端にD−Subコネクタ13と接続されるD−Subコネクタ15aを有し、他端にDVI−Iリセプタクル16と接続されるDVI−Iコネクタ15bを有する。また、DDC5Vライン、EDID送信用のSCLライン、SDAライン及びアナログRGB信号ラインを有し、DVI−Iコネクタ15b側でDDC5VラインにHPD端子が短絡されている。
【0023】
表示装置100において、不揮発性メモリ(EEPROM)22にはアナログEDIDが格納され、不揮発性メモリ23にはデジタルEDIDが格納されている。前述したように、EDIDはこの表示装置100の仕様情報である。上記不揮発性メモリ22,23のデジタルEDID及びアナログEDIDは、選択手段としてのマルチプレクサ21で一方が選択され、DVI−Iリセプタクル16のSCL端子、SDA端子を介し、DVI−D〜DVI−Dケーブル14又はD−Sub〜DVI−I変換ケーブル15を通じてホスト10又はホスト11に送信されるようになされている。
【0024】
不揮発性メモリ22,23及びマルチプレクサ21には、モニタ電源25から電源電圧が供給されると共に、DDC5V端子からも電源電圧が供給されるようになされている。これらの2つの電源による電流が互いに流出しないようにダイオード24,27が互いに逆方向に接続されている。
【0025】
DVI−Iリセプタクル16のDDC5V端子とHPD端子と間には、抵抗17(R1)が接続され、これによってDDC5V端子とHPD端子との間で電位差が生じるようになされている。この抵抗17には抵抗18が直列に接続され、接地されている。抵抗17,18の接続点は判別手段としての検出トランジスタ19のベースに接続されている。検出トランジスタ19のコレクタは抵抗20(R3)を介して接地され、エミッタはDDC5V端子に接続されている。この検出トランジスタ20のコレクタ電圧が切り替え信号として、Hレベル又はLレベルになることによって、マルチプレクサ21が切り替えられるようになされている。
【0026】
尚、この表示装置100には、図示せずも、ホスト10又は11から送信されるアナログ及びデジタルのビデオ信号を表示する機能を有する公知の画像処理回路が備えられているものとする。
【0027】
次に、上記構成による動作について説明する。
まず、表示装置100のDVI−Iリセプタクル16にケーブルが接続されない状態において、モニタ電源25からの電源電圧がダイオード24を介して不揮発性メモリ22,23及びマルチプレクサ21に供給されたとする。この電圧はダイオード27により阻止されるので、DDC5V端子とHPD端子には電圧は表れず、従って、検出トランジスタ19は動作せず、切り替え信号としてのコレクタ電圧はLレベルとなる。これにより、マルチプレクサ21はアナログEDIDが記憶された不揮発性メモリ22側に切り替えられている。
【0028】
次に、ホスト10と表示装置100とがデジタル用のDVI−D〜DVI−Dケーブル14を介して接続されたとする。この場合は、DDC5V端子とHPD端子とは短絡されていないので、ホスト10からDDC5Vが供給されると、この電圧は検出トランジスタ19のエミッタに加えられると共に、抵抗17により0.7V低い電圧がベースに加えられることにより、この検出トランジスタ19はオンとなる。従って、抵抗20に電流が流れてコレクタ電圧がHレベルとなり、マルチプレクサ21はデジタルEDIDが記憶された不揮発性メモリ23側に切り替えられる。
【0029】
尚、DVI−D〜DVI−Dケーブル14を用いた場合は、HPD端子を介してホスト10の回路が接続されることになるが、図1の構成であれば、表示装置100側からホスト10側に電流が流れ出しても、検出トランジスタ19がオン状態であることに変わりはなく、マルチプレクサ21の状態に変わりはない。
【0030】
次に、ホスト11と表示装置100とがアナログ用のD−Sub〜DVI−I変換ケーブル15を介して接続されたとする。この場合は、DDC5V端子とHPD端子とが短絡されているので、検出トランジスタ19のベース・エミッタ間の電位差がなくなる。従って、ベース電流が流れず検出トランジスタ19はオフとなり、コレクタ電圧がLレベルとなる。従って、マルチプレクサ21は不揮発性メモリ22側に切り替えられる。
【0031】
尚、モニタ電源25が投入されない場合でも、ホスト11からDDC5Vの電源電圧さえ供給されていれば、マルチプレクサ21及び不揮発性メモリ22,23が動作するので、前記の一連の動作を行うことができる。
【0032】
本実施の形態によれば、ユーザはDVI−D〜DVI−Dケーブル14又はD−Sub〜DVI−I変換ケーブル15を、デジタル用ホスト10又はアナログ用ホスト11を表示装置100に接続するだけで、表示装置100は自動的にケーブルの種類を判別し、判別に応じてデジタルEDID又はアナログEDIDを選択してホスト10又は11に送信することができる。そして、ホスト10又は11は受信したEDIDに応じて適切なソフトウェアを選択すると共に、内部設定を行い、表示装置100に対してデジタル又はアナログの適切なビデオ信号を送ることができ、プラグアンドプレイ機能を実現することができる。
【0033】
従って、従来のようにユーザが表示装置100上で設定操作を行う必要がなくなる。また、ホストが信号を送信する前にマルチプレクサ21の切り替えが行われるので、ホストはEDIDを受け取ってから適切なビデオ信号を送信することができる。
また、構成上、映像信号や同期信号に対して回路を付加しないので、画質に影響を与えることが全くない。
また、HPD端子がDDC5V端子に短絡されたD−Sub〜DVI−I変換ケーブル15を他の表示装置に用いても、DDC5Vラインが開放又は接地されていないので、プラグアンドプレイ機能を実現することができ、ケーブルの汎用性を高めることができる。
【0034】
さらに、D−Subインターフェイスを持つ古いタイプのホストでDDC5Vを出力しないものがあるが、本実施の形態では、検出トランジスタ19の電源をDDC5V端子から取ると共に、電流阻止用のダイオード27を接続しているので、DDC5Vが供給されていない場合でも、マルチプレクサ21を切り替えるための検出トランジスタ19のコレクタ電圧はLレベルになり、モニタ電源25が供給されていれば、SCL,SDAラインをアナログEDID側に切り替えることができる。
【0035】
図2は本発明の第2の実施の形態による表示システムを示すブロック図であり、図1と対応する部分には同一符号を付して重複する説明は省略する。
図2において、本実施の形態は、図1の表示装置100における検出トランジスタ19に代えてコンパレータ29を判別手段として設け、このコンパレータ29の出力電圧を切り替え信号としてマルチプレクサ21を切り替えるようにしたものである。コンパレータ29の+端子には、DDC5Vを抵抗30,31(R4、R5)で分圧した電圧が加えられ、−端子には抵抗17,18,28(R1、R2、R3)で分圧した電圧が加えられている。また、コンパレータ29の電源電圧はDDC5Vから得ている。
【0036】
次に、上記構成による動作について説明する。
図2において、表示装置100のDVI−Iリセプタクル16にDVI−D〜DVI−Dケーブル14を接続したときは、コンパレータ29の出力電圧はHレベルとなって、マルチプレクサ21はSCL、SDAラインを不揮発性メモリ23に接続する。また、表示装置100のDVI−Iリセプタクル16にD−Sub〜DVI−I変換ケーブル15を接続したときは、コンパレータ29の出力電圧はLレベルとなって、マルチプレクサ21はSCL、SDAラインを不揮発性メモリ22に接続する。各抵抗17,18,28,30,31は、接続されるケーブルに応じてコンパレータ29の出力電圧が上記のように変化するように、その抵抗値R1、R2、R3、R4、R5が選ばれている。
【0037】
本実施の形態によれば、ユーザは使用するホストに応じたケーブルを接続するだけで、表示装置100側で自動的にアナログEDID又はデジタルEDIDを選択してホストに送信することができ、第1の実施の形態と同様の効果を得ることができる。
また、コンパレータ29の+端子及び−端子に抵抗17,18,28による分圧電圧及び抵抗30,31による分圧電圧を加えることにより、コンパレータ29の出力電圧を変化させているので、抵抗17,18,28の抵抗値の和、及び抵抗30,31の抵抗値の和をそれぞれ高くすることができ、従って、消費電流を少なくすることができる。
さらに、DDC5Vの電圧が変動しても各抵抗による分圧比は変化しないので、安定な判別結果を得ることができる。
【0038】
図3は本発明の第3の実施の形態による表示システムを示すブロック図であり、図1と対応する部分には同一符号を付して重複する説明は省略する。
図3において、本実施の形態は、図1の2個の不揮発性メモリ22,23を大容量の不揮発性メモリ41に置き換えると共に、MPU51を設けたものである。このMPU51にマルチプレクサの機能を持たせると共に、RAM43を設け、このRAM43に不揮発性メモリ41の内容を一時記憶するようにしている。MPU51の電源電圧はDDC5V又はモニタ電源25から供給される。
【0039】
次に、上記構成による動作について図4のフローチャートを用いて説明する。
図1、図4において、表示装置100のDVI−Iリセプタクル16にDVI−D〜DVI−Dケーブル14又はD−Sub〜DVI−I変換ケーブル15を接続すると処理が開始される(ステップ101)。次に、不揮発性メモリ41に記憶されたアナログEDIDとデジタルEDIDをRAM43に展開する(ステップ102)。次に、ホスト10又は11よりDDC通信要求の有無を判断し(ステップ103)、要求がなければDDC/EDID以外の処理を実行する(ステップ104)。
【0040】
次に、検出トランジスタ19のコレクタ電圧がHレベルか否かを判断する(ステップ111)。Hレベルであれば、RAM43上のデジタルEDIDをSCL,SDAラインを通じてホスト11に送信し(ステップ112)、Lレベルであれば、RAM43上のアナログEDIDをSCL,SDAラインを通じてホスト10に送信する(ステップ122)。
【0041】
本実施の形態によれば、ユーザがケーブルを接続するだけでアナログEDID又はデジタルEDIDを選択してホストに送信することができ、第1の実施の形態と同様の効果を得ることができる。
また、図1の2個の不揮発性メモリ22,23を容量の大きな1個の不揮発性メモリ41に置き換えると共に、マルチプレクサ機能をMPU51に持たせているため、部品点数を減らし、安価な構成とすることができる。
【0042】
【発明の効果】
以上説明したように、本発明によれば、ユーザがケーブルを表示装置に接続するだけの簡単な操作で、ホストがビデオ信号を送信する前に表示装置が自動的にケーブルの種類を判別し、判別に応じてマルチプレクサ等の選択手段の切り替えが行われ、適切な仕様情報を選択してホストに送信することができる。従って、ホストは仕様情報を受け取ってから適切なソフトウェアを選択すると共に内部設定を行い、表示装置に対してデジタル又はアナログの適切なビデオ信号を送ることができ、プラグアンドプレイ機能を実現することができる。
また、映像信号や同期信号に対して回路を付加しないので画質に影響を与えることがなく、さらにケーブルの汎用性を高めることができる。
【図面の簡単な説明】
【図1】 本発明の第1の実施の形態による表示システムを示すブロック図である。
【図2】 本発明の第2の実施の形態による表示システムを示すブロック図である。
【図3】 本発明の第3の実施の形態による表示システムを示すブロック図である。
【図4】 第3の実施の形態の動作を示すフローチャートである。
【図5】 従来の表示システムを示すブロック図である。
【図6】 従来の他の表示システムを示すブロック図である。
【符号の説明】
10、11 ホスト
12 DVI−Dコネクタリセプタクル
13 D−Subコネクタリセプタクル
15b DVI− Iコネクタ
15a D−Sub コネクタ
14a、14b DVD−Dコネクタ
14 DVI−D〜DVI−Dケーブル
15 D−Sub〜DVI−I変換ケーブル
16 DVI−Iコネクタリセプタクル
17、18、20、28、30、31 抵抗
19 検出トランジスタ
21 マルチプレクサ
22、23、41、52 不揮発性メモリ
24、27 ダイオード
25 モニタ電源
29 コンパレータ
51 MPU
100 表示装置
Claims (9)
- 表示装置の複数の仕様情報を記憶する記憶手段と、
複数種類のケーブルが選択的に接続可能になされると共に、前記ケーブルの電源供給端子と接続される第1の端子と前記ケーブルの電源供給検出端子と接続される第2の端子を有する接続手段と、
前記第1、第2の端子間に接続される抵抗と、
前記第1の端子がエミッタに接続され、前記第2の端子がベースに接続され、コレクタの電圧に基づいて前記接続手段に接続されたケーブルの種類を判別するトランジスタと、
前記トランジスタの判別結果に基づいて前記記憶手段から前記仕様情報の一つを選択する選択手段と、
前記選択手段で選択された仕様情報を前記接続手段及びケーブルを介してコンピュータに送信する送信手段と
を設けたことを特徴とする表示装置。 - 前記記憶手段に記憶される複数の仕様情報は、デジタルインターフェース形式の仕様情報とアナログインターフェース形式の仕様情報であることを特徴とする請求項1に記載の表示装置。
- 前記複数種類のケーブルは、
前記コンピュータからの電源供給ラインと電源供給検出ラインと前記仕様情報送信ラインと前記コンピュータからのデジタルビデオ信号送信ラインとを有する第1のケーブルと、
前記コンピュータからの電源供給ラインと前記仕様情報送信ラインと前記コンピュータからのアナログビデオ信号送信ラインとを有し、且つ前記電源供給ラインと前記接続手段の前記第2の端子とが短絡されている第2のケーブルであることを特徴とする請求項1又は2記載の表示装置。 - 前記仕様情報は、プラグアンドプレイ機能のためのEDIDであり、
前記第1のケーブルは、DVI−D〜DVI−Dケーブルであり、そのHPD端子とDDC5Vラインとが短絡されてなく、
前記第2のケーブルは、D−Sub〜DVI−I変換ケーブルであり、そのHPD端子とDDC5Vラインとが短絡されており、且つ前記接続手段におけるHPD端子とDDC5V端子との間に抵抗が接続され、
前記トランジスタは、前記抵抗両端の電位差を検出し、検出結果に基づいて前記選択手段を制御することを特徴とする請求項3記載の表示装置。 - 前記トランジスタは、前記DDC5Vラインから電源を供給され、
前記送信手段及び記憶手段は、前記DDC5Vラインから第1のダイオードを介して、又は内部電源から第2のダイオードを介して電源を供給される
ことを特徴とする請求項4記載の表示装置。 - 前記選択手段はマルチプレクサであることを特徴とする請求項1〜5の何れか1項に記載の表示装置。
- 表示装置の複数の仕様情報を記憶する記憶手段と、
複数種類のケーブルが選択的に接続可能になされると共に、前記ケーブルの電源供給端子と接続される第1の端子と前記ケーブルの電源供給検出端子と接続される第2の端子を有する接続手段と、
前記第1、第2の端子間に接続される第1の抵抗と、
一方の端子が前記第2の端子に接続される第2の抵抗と、
一方の端子が前記第2の抵抗の他方の端子に接続され、他方の端子が接地される第3の抵抗と、
一方の端子が前記第1の端子に接続される第4の抵抗と、
一方の端子が前記第4の抵抗の他方の端子に接続され、他方の端子が接地される第5の抵抗と、
前記第4の抵抗の他方の端子が+端子に接続され、前記第2の抵抗の他方の端子が−端 子に接続され、出力電圧に基づいて前記接続手段に接続されたケーブルの種類を判別するコンパレータと、
前記コンパレータの判別結果に基づいて前記記憶手段から前記仕様情報の一つを選択する選択手段と、
前記選択手段で選択された仕様情報を前記接続手段及びケーブルを介してコンピュータに送信する送信手段と
を設けたことを特徴とする表示装置。 - 表示装置の複数の仕様情報を記憶する記憶手段と、
複数種類のケーブルが選択的に接続可能になされると共に、前記ケーブルの電源供給端子と接続される第1の端子と前記ケーブルの電源供給検出端子と接続される第2の端子を有する接続手段と、
前記第1、第2の端子間に接続される抵抗と、
前記第1の端子がエミッタに接続され、前記第2の端子がベースに接続され、コレクタの電圧に基づいて前記接続手段に接続されたケーブルの種類を判別するトランジスタと、
前記トランジスタの判別結果に基づいて前記記憶手段から前記仕様情報の一つを選択する選択手段と、
前記選択手段で選択された仕様情報を前記接続手段及びケーブルを介してコンピュータに送信する送信手段とを設けてなる表示装置と、
前記接続手段に接続される前記複数種類のうちの1つのケーブルと、
前記ケーブルを介して前記表示装置と接続される接続手段と、
前記表示装置から送られてくる前記仕様情報に基づいてビデオ信号を前記表示装置に送信する送信手段とを有するコンピュータとを備えたことを特徴とする表示システム。 - 前記複数種類のケーブルは、前記コンピュータからの電源供給ラインと電源供給検出ラインと前記仕様情報送信ラインと前記コンピュータからのデジタルビデオ信号送信ラインとを有する第1のケーブルと、前記コンピュータからの電源供給ラインと前記仕様情報送信ラインと前記コンピュータからのアナログビデオ信号送信ラインとを有し、且つ前記電源供給ラインと前記接続手段の前記第2の端子とが短絡されている第2のケーブルであることを特徴とする請求項8記載の表示システム。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002233354A JP3942986B2 (ja) | 2002-08-09 | 2002-08-09 | 表示装置、表示システム及びケーブル |
DE10336236A DE10336236B4 (de) | 2002-08-09 | 2003-08-07 | Anzeigevorrichtung, Anzeigesystem und Kabel |
US10/636,160 US7184000B2 (en) | 2002-08-09 | 2003-08-07 | Display apparatus, display system and cable |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002233354A JP3942986B2 (ja) | 2002-08-09 | 2002-08-09 | 表示装置、表示システム及びケーブル |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004077506A JP2004077506A (ja) | 2004-03-11 |
JP3942986B2 true JP3942986B2 (ja) | 2007-07-11 |
Family
ID=31492426
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002233354A Expired - Fee Related JP3942986B2 (ja) | 2002-08-09 | 2002-08-09 | 表示装置、表示システム及びケーブル |
Country Status (3)
Country | Link |
---|---|
US (1) | US7184000B2 (ja) |
JP (1) | JP3942986B2 (ja) |
DE (1) | DE10336236B4 (ja) |
Families Citing this family (53)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI290287B (en) * | 2003-10-03 | 2007-11-21 | Delta Electronics Inc | Display device using common display data channel |
US7269673B2 (en) * | 2004-02-18 | 2007-09-11 | Silicon Image, Inc. | Cable with circuitry for asserting stored cable data or other information to an external device or user |
JP4871494B2 (ja) | 2004-03-31 | 2012-02-08 | パナソニック株式会社 | 映像信号処理装置 |
KR100575125B1 (ko) | 2004-05-06 | 2006-05-02 | 주식회사 소디프 이앤티 | 디지털 영상표시기기의 dvi 신호입출력장치 |
KR100541459B1 (ko) * | 2004-06-24 | 2006-01-10 | 삼성전자주식회사 | 컴퓨터 시스템 |
US8407594B2 (en) * | 2004-07-22 | 2013-03-26 | Sony Corporation | System and method for dynamically establishing extended display identification data |
TWI248766B (en) * | 2004-09-22 | 2006-02-01 | Mitac Technology Corp | Video integration device and processing method thereof |
US7911475B2 (en) * | 2004-10-18 | 2011-03-22 | Genesis Microchip Inc. | Virtual extended display information data (EDID) in a flat panel controller |
US7995043B2 (en) * | 2004-10-18 | 2011-08-09 | Tamiras Per Pte. Ltd., Llc | Arbitration for acquisition of extended display identification data (EDID) |
US7911473B2 (en) * | 2004-10-18 | 2011-03-22 | Genesis Microchip Inc. | Method for acquiring extended display identification data (EDID) in a powered down EDID compliant display controller |
US7477244B2 (en) * | 2004-10-18 | 2009-01-13 | Genesis Microchip Inc. | Automatic activity detection in a display controller |
KR100643235B1 (ko) * | 2004-10-30 | 2006-11-10 | 삼성전자주식회사 | 디스플레이장치 및 그 제어방법 |
JP2006148766A (ja) * | 2004-11-24 | 2006-06-08 | Canon Inc | 映像表示装置 |
KR100749811B1 (ko) * | 2004-12-01 | 2007-08-16 | 삼성전자주식회사 | 디스플레이장치 및 그 제어방법 |
JP2006179973A (ja) * | 2004-12-20 | 2006-07-06 | Toshiba Corp | 電子機器及びその制御方法 |
JP4665605B2 (ja) * | 2005-05-20 | 2011-04-06 | 富士ゼロックス株式会社 | 信号伝送装置及び信号伝送システム |
TWI260915B (en) * | 2005-06-14 | 2006-08-21 | Princeton Technology Corp | Video player and electronic system utilizing the same |
KR101172843B1 (ko) | 2005-06-15 | 2012-08-09 | 현대아이비티주식회사 | 디지털 영상 표시기기의 디브이아이 커넥터 연결 여부검출장치 |
KR100690581B1 (ko) * | 2005-06-29 | 2007-03-09 | 삼성전자주식회사 | 디스플레이장치 |
KR100688981B1 (ko) | 2005-07-22 | 2007-03-08 | 삼성전자주식회사 | 미디어 재생장치와 그 제어방법 및 이를 포함하는미디어재생시스템 |
KR100751108B1 (ko) * | 2005-09-22 | 2007-08-22 | 엘지전자 주식회사 | 디스플레이 장치의 입력신호 판별장치 및 방법 |
KR101239338B1 (ko) * | 2006-03-09 | 2013-03-18 | 삼성전자주식회사 | 표시 장치 및 이의 구동 방법 |
TWI310909B (en) * | 2006-04-07 | 2009-06-11 | Coretronic Corp | Digital visual interface apparatus |
TWI337726B (en) * | 2006-04-28 | 2011-02-21 | Chimei Innolux Corp | Burning system and burning method of liquid crystal display |
KR101303945B1 (ko) * | 2006-10-25 | 2013-09-05 | 삼성전자주식회사 | 디지털 인터페이스의 신호출력장치 및 그 방법 |
US8456188B2 (en) * | 2006-11-07 | 2013-06-04 | Sony Corporation | Electronic apparatus and cable device |
US7746081B2 (en) * | 2006-12-08 | 2010-06-29 | General Electric Company | Cable detection method and apparatus |
US20080158422A1 (en) * | 2007-01-03 | 2008-07-03 | Creative Technology Ltd | Circuit, method and system for determining video signal type for generation by a media player |
US20080204373A1 (en) * | 2007-02-27 | 2008-08-28 | Leroy Sutton | R-port assembly for video signal format conversion |
JP2008276067A (ja) * | 2007-05-02 | 2008-11-13 | Canon Inc | 映像表示装置及びその制御方法 |
JP2008292721A (ja) * | 2007-05-24 | 2008-12-04 | Mitsubishi Electric Corp | 画像表示パネル、表示パネル制御装置および画像表示装置 |
KR101370344B1 (ko) * | 2007-05-31 | 2014-03-06 | 삼성전자 주식회사 | 디스플레이장치 및 그 제어방법 |
KR101380753B1 (ko) * | 2007-07-23 | 2014-04-02 | 삼성전자 주식회사 | 디스플레이장치 및 그 제어방법 |
TW200905661A (en) * | 2007-07-27 | 2009-02-01 | Coretronic Corp | Interface apparatus and method for writing extended display identification data |
JP4595991B2 (ja) | 2007-10-31 | 2010-12-08 | ソニー株式会社 | 映像機器及び映像機器の出力切換方法 |
TWI364709B (en) * | 2007-11-06 | 2012-05-21 | Qisda Corp | Display apparatus and controlling method thereof |
CN101436395B (zh) * | 2007-11-16 | 2010-12-08 | 佳世达科技股份有限公司 | 显示装置及用于控制该显示装置的方法 |
US20090150589A1 (en) * | 2007-12-07 | 2009-06-11 | Watarai Chikara | Hot-plug signal output apparatus and hot-plug signal input/output apparatus |
JP5060979B2 (ja) * | 2008-01-30 | 2012-10-31 | レノボ・シンガポール・プライベート・リミテッド | 携帯情報装置およびそのモード切替方法 |
JP2009194484A (ja) * | 2008-02-12 | 2009-08-27 | Toshiba Corp | データ伝送装置 |
US20090213129A1 (en) * | 2008-02-25 | 2009-08-27 | Kuo-Yang Li | Storage Unit and Storage Module for Storing EDID |
JP5572929B2 (ja) * | 2008-03-05 | 2014-08-20 | ソニー株式会社 | 送信装置 |
JPWO2009118851A1 (ja) * | 2008-03-27 | 2011-07-21 | パイオニア株式会社 | コンテンツ送信装置 |
US8963797B2 (en) * | 2010-01-06 | 2015-02-24 | Apple Inc. | Display driving architectures |
WO2013005572A1 (ja) | 2011-07-01 | 2013-01-10 | ソニー株式会社 | 電子機器、伝送ケーブルのカテゴリ判別方法および伝送ケーブル |
US9003369B2 (en) | 2011-08-31 | 2015-04-07 | Nvidia Corporation | HDMI-muxed debug port methods and apparatuses |
US8856744B2 (en) * | 2011-08-31 | 2014-10-07 | Nvidia Corporation | HDMI-muxed debug cable methods and apparatuses |
WO2013152082A1 (en) * | 2012-04-04 | 2013-10-10 | Avocent Huntsville Corp. | Access appliance providing direct display data channel (ddc) interface connection and stored monitor calibration information |
US20150262552A1 (en) * | 2012-10-18 | 2015-09-17 | Nec Display Solutions, Ltd. | Display device and image display method |
KR20140060141A (ko) * | 2012-11-09 | 2014-05-19 | 삼성전자주식회사 | 디스플레이 장치 및 그 제어 방법 |
TWI506410B (zh) * | 2012-12-24 | 2015-11-01 | Celestica Technology Consultancy Shanghai Co Ltd | 具有供電功能的視訊介面及其操作方法 |
KR102019495B1 (ko) * | 2013-01-31 | 2019-09-06 | 삼성전자주식회사 | 싱크 장치, 소스 장치, 기능 블록 제어 시스템, 싱크 장치 제어 방법, 소스 장치 제어 방법 및 기능 블록 제어 방법 |
CN105279055B (zh) * | 2015-10-20 | 2019-01-29 | 昆山龙腾光电有限公司 | 一种热插拔检测调节电路 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06206359A (ja) | 1993-01-12 | 1994-07-26 | Fujitsu Ltd | エミュレーション切り替え方式 |
JPH10105274A (ja) * | 1996-09-09 | 1998-04-24 | Internatl Business Mach Corp <Ibm> | 携帯型情報処理機器 |
KR100234422B1 (ko) * | 1996-12-21 | 1999-12-15 | 윤종용 | 디스플레이장치의 전원 자동 제어회로 |
US6314479B1 (en) | 1997-08-04 | 2001-11-06 | Compaq Computer Corporation | Universal multi-pin plug and display connector for standardizing signals transmitted between a computer and a display for a PC theatre interconnectivity system |
US6089453A (en) * | 1997-10-10 | 2000-07-18 | Display Edge Technology, Ltd. | Article-information display system using electronically controlled tags |
TW475140B (en) * | 1998-04-29 | 2002-02-01 | Samsung Electronics Co Ltd | Analog/digital display adapter and a computer system having the same |
JP2000222083A (ja) | 1999-01-29 | 2000-08-11 | Alps Electric Co Ltd | 光通信装置と光通信装置に用いる送受信器 |
JP2001125693A (ja) | 1999-10-28 | 2001-05-11 | Nec Home Electronics Ltd | 画像表示装置用の信号ケーブル |
JP3526019B2 (ja) | 1999-11-30 | 2004-05-10 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 画像表示システム、画像表示装置、および画像表示方法 |
JP3504202B2 (ja) * | 1999-12-21 | 2004-03-08 | 株式会社ナナオ | 表示装置 |
JP2001346202A (ja) | 2000-06-01 | 2001-12-14 | Sanyo Electric Co Ltd | 画像信号伝送装置 |
KR100349205B1 (ko) * | 2000-11-17 | 2002-08-21 | 삼성전자 주식회사 | 디지탈 영상표시기기의 디브이아이 커넥터 검출 장치 및방법 |
JP3754635B2 (ja) | 2001-07-17 | 2006-03-15 | Necディスプレイソリューションズ株式会社 | ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法 |
JP2003241724A (ja) | 2002-02-15 | 2003-08-29 | Rohm Co Ltd | ディスプレイモニタ装置 |
-
2002
- 2002-08-09 JP JP2002233354A patent/JP3942986B2/ja not_active Expired - Fee Related
-
2003
- 2003-08-07 DE DE10336236A patent/DE10336236B4/de not_active Expired - Lifetime
- 2003-08-07 US US10/636,160 patent/US7184000B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2004077506A (ja) | 2004-03-11 |
US7184000B2 (en) | 2007-02-27 |
DE10336236B4 (de) | 2008-02-14 |
DE10336236A1 (de) | 2004-03-04 |
US20040027515A1 (en) | 2004-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3942986B2 (ja) | 表示装置、表示システム及びケーブル | |
JP3504202B2 (ja) | 表示装置 | |
US6943753B2 (en) | Input channel switching control device for display monitor and method of controlling input channel switching of display monitor | |
US20080231546A1 (en) | Multi-Display System And Method Of Automatically Setting Display Mode | |
CN101404745B (zh) | 显示装置和发送装置 | |
KR20040032271A (ko) | 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법 | |
US20060114248A1 (en) | Displaying apparatus and control method thereof | |
US7123248B1 (en) | Analog multi-display using digital visual interface | |
KR100643235B1 (ko) | 디스플레이장치 및 그 제어방법 | |
JP5335609B2 (ja) | 通信装置 | |
US6348916B1 (en) | Apparatus for implementing stereoscopic images in computer system | |
CN100561566C (zh) | 图像显示装置和图像显示方法 | |
JP2007225980A (ja) | モニタ接続手段を有する処理装置およびモニタ検出方法 | |
KR100370047B1 (ko) | 모니터의 디스플레이 데이터 처리장치 | |
JP2007206598A (ja) | 表示装置、及び表示仕様切り替え方法 | |
US20070009183A1 (en) | Electronic apparatus and control method thereof | |
JP2005091795A (ja) | 表示装置 | |
KR100910910B1 (ko) | 모니터의 디스플레이 데이터 처리장치 | |
KR100873134B1 (ko) | 모니터 및 이를 이용한 입력 신호 표시 방법 | |
KR100584621B1 (ko) | 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법 | |
KR20050069745A (ko) | 영상 표시 기기의 edid 데이터 포맷 절환 장치 | |
KR19990032800A (ko) | 모니터에 있어서 시험 패턴 발생회로 및 방법 | |
US20050007395A1 (en) | Method for transmitting display data | |
JP2003131643A (ja) | 画像表示装置 | |
KR20030082112A (ko) | 모니터의 표시모드설정방법 및 표시모드설정시스템과표시모드설정방법을 수행하는 프로그램이 저장된 기록매체 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050624 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20050627 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060914 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20061003 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070327 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070404 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 3942986 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100413 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100413 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110413 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120413 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120413 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130413 Year of fee payment: 6 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130413 Year of fee payment: 6 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130413 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140413 Year of fee payment: 7 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |