JP3869431B2 - 時分割多重化された映像信号の使用者クロックコードを用いたクロック復元方法及びその方法に使用される送/受信装置 - Google Patents
時分割多重化された映像信号の使用者クロックコードを用いたクロック復元方法及びその方法に使用される送/受信装置 Download PDFInfo
- Publication number
- JP3869431B2 JP3869431B2 JP2004145518A JP2004145518A JP3869431B2 JP 3869431 B2 JP3869431 B2 JP 3869431B2 JP 2004145518 A JP2004145518 A JP 2004145518A JP 2004145518 A JP2004145518 A JP 2004145518A JP 3869431 B2 JP3869431 B2 JP 3869431B2
- Authority
- JP
- Japan
- Prior art keywords
- clock
- user
- video signal
- codes
- digital video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 22
- 238000011084 recovery Methods 0.000 title claims description 17
- 230000005540 biological transmission Effects 0.000 claims description 18
- 239000000284 extract Substances 0.000 claims description 6
- 238000004364 calculation method Methods 0.000 claims description 5
- 125000004122 cyclic group Chemical group 0.000 claims description 3
- 230000008054 signal transmission Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 7
- 230000001360 synchronised effect Effects 0.000 description 4
- 238000005457 optimization Methods 0.000 description 2
- 239000000969 carrier Substances 0.000 description 1
- 230000001427 coherent effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000006837 decompression Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/046—Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/4302—Content synchronisation processes, e.g. decoder synchronisation
- H04N21/4305—Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Synchronizing For Television (AREA)
- Time-Division Multiplex Systems (AREA)
Description
22 基準クロック生成器(Reference Clock Generator)
23 CRC生成器(CRC Generator)
24 フレーム生成器(Frame Generator)
25 使用者クロック生成器(User Clock Generator)
26 送信部(Transmitter)
31 使用者クロックコード感知器(User Code Detector)
32 クロック抽出器(Clock Extractor)
33 基準クロック生成器(Reference Clock Generator)
34 計数器(Counter)
41 平均使用者クロック検出器(Mean User Clock Detector)
42 平均基準クロック検出器(Mean Reference Clock Detector)
43 クロック演算部(Clock Operator)
Claims (7)
- デジタル映像信号を時分割多重化して送受信する時のクロック復元方法において、
デジタル映像信号に対する時分割多重化時に所定の数の使用者クロックコードを挿入して送信する第1段階と、
前記第1段階で送信された時分割多重化デジタル映像信号を受信し、該時分割多重化デジタル映像信号から前記所定の数の使用者クロックコードを感知して抽出する第2段階と、
基準クロックをカウンティングする第3段階と、
前記第2段階で感知された前記所定の数の使用者クロックコードと前記第3段階のカウンティング値とを用いたLMS(Least Mean Square)アルゴリズムを通じて送信クロックを復元する第4段階と、を含む使用者クロックコードを用い、
前記第1段階における前記使用者クロックコードの所定の数は、数式1(式中、Nは使用者クロックコードの個数、σ c は基準クロックの雑音の標準偏差、σ d は予め定義されたジッターの限界値、mは雑音のない場合の傾斜度)により決定されることを特徴とするクロック復元方法。
- 前記所定の数の使用者クロックコードは、時分割多重化デジタル映像信号におけるフレームオーバーヘッドのシンクバイト(Sync Byte)の後に位置するようにすることを特徴とする請求項1に記載のクロック復元方法。
- 並列構造で入力されるデジタル映像信号を直列信号に変換する並/直列変換器と、
該直列信号に変換されたデジタル映像信号を時分割多重化フレームとして生成するためのフレーム生成器と、
直列伝送で伝送されるデータの信頼性を検証するためのCRC(Cyclic Redundancy Check)を生成して前記フレーム生成器に伝えるためのCRC生成器と、
送信装置内の構成要素に対する基準クロックを提供するための基準クロック生成器と、
前記基準クロックを用いて同期化のための所定の数の使用者クロックコードを生成して前記フレーム生成器に伝える使用者クロック生成器と、
前記フレーム生成器により生成された時分割多重化フレームを送信するための送信部と、を備え、
前記使用者クロックコードの所定の数は、数式2(式中、Nは使用者クロックコードの個数、σ c は基準クロックの雑音の標準偏差、σ d は予め定義されたジッターの限界値、mは雑音のない場合の傾斜度)により決定されることを特徴とする使用者クロックコードを用いたクロック復元方法用の時分割多重化デジタル映像信号送信装置。
- 時分割多重化デジタル映像信号を受信して所定の数の使用者クロックコードを感知し抽出する使用者クロックコード感知器と、
受信装置の基準クロックを提供する基準クロック生成器と、
前記基準クロックをカウンティングしてその値を伝える計数器と、
前記使用者クロックコード感知器で感知した前記使用者クロックコードと前記計数器のカウンティング値とを用いたLMSアルゴリズムにより同期化クロックを抽出するクロック抽出器と、を備え、
前記使用者クロックコードの所定の数は、数式3(式中、Nは使用者クロックコードの個数、σ c は基準クロックの雑音の標準偏差、σ d は予め定義されたジッターの限界値、mは雑音のない場合の傾斜度)により決定されることを特徴とする使用者クロックコードを用いたクロック復元方法用の時分割多重化デジタル映像信号受信装置。
- 前記クロック抽出器は、
前記使用者クロックコード感知器で感知し抽出した前記使用者クロックコードを用いて平均使用者クロックを検出する平均使用者クロック検出器と、
前記計数器のカウンティング値を用いて平均基準クロックを検出する平均基準クロック検出器と、
前記平均使用者クロックと前記平均基準クロックとを用いてLMSアルゴリズムにより同期化クロックを抽出するクロック演算部と、を有する請求項4に記載の時分割多重化デジタル映像信号受信装置。 - 時間分割多重化デジタル映像信号受信部の同期化クロック復元方法において、
時分割多重化デジタル映像信号を受信する第1段階と、
該時分割多重化デジタル映像信号から所定の数の使用者クロックコードを検出する第2段階と、
基準クロックを生成する第3段階と、
前記基準クロックをカウンティングする第4段階と、
前記使用者クロックコードと前記基準クロックのカウンティング値とを用いてLMSアルゴリズムにより同期化クロックを抽出する第5段階と、を含み、
前記使用者クロックコードの所定の数は、数式4(式中、Nは使用者クロックコードの個数、σ c は基準クロックの雑音の標準偏差、σ d は予め定義されたジッターの限界値、mは雑音のない場合の傾斜度)により決定されることを特徴とするクロック復元方法。
- 前記第5段階は、
前記使用者クロックコードを用いて平均使用者クロックを検出する第6段階と、
前記第4段階のカウンティング値を用いて平均基準クロックを検出する第7段階と、
前記平均使用者クロックコードと前記平均基準クロックとを用いてLMSアルゴリズムにより同期化クロックを抽出する第8段階と、を含む請求項6に記載のクロック復元方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0031166A KR100487191B1 (ko) | 2003-05-16 | 2003-05-16 | 시간 분할 다중화된 디지털 영상 신호의 사용자 클럭코드를 이용한 클럭 복원 방법 및 상기 방법에 사용되는송/수신 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004343770A JP2004343770A (ja) | 2004-12-02 |
JP3869431B2 true JP3869431B2 (ja) | 2007-01-17 |
Family
ID=33028878
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004145518A Expired - Fee Related JP3869431B2 (ja) | 2003-05-16 | 2004-05-14 | 時分割多重化された映像信号の使用者クロックコードを用いたクロック復元方法及びその方法に使用される送/受信装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7203240B2 (ja) |
EP (1) | EP1478119B1 (ja) |
JP (1) | JP3869431B2 (ja) |
KR (1) | KR100487191B1 (ja) |
DE (1) | DE602004021531D1 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8073040B1 (en) * | 2004-08-20 | 2011-12-06 | Altera Corporation | Serial communications control plane with optional features |
US7835366B2 (en) * | 2005-11-01 | 2010-11-16 | Ciena Corporation | Three-way message exchange clock synchronization |
US7492732B2 (en) * | 2005-11-01 | 2009-02-17 | Nortel Networks Limited | Differential clock recovery in packet networks |
US8170013B2 (en) * | 2007-06-12 | 2012-05-01 | Thomson Licensing | Automatic compensation of a delay of a synchronization signal in a packet switching network |
KR100913400B1 (ko) * | 2007-07-24 | 2009-08-21 | 고려대학교 산학협력단 | 직렬 송수신 장치 및 그 통신 방법 |
ES2394262T3 (es) * | 2008-11-05 | 2013-01-30 | Thine Electronics, Inc. | Dispositivo de transmisor, dispositivo de receptor y sistema de comunicación |
KR20130081388A (ko) * | 2012-01-09 | 2013-07-17 | 삼성전자주식회사 | 메모리 장치와 이의 동작 방법 |
GB2499261B (en) * | 2012-02-10 | 2016-05-04 | British Broadcasting Corp | Method and apparatus for converting audio, video and control signals |
CN106658017B (zh) * | 2016-10-26 | 2019-08-02 | 北京集创北方科技股份有限公司 | 图像压缩和解压缩方法、图像处理方法及相关装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4885741A (en) * | 1988-08-03 | 1989-12-05 | American Telephone And Telegraph Company | Data communication arrangement with embedded matrix switch |
US4855996A (en) * | 1988-08-03 | 1989-08-08 | American Telephone And Telegraph Company | Time division multiplex arrangement |
JPH0630066A (ja) | 1992-07-10 | 1994-02-04 | Matsushita Electric Ind Co Ltd | データ復号装置 |
US5696800A (en) * | 1995-03-22 | 1997-12-09 | Intel Corporation | Dual tracking differential manchester decoder and clock recovery circuit |
JPH0946321A (ja) | 1995-08-01 | 1997-02-14 | Fujitsu Ltd | データ通信方法及び装置 |
US6307868B1 (en) * | 1995-08-25 | 2001-10-23 | Terayon Communication Systems, Inc. | Apparatus and method for SCDMA digital data transmission using orthogonal codes and a head end modem with no tracking loops |
US5751702A (en) * | 1995-12-05 | 1998-05-12 | Stanford Telecommunications, Inc. | Network protocol for wireless broadband ISDN using ATM |
DE60137961D1 (de) | 2000-11-30 | 2009-04-23 | Arraycomm Llc | Trainingsfolge für ein funkkommunikationssystem |
CA2376971A1 (en) * | 2001-03-16 | 2002-09-16 | Silicon Image, Inc. | Combining a clock signal and a data signal |
US20030058890A1 (en) | 2001-09-18 | 2003-03-27 | Ritchie, John A. | MPEG program clock reference (PCR) delivery for support of accurate network clocks |
-
2003
- 2003-05-16 KR KR10-2003-0031166A patent/KR100487191B1/ko not_active IP Right Cessation
- 2003-08-29 US US10/651,745 patent/US7203240B2/en not_active Expired - Fee Related
-
2004
- 2004-04-02 DE DE602004021531T patent/DE602004021531D1/de not_active Expired - Lifetime
- 2004-04-02 EP EP04008084A patent/EP1478119B1/en not_active Expired - Fee Related
- 2004-05-14 JP JP2004145518A patent/JP3869431B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP1478119A2 (en) | 2004-11-17 |
EP1478119A3 (en) | 2006-02-08 |
US20040228407A1 (en) | 2004-11-18 |
JP2004343770A (ja) | 2004-12-02 |
DE602004021531D1 (de) | 2009-07-30 |
KR100487191B1 (ko) | 2005-05-04 |
EP1478119B1 (en) | 2009-06-17 |
KR20040098863A (ko) | 2004-11-26 |
US7203240B2 (en) | 2007-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0726662B1 (en) | Receiver and transmitter-receiver | |
KR100547831B1 (ko) | 가변 데이터 전송률에 대응이 가능한 클럭 및 데이터 복원장치 | |
EP0317159B1 (en) | Clock recovery arrangement | |
JP5068758B2 (ja) | データ再生回路 | |
US8063986B2 (en) | Audio clock regenerator with precisely tracking mechanism | |
KR101419892B1 (ko) | 수신기 및 이를 포함하는 통신 시스템 | |
JP3869431B2 (ja) | 時分割多重化された映像信号の使用者クロックコードを用いたクロック復元方法及びその方法に使用される送/受信装置 | |
US7639769B2 (en) | Method and apparatus for providing synchronization in a communication system | |
JPS6194429A (ja) | 位相同期回路 | |
US8275001B1 (en) | Systems and methods for synchronizing backup receivers to network clocks | |
EP3599736B1 (en) | Zero offset clock distribution | |
CN114826539B (zh) | 无参考时钟的时钟数据恢复装置及其方法 | |
US20050129134A1 (en) | Low wander timing generation and recovery | |
US7366207B1 (en) | High speed elastic buffer with clock jitter tolerant design | |
JP3123511B2 (ja) | 位相制御装置 | |
JP3886392B2 (ja) | クロック再生回路 | |
US11924319B2 (en) | Time synchronization device, time synchronization system, and time synchronization method | |
KR100224578B1 (ko) | 디지탈 위상폐루프회로를 이용한 타이밍복원방법 및 그 장치 | |
JP2671012B2 (ja) | タイミング抽出回路 | |
JP2850692B2 (ja) | フレーム同期装置 | |
KR101364171B1 (ko) | 무선 전송 시스템에서 단말의 클럭 복원 장치 및 방법 | |
JP3587201B2 (ja) | クロック再生装置 | |
JP2001292119A (ja) | タイミング抽出回路 | |
JPH11220461A (ja) | 時刻品質情報検出装置及びその検出方法 | |
JPH11232795A (ja) | ビットクロック再生装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060620 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060914 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061010 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061012 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091020 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101020 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111020 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121020 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131020 Year of fee payment: 7 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |