JP3865972B2 - マイクロコンピュータおよびマイクロコンピュータを用いたシステム - Google Patents
マイクロコンピュータおよびマイクロコンピュータを用いたシステム Download PDFInfo
- Publication number
- JP3865972B2 JP3865972B2 JP18290499A JP18290499A JP3865972B2 JP 3865972 B2 JP3865972 B2 JP 3865972B2 JP 18290499 A JP18290499 A JP 18290499A JP 18290499 A JP18290499 A JP 18290499A JP 3865972 B2 JP3865972 B2 JP 3865972B2
- Authority
- JP
- Japan
- Prior art keywords
- clock
- memory
- frequency
- microcomputer
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dram (AREA)
- Microcomputers (AREA)
Description
【発明の属する技術分野】
本発明は、半導体メモリに接続されるマイクロコンピュータに関するものであり、特にダブルデータレート(DDR)方式のシンクロナスダイナミックランダムアクセスメモリ(SDRAM)と接続し、データの読み出しおよびデータの書き込みを行うマイクロコンピュータに適用して有効な技術に関するものである。
【0002】
また、本発明は、前記マイクロコンピュータと、前記ダブルデータレート方式のシンクロナスダイナミックランダムメモリとにより構成されたマイクロコンピュータシステムに適用しても有効な技術に関するものである。
【0003】
【従来の技術】
ダブルデータレート(DDR)方式を採用するシンクロナスランダムアクセスメモリ(SDRAM)にマイクロコンピュータを接続し、メモリからデータを読み出し、またはデータの書き込みを行う技術は従来から用いられている。この場合、マイクロコンピュータをDDR−SDRAMに接続させるための、マイクロコンピュータとDDR−SDRAMとの間に、マイクロコンピュータとメモリとは別にDDR方式のSDRAMを制御するためのメモリコントローラを接続していた。
【0004】
【発明が解決しようとする課題】
マイクロコンピュータとダブルデータレート(DDR)方式のメモリとを接続するために、メモリコントローラをマイクロコンピュータとDDR−SDRAMとは独立して設けた場合、マイクロコンピュータとメモリコントローラとの間、及びメモリコントローラとメモリとの間でアドレスやデータのやり取りを行う必要がある。そのため、データやアドレスのやり取りをメモリコントローラを介して行っている分、速度性能を落とすこととなっていた。更に、無駄な経路を信号が通過するため、消費電力の面でも無駄が生じていた。上記により、マイクロコンピュータとDDR−SDRAMとを組み合わせたマイコンシステムの性能向上の妨げとなっていた。
【0005】
また、マイクロコンピュータとDDR−SDRAMとを一つの半導体基板に形成する場合にも、同一基板上に形成されたマイクロコンピュータとDDR−SDRAMとの外にDDR方式のメモリを制御するためのメモリコントローラを接続する必要があり、上述した如く、性能向上の妨げとなっていた。
【0006】
更に、上記の如くマイクロコンピュータとDDR−SDRAMとの間にDDR方式のメモリコントローラを接続した場合、部品点数が増加し、実装面積が増大し、コストを下げる上での障害となっていた。
【0007】
本発明の目的は、マイクロコンピュータとDDR方式のメモリコントローラの機能をマイクロコンピュータに内蔵することで、マイクロコンピュータとDDR−SDRAMとの間のデータの読み出しおよび書き込みの性能の向上を図ったマイクロコンピュータを提供することである。
【0008】
更に、本発明の目的は、マイクロコンピュータにメモリコントローラを組み込むことで、部品点数を抑え、実装面積を縮小させることが可能となり、DDR方式のSDRAMを使用したシステムを安価に提供することにある。
【0009】
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
【0010】
【課題を解決するための手段】
本発明のうち代表的なものの概要を以下に簡単に説明する。
【0011】
本発明では上記目的を達成するために、マイクロコンピュータと同一の半導体基板上に、前記マイクロコンピュータの中央処理ユニット(CPU)から出力される複数ビットからなるアドレス信号により、DDR−SDRAMからのデータの読み出しとデータの書き込みを行うためにダブルデータレート方式でメモリを制御するための各種ストローブ信号を生成し出力するメモリ制御手段と、前記中央処理ユニットとメモリ制御手段とに対してメモリ制御等に必要なクロックを供給するためのクロック制御手段とを形成する。
【0012】
具体的には、マイクロコンピュータと同一の半導体基板上に、メモリ制御のためのアドレス信号の生成やストローブ信号の生成およびデータの入出力のための基準となる高速な内部クロック信号とメモリへ供給する低速な外部出力クロック信号とを使用してダブルデータレート方式でメモリからのデータの読み出しおよび書き込みを行うことを可能にする手段を形成する。
【0013】
上記によりマイクロコンピュータとDDR−SDRAMとを直接接続し、マイクロコンピュータとDDR−SDRAMとの間にメモリコントローラを別に接続させる必要の無いマイクロコンピュータの提供が可能となる。更に、前記マイクロコンピュータとDDR−SDRAMとを直接接続したマイコンシステムの構築が可能となる。
【0014】
更に、マイクロコンピュータとDDR方式のメモリを同一半導体基板上に形成する際、前記半導体基板外にDDR方式のメモリコントローラを接続させる必要の無いマイクロコンピュータやマイコンシステムの提供が可能となる。
【0015】
以上により、マイクロコンピュータとメモリとの間のデータのやりとりの効率が向上し高速なデータ転送が可能となり、消費電力の低減も可能となる。更に、部品点数が少なく、従来よりも小面積で、低コストのシステムを提供することが可能となる。
【0016】
【発明の実施の形態】
図1には本発明の代表的な実施形態の一つを示している。一つの半導体基板に形成されたマイクロコンピュータ(MPU:マイクロプロセッサユニット)と、一つの半導体基板上に形成されたダブルデータレート方式のシンクロナスDRAM(DDR−SDRAM)21とが示されている。図では、DDR−SDRAMは一つしか示されていないが、一つのマイクロコンピュータに複数のDDR−SDRAMを接続する構成であってもよい。
【0017】
図1のマイクロプロセッサユニット内部の説明を行う。1は21のDDR方式のメモリを制御するメモリインタフェースモジュール、2は中央処理装置(CPU)及びキャッシュメモリ(Cache)とで構成されたモジュール、3はダイレクトメモリアクセスコントローラ(DMAC)モジュールである。2のCPU/Cacheモジュールと3のDMACモジュールは、1のメモリインタフェースモジュールに向けて、メモリに記憶されているデータの読み出し又はメモリにデータを記憶させるため、メモリ内の所定メモリセルを指定するためのアドレスの他に、アクセス要求も出力する。CPU/Cacheモジュールがメモリインタフェースモジュールに対して行うアクセス要求としては、メモリからのリードとメモリへのライトを行うためのメモリアクセス要求と、メモリインタフェースモジュール内部のレジスタ6に対するリード/ライトのレジスタアクセス要求などがある。DMACモジュールがメモリインタフェースモジュールに対して行うアクセス要求としては、メモリのリード/ライトを行うためのメモリアクセス要求がある。
【0018】
上記に示した、CPU/Cacheモジュールからメモリインタフェース内のレジスタ6に対するレジスタアクセス要求のうち、レジスタへのライト要求を行う場合、CPU/Cacheモジュールはリクエストとしてレジスタライトアクセス要求をメモリインタフェースモジュール内のリクエスト制御部4に出力する。それと同時に、レジスタ6に書き込むデータを103を介してレジスタ6に出力する。CPU/Cacheモジュールより、レジスタへの書き込みの要求を受けたリクエスト制御部4はレジスタアクセスリクエスト101をレジスタR/W制御部5に出力する。レジスタアクセスリクエストを受けたレジスタR/W制御部は、レジスタ6に対してレジスタ書き込み信号102を出力する。上述した一連の動作により、CPU/Cacheモジュールからレジスタ6に送られるデータがレジスタ6に書き込まれる。
【0019】
CPU/CacheモジュールがDDR−SDRAMに記憶されているデータを必要とした場合、CPU/Cacheモジュールはリクエストとしてメモリアクセス要求とDDR−SDRAMの所定箇所を指定するためのアドレスをメモリインタフェースモジュール内のリクエスト制御部4に出力する。メモリアクセス要求を受けたリクエスト制御部は、CPU/Cacheモジュールがメモリへのアクセスを要求していることを認識すると、メモリインタフェースモジュール内の外部バス制御部7にメモリアクセスリクエスト104を出力する。メモリアクセスリクエストを受けた外部バス制御部はアドレス制御部8、制御信号生成部9、データ制御部10を制御し、DDR−SDRAMとのメモリアクセスを開始する。
【0020】
上述したアドレス制御部8ではあらかじめレジスタに記憶されているデータのうちのメモリアドレスと、リクエスト制御部4から出力されるリクエストアドレス107から、メモリへ出力するアドレス情報を生成する。生成されたアドレスは、DDR−SDRAMに接続されているアドレスバス34を介してメモリ21に転送される。制御信号生成部9では、あらかじめレジスタ6に記憶されたデータのなかのメモリ情報105を外部バス制御部7を介して受け取り、受け取ったメモリ情報にしたがってメモリアクセスに必要なメモリ制御信号35を生成し、メモリに出力する。メモリ制御信号としては、メモリからのリード/メモリへのライト等をメモリに指示するための各種コマンドである。データ制御部10は、外部バス制御部7からの指示により、バスデータバッファ11を制御し、DDR−SDRAMに接続されたデータバス36を介して行われる、マイクロプロセッサとメモリとの間のデータの授受の制御を行う。
【0021】
なお、本実施例ではDMACモジュールを内蔵したマイクロプロセッサを用いているが、DMACモジュールを内蔵していないマイクロプロセッサでもよい。
【0022】
図2では、図1のマイクロプロセッサの中に形成されているクロック制御部12の詳細例を示す。クロック制御部12は、基準となるクロックを生成するクロック生成部13、クロック生成部13で生成されたクロックの1/2の周波数を生成するクロック分周器14とで主に構成される。クロック生成部13にて生成されたクロックは、本実施例のマイクロプロセッサの基準クロック、つまり、中央処理ユニット等に供給される内部クロック30となる。なお、本実施例では基準クロックはクロック生成部にて生成しているが、外部から供給されるクロックであっても問題ない。
【0023】
クロック分周器14は、ラッチ手段15と分周器用インバータ16とで主に構成される。ラッチ15の出力を分周器用インバータ16を通して反転してラッチの入力とし、クロック信号の立ち上がりでデータを取り込むことで、基準クロックつまり内部クロック13に対して1/2の周波数のクロックが生成される。クロック分周器で生成された内部クロックの1/2の周波数のクロックは、外部クロック31としてマイクロプロセッサの外部、つまり、DDR−SDRAMなどに出力される。また、クロック分周器で生成された内部クロックの1/2の周波数のクロックを外部クロック用インバータ17により反転した信号が、反転クロック32として外部に出力される。更に、基準クロックの1/2の周波数のクロックはメモリインタフェースモジュール1内の外部バス制御部にも送られ、出力コマンド同期化信号33として使用される。クロック分周器などの構成は本実施例の他にも多様な変形例が存在するが、それらについての説明は割愛する。
【0024】
図3にはメモリインタフェースモジュール1でのコマンド同期タイミングを示す。
【0025】
メモリインタフェースモジュールには、クロック制御部12から出力される、プロセッサの内部クロックと、前記内部クロックの1/2の周波数のコマンド同期化信号33とが供給されている。コマンド同期化信号は、プロセッサ外部のDDR−SDRAMに供給される外部クロックと同じ周波数で、同じ位相をもったクロックである。メモリインタフェースモジュールは、メモリが外部クロック31の立ち上がりで各種コマンドを受け取れるよう制御する。メモリは、外部クロックがLOWの期間(T2)にメモリに対して出力されたコマンドについては、外部クロックの次の立ち上がりの時点で受け取ることが可能であるが、外部クロックがHIGHの期間にメモリに対して与えられたコマンドについては受け取ることが出来ない。そのためコマンド出力可能期間、つまり外部クロックがLOWのときにのみ制御信号を出力し、コマンド出力不可期間には制御信号の出力はしないようにする必要がある。
【0026】
なお、本実施例では、コマンドの出力サイクルを内部クロック(30)の1サイクルとしているが、コマンド出力サイクルを外部クロック(31)の1サイクルとしてもよい。
【0027】
図4にマイクロプロセッサとダブルデータレート(DDR)方式のシンクロナスDRAMとの接続例を示す。DDR−SDRAM21のアクセスに必要なメモリ制御信号にはクロック(CLOCK)、反転クロック(/CLOCK)、クロックイネーブル信号(CKE)、チップセレクト信号(/CS)、ロウアドレスストローブ信号(/RAS)、カラムアドレスストローブ(/CAS)、ライトイネーブル信号(/WE)、データマスクイネーブル信号(DQM)、およびデータストローブ信号(DQS)がある。これらのメモリ制御信号の他には、メモリのアドレスを指定するためのアドレス(Addr.)と、マイクロプロセッサとメモリとの間でやり取りされるデータ(DATA)とがある。マイクロプロセッサは各種制御信号を出力することでダブルデータレートシンクロナスDRAMに対して、メモリの動作を規定するための各種コマンドやアドレス、データを与え、メモリからのリードやメモリへのライトアクセスを実現する。尚、図面において、アルファベットの上部に横線が入っている信号、及び、上記においてアルファベットの前に斜線が入っている信号は、信号がLOWレベルになったときに信号が活性化することを示している。
【0028】
図5にはマイクロプロセッサ内のレジスタ6の概要図を示す。特に制限されないが、本実施形態ではレジスタ6は32ビットのレジスタで構成される。TRC0から2、 TPC0から2、RCD0から1、TRWL2から0にはメモリアクセスのタイミング情報が設定される。また、AMX2から0にはロウアドレスとカラムアドレスのそれぞれのビット数が設定される。これらのレジスタ6の内容は、使用するDDR−SDRAMの種類、動作周波数に合わせて設定することが可能である。
【0029】
図6には、マイクロプロセッサによるDDR−SDRAMからのリードアクセス時のタイミングチャート、図7には、マイクロプロセッサにからDDR−SDRAMへのライトアクセス時のタイミングチャートを示している。
【0030】
図6において、プロセッサの内部クロックの1周期であるTrサイクルでDDR−SDARMに対して図示していないACTVコマンドを発行する。それと伴にロウアドレス(Row)をアドレス(Addr.)線を介してメモりに通知する。Trに続くTrwサイクルの立ち上がり、つまり外部クロックの立ち上がりでメモリはアドレス線を介して印加されているロウアドレス(Row)を取り込む。その後メモリ21は規定のサイクルだけ待機する。規定サイクル経過した後、Tc1サイクルでREADコマンドを発行してカラムアドレス(c1)を通知し、Tc2サイクルの開始時、つまり外部クロックの立ち上がりの際にメモリ21はアドレス線を介して印加されているカラムアドレス(c1)を取り込む。その後、メモリに事前に規定されているレイテンシに応じた周期、Tc2、Tc3を待ってからリードDATAのサンプリングを行なう。なお、本実施例ではメモリのバースト長を4としているためTc1サイクルでREADコマンドを発行した4サイクル後に、後続のコマンドとしてオートプリチャージつきリードコマンドであるREADAコマンドを発行し、プリチャージを実行している。
【0031】
メモリへの書き込みの際のタイミングを示している図7についても、TrサイクルでACTVコマンドを発行し、アドレス線(Addr.)を介してメモリに対してロウアドレスを供給する。メモリへ供給される外部クロックの、Trに続く次のサイクルであるTrwの立ち上がりで、メモリは供給されたロウアドレスを取り込む。次に、Tw1サイクルでWRITコマンドを発行し、アドレス線を介してメモリにカラムアドレスを供給する。更にTw1のサイクルにおいて、ライトDATAのドライブを行なう。なお、本実施例ではメモリのバースト長を4としているためTw1サイクルでWRITコマンドを発行した4サイクル後に、後続のコマンドとしてオートプリチャージつきライトコマンドであるWRITAコマンドを発行し、プリチャージを実行している。
【0032】
さらに続くアクセスがTrで発行した時のロウアドレスと同一アドレスに対するアクセスの場合、アクセスの終了時にプリチャージつきのリード/ライトコマンドではなく、プリチャージなしのリード/ライトコマンドで終了し、Tc1サイクルのリードもしくはライトコマンドを発行するだけでアクセスを続けることも可能であり、Tr、Trwサイクルだけ高速にアクセスを行なうことができる。
【0033】
図8には、図1で示したバスデータバッファ11と制御信号生成部9との詳細を示している。制御信号生成部については、データストローブ制御部50のみを示している。DDR−SDRAMでは、データ読み出し時にメモリから出力されるデータ信号の変化と、データストローブ信号の変化とは同一のタイミングである。メモリインタフェースは、データストローブ信号を外部クロックに対して90度位相を遅らせた信号でデータを取り込むようになっている。また、メモリ動作クロックとデータ変化タイミングは規定が無く、メモリ動作クロックでデータをサンプリングすることはできない。
【0034】
一方、データ書き込み時、メモリはデータをデータストローブ信号の立ち上がりエッジ、及び立ち下がりエッジで取り込めるようにデータストローブ信号の出力が規定され、データストローブ信号に対してデータのセットアップ/ホールド時間が規定されている。
【0035】
データの書き込み時に、メモリコントローラは外部クロックの立ち上がりと立ち下がりに同期してデータを出力し、同時に外部クロックに対して90度位相の遅れたデータストローブ信号を出力する必要がある。
【0036】
メモリ動作の基準となる外部クロックと、外部クロックの2倍の周波数の内部クロックを共にプロセッサ内部で生成するため、外部クロックと内部クロックの位相差の制御が可能となる。また、外部クロックの2倍の周波数の内部クロックを使用することで、外部クロックに対して90度の位相シフトを容易に行うことが出来る。
【0037】
外部クロックと内部クロックの位相差の制御が可能であるため、データの読み出し時のデータの取り込みの際にデータストローブ信号を使用せず、内部クロックの立ち上がりでデータを取り込むことが可能となる。内部クロックは外部クロックの2倍の周波数であり、外部クロックの立ち上がりと立ち下がりに同期して変化するデータを内部クロックの立ち上がりで取り込むことが可能となる。メモリの出力するデータストローブ信号を使用した場合、位相を90度遅らせるための位相シフト回路が必要となるが、本実施例の場合は特に必要とはならない。このことにより、周波数の変更に伴っても、位相シフト回路の変更が不要となるといった利点もある。更に、プロセッサ外部にメモリコントローラを設けた場合、データストローブ信号を90度位相を遅らせて取り込まれたデータとプロセッサ動作の基準となるクロックとの間に相関関係が無く、非同期信号となるためデータ信号の同期化回路が必要となってしまう。つまり速度的に不利となる。
【0038】
データの書き込み時には、内部クロックを使用し、内部クロックの立ち下がりでデータストローブ信号が変化するように出力することで、外部クロックの90度位相シフトが容易に可能となる。読み出し時と同様に位相シフト回路が不要となる。データ信号はデータの読み込み時にはメモリ側からドライブされるので信号が衝突しないようにトライステートバッファによりドライブコントロールを行う。
【0039】
また、外部クロックの2倍の周波数の内部クロックを使用することで、速度性能の向上のための外部クロックの周波数の変更にも対応できる。
【0040】
以上、プロセッサ内部にDDR−SDRAMのメモリコントローラ及びクロック制御部を内蔵することによって、プロセッサ動作の基準となる内部クロックとメモリ動作の基準となる外部クロックとの供給が可能となり、メモリ制御信号の生成やデータ信号の入出力制御が簡単な回路で実現できる。更に、不要な同期化回路の削減も可能となる。
【0041】
尚、上述した実施形態はあくまでも本発明の一つの実施形態であり、本発明が上記実施形態に限定されるものではない。例えば、図3に示した内部クロック、同期化信号及び外部クロックについての位相は図面に限定されるものではなく、同期化信号及び/又は外部クロックは、図面と反転した信号であってもよい。また、図8に関連する記載において、メモリからのデータの読み出しの際、内部クロックの立ち上がりでデータを取り込むのではなく、クロックの立ち下がりでデータを取り込むことも可能である。同様にデータの書き込みの際のタイミングについても同様のことが言える。
【0042】
【発明の効果】
本発明により、ダブルデータレート(DDR)方式のシンクロナスDRAM(SDRAM)を、メモリコントローラを別に接続すること無く、プロセッサに接続することが可能となる。更に、プロセッサ内部のクロックを利用することで、DDR−SDRAMの制御を行うための回路を削減することが可能となり、面積効率が高く、かつ、プロセッサとDDR−SDRAMとの間の高速アクセスが可能となる。
【図面の簡単な説明】
【図1】本発明に係わるマイクロコンピュータ及びメモリのブロック図。
【図2】本発明に係わるクロック制御部のブロック図。
【図3】本発明に係わるメモリ制御に必要となるクロックのタイミング図。
【図4】本発明に係わるマイクロコンピュータとメモリとの接続図。
【図5】本発明に係わるレジスタの概要図。
【図6】本発明に係わるダブルデータレートシンクロナスDRAM(DDR−DRAM)をリードアクセスした時のタイミングチャート。
【図7】本発明に係わるメモリ制御装置を使用してダブルデータレートシンクロナスDRAM(DDR−SDRAM)をライトアクセスした時のタイミングチャート。
【図8】本発明に係わるバスデータバッファと制御信号生成部とのブロック図。
【符号の説明】
(1)メモリインタフェースモジュール、(2)CPU/Cacheモジュール、(3)DMAC、(4)リクエスト制御部、(5)レジスタR/W制御部、(6)レジスタ、(7)外部バス制御部、(8)アドレス制御部、(9)制御信号生成部、(10)データ制御部、(11)データバッファ、(12)クロック制御部、(13)クロック生成部、(14)クロック分周器、(15)ラッチ、(16)分周器用インバータ、(17)外部クロック用インバータ、(20)マイクロプロセッサ、(21)ダブルデータレートシンクロナスDRAM(DDR−SDRAM)、(30)内部クロック、(31)外部クロック、(32)反転クロック、(33)出力コマンド同期化信号、(34)アドレス、(35)メモリ制御信号、(36)データ、(101)レジスタアクセスリクエスト、(102)レジスタ書き込み信号、(103)データ、(104)メモリアクセスリクエスト、(105)メモリタイミング情報、(106)メモリアドレス情報、(107)リクエストアドレス。
Claims (7)
- 中央処理ユニットと、
前記中央処理ユニットに接続されたメモリ制御手段と、
前記中央処理ユニットと前記メモリ制御手段とにクロックを供給するためのクロック制御部とを有し、一つの半導体チップ上に形成されたマイクロコンピュータであって、
前記クロック制御部は、第1の周波数のクロックと第2の周波数のクロックを生成可能で、
前記マイクロコンピュータは、前記第2の周波数のクロックと前記第2の周波数のクロックを反転した第2の反転周波数クロックとを外部に供給するための、第1及び第2のクロック出力を有し、
前記メモリ制御手段によって制御されるメモリは、前記第1クロック出力または第2クロック出力から供給されるクロックの立ち上がりエッジと立ち下がりエッジに同期してデータの入出力を行なうことが可能なダブルデータレート方式の同期型メモリであり、
前記クロック制御部は、前記第1の周波数のクロックに基づいて前記第2の周波数のクロックを生成し、前記第1の周波数のクロックを前記中央処理ユニットと前記メモリ制御手段とに供給し、前記第1の周波数よりも低い周波数の前記第2の周波数のクロックを前記メモリ制御手段と前記同期型メモリに供給し、
前記第1の周波数は、前記第2の周波数の2倍の周波数であり、
前記メモリ制御手段は、前記メモリから前記メモリに記憶されているデータを取り込む際、前記第1の周波数のクロックの立ち上がり或いは立ち下がりでデータを取り込む、マイクロコンピュータ。 - 前記メモリ制御手段は、前記メモリへのデータを書き込む際、前記第1の周波数のクロックの立ち上がり或いは立ち下がりに同期して、前記メモリに対してデータストローブ信号を出力する、請求項1記載のマイクロコンピュータ。
- 前記マイクロコンピュータには、更に、メモリアクセス手段を有し、
前記メモリアクセス手段は、前記メモリ制御手段に対して、メモリアクセスのためのアドレスを供給する、請求項1又は2記載のマイクロコンピュータ。 - 中央処理ユニットと、
前記中央処理ユニットが出力したアドレスをメモリに供給するメモリ制御手段と、
前記中央処理ユニットと前記メモリ制御手段とにクロックを供給するクロック制御部とを有し、一つの半導体チップ上に形成されたマイクロコンピュータであって、
前記クロック制御部は、第1の周波数のクロックを前記中央処理ユニットと前記メモリ制御手段とに供給し、前記第1の周波数よりも低い第2の周波数のクロックを前記メモリ制御手段と前記クロック同期型メモリとに供給するためのクロックを生成可能で、
前記マイクロコンピュータは、前記メモリに供給するために接続される第2の周波数のクロックを供給するための第1クロック出力と、前記第2の周波数のクロックを反転した第2の周波数の反転クロックを供給するための第2クロック出力とを有し、
前記メモリは、前記マイクロコンピュータより供給される前記第2の周波数のクロックの立ち上がり及び立ち下がりでデータを入出力可能なダブルデータレート方式のクロック同期型メモリであり、
前記クロック制御部は、前記第1の周波数のクロックに基づいて前記第2の周波数のクロックを生成し、
前記第1の周波数は、前記第2の周波数の2倍の周波数であり、
前記メモリ制御手段は、前記メモリから前記メモリに記憶されているデータを取り込む際、前記第1の周波数のクロックの立ち上がり或いは立ち下がりでデータを取り込む、マイクロコンピュータ。 - 前記メモリ制御手段は、前記メモリへデータを書き込む際、前記第1の周波数のクロックの立ち上がり或いは立ち下がりに同期して、前記メモリに対してデータストローブ信号を出力する、請求項4記載のマイクロプロセッサ。
- 一つの半導体基板上に形成されるマイクロコンピュータと、
前記マイクロコンピュータに接続された同期型メモリとを有するマイコンシステムであって、
前記マイクロコンピュータは、
中央処理ユニットと、
前記中央処理ユニットが出力したアドレスを前記同期型メモリに供給するメモリ制御手段と、
前記中央処理ユニットと前記メモリ制御手段とに第1の周波数のクロックを供給し、前記メモリ制御手段と前記同期型メモリとに前記第1の周波数よりも低い第2の周波数のクロックを供給するクロック制御部とを有し、
前記マイクロコンピュータは、前記第2の周波数のクロック及び前記第2の周波数のクロックの反転した反転クロックを前記同期型メモリに供給するための第1及び第2クロック出力を有し、
前記同期型メモリは、前記マイクロコンピュータから供給されるクロックに同期してデータ入出力可能なダブルデータレート方式のクロック同期型メモリであり、
前記クロック制御部は、前記第1の周波数のクロックに基づいて前記第2の周波数のクロックを生成し、
前記第1の周波数は、前記第2の周波数の2倍の周波数であり、
前記メモリ制御手段は、前記同期型メモリから前記同期型メモリに記憶されているデータを取り込む際、前記第1の周波数のクロックの立ち上がり或いは立ち下がりでデータを取り込む、マイコンシステム。 - 前記メモリ制御手段は、前記同期型メモリへデータを書き込む際、前記第1の周波数のクロックの立ち上がり或いは立ち下がりに同期して、前記同期型メモリに対してデータストローブ信号を出力する、請求項6記載のマイコンシステム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18290499A JP3865972B2 (ja) | 1999-06-29 | 1999-06-29 | マイクロコンピュータおよびマイクロコンピュータを用いたシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18290499A JP3865972B2 (ja) | 1999-06-29 | 1999-06-29 | マイクロコンピュータおよびマイクロコンピュータを用いたシステム |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006155841A Division JP2006244528A (ja) | 2006-06-05 | 2006-06-05 | マイクロコンピュータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001014213A JP2001014213A (ja) | 2001-01-19 |
JP3865972B2 true JP3865972B2 (ja) | 2007-01-10 |
Family
ID=16126420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18290499A Expired - Fee Related JP3865972B2 (ja) | 1999-06-29 | 1999-06-29 | マイクロコンピュータおよびマイクロコンピュータを用いたシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3865972B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000321614A (ja) * | 1999-05-17 | 2000-11-24 | Canon Inc | 防振装置用アクチュエータ |
JP4450586B2 (ja) | 2003-09-03 | 2010-04-14 | 株式会社ルネサステクノロジ | 半導体集積回路 |
JP4773738B2 (ja) * | 2005-03-31 | 2011-09-14 | キヤノン株式会社 | メモリ制御装置 |
JP2007133527A (ja) * | 2005-11-09 | 2007-05-31 | Fujifilm Corp | クロック信号生成回路、半導体集積回路及び分周率制御方法 |
JP4843334B2 (ja) * | 2006-02-23 | 2011-12-21 | 株式会社リコー | メモリ制御装置 |
-
1999
- 1999-06-29 JP JP18290499A patent/JP3865972B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2001014213A (ja) | 2001-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5812490A (en) | Synchronous dynamic semiconductor memory device capable of restricting delay of data output timing | |
US5909701A (en) | Interface for high speed memory | |
JP2002007200A (ja) | メモリ制御装置及び動作切替方法並びにインターフェース装置、半導体集積チップ、記録媒体 | |
US6611905B1 (en) | Memory interface with programable clock to output time based on wide range of receiver loads | |
JPH1116349A (ja) | 同期型半導体記憶装置 | |
JP3272914B2 (ja) | 同期型半導体装置 | |
US20080052481A1 (en) | Method and circuit for transmitting a memory clock signal | |
JP2001283587A (ja) | エンハンスド・バス・ターンアラウンド集積回路ダイナミック・ランダム・アクセス・メモリ装置 | |
JP2000030456A (ja) | メモリデバイス | |
JP4079507B2 (ja) | メモリ制御システムおよびメモリ制御方法 | |
JPH10233091A (ja) | 半導体記憶装置およびデータ処理装置 | |
JP2002074952A (ja) | 同期型半導体記憶装置及びその入力回路の制御方法 | |
JP3865972B2 (ja) | マイクロコンピュータおよびマイクロコンピュータを用いたシステム | |
JPH09180438A (ja) | メモリ制御装置 | |
JP2011118932A (ja) | マイクロコンピュータ | |
JP2003173290A (ja) | メモリ制御装置 | |
JP4785153B2 (ja) | マイクロコンピュータ及びマイコンシステム | |
JP2000231788A (ja) | 半導体記憶装置 | |
US7103707B2 (en) | Access control unit and method for use with synchronous dynamic random access memory device | |
JP2006244528A (ja) | マイクロコンピュータ | |
CN115298637A (zh) | 用于接收数据的改进时钟方案 | |
JP2000222877A (ja) | 半導体記憶装置 | |
JP3489497B2 (ja) | メモリコントローラ | |
JP3457628B2 (ja) | Cpuシステムおよび周辺lsi | |
KR100710644B1 (ko) | 에스디램 컨트롤러 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040326 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040329 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060322 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060404 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060605 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20060605 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20060704 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060803 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20060908 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060926 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061004 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091013 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101013 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111013 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111013 Year of fee payment: 5 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111013 Year of fee payment: 5 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111013 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121013 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121013 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131013 Year of fee payment: 7 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |