JP3674844B2 - Field emission display panel having cathode and anode on same substrate and method for manufacturing the same - Google Patents

Field emission display panel having cathode and anode on same substrate and method for manufacturing the same Download PDF

Info

Publication number
JP3674844B2
JP3674844B2 JP2001215750A JP2001215750A JP3674844B2 JP 3674844 B2 JP3674844 B2 JP 3674844B2 JP 2001215750 A JP2001215750 A JP 2001215750A JP 2001215750 A JP2001215750 A JP 2001215750A JP 3674844 B2 JP3674844 B2 JP 3674844B2
Authority
JP
Japan
Prior art keywords
display panel
field emission
layer
emission display
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001215750A
Other languages
Japanese (ja)
Other versions
JP2003045366A (en
Inventor
正 中 李
貞 慧 廖
華 ▲き▼ 鄭
文 俊 王
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Industrial Technology Research Institute ITRI
Original Assignee
Industrial Technology Research Institute ITRI
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Industrial Technology Research Institute ITRI filed Critical Industrial Technology Research Institute ITRI
Priority to JP2001215750A priority Critical patent/JP3674844B2/en
Publication of JP2003045366A publication Critical patent/JP2003045366A/en
Application granted granted Critical
Publication of JP3674844B2 publication Critical patent/JP3674844B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は、電界放出型ディスプレイ(FED)パネルと、そのパネルの製造方法に関し、より詳しくは、同一基板上にカソードとアノードとを備える電界放出型ディスプレイパネルと、その製造方法に関する。
【0002】
【従来の技術】
近年、フラットパネルディスプレイ装置は、パーソナルコンピュータのような電子機器に使用され発展している。多用されるフラットパネルディスプレイ装置の1つに、改良された解像度のアクティブマトリックス液晶ディスプレイがある。
【0003】
しかしながら、液晶ディスプレイ装置には、さまざまな問題がある。たとえば、液晶ディスプレイは、アモーファスシリコンでガラスをコーティングする低速のデポジションプロセス、生産の複雑さ、および、低生産性など、製造上で限界がある。さらに、液晶ディスプレイ装置(LCD)は、発する大部分の光が無駄に浪費され高電力を消費する蛍光性バックライトを必要とする。液晶ディスプレイの画像は、明るい光の状況下または広い視角で見るのが難しく、多くの機器での使用を一層制約する。
【0004】
近年、前記液晶ディスプレイパネルに取って代わる、他のフラットパネルディスプレイ装置が発達している。これら装置のうちの1つには、LCDのいくつかの制約を克服して、従来のLCD装置をより優れた効果を奏する電界放出型ディスプレイ装置がある。
【0005】
たとえば、電界放出型ディスプレイ装置(FED)は、従来の薄膜トランジスタ(TFT)液晶ディスプレイパネルと比較してより高いコントラスト比、より大きい視角、より高い最大輝度、より低い消費電力、および、より広い動作温度範囲を有する。FEDとLCDの最も大きな相違点は、LCDと違って、FEDが色のついた蛍光体を利用して自身で光源を作り出すということである。
【0006】
FEDは、複雑な電力消費型のバックライトおよびフィルタを必要とせず、その結果、FEDによって発せられたほとんど全ての光がユーザーに見える。さらに、FEDは薄膜トランジスタの大きな配列を必要とせず、したがって、アクティブマトリクスLCDのための高コストおよび生産性の問題の主要な原因が除去される。
【0007】
FEDでは、電子はカソードから放出されて、画像を作り出すために透明カバープレートの裏の蛍光体コーティングに当たる。このようなカソード発光プロセスは、光を作り出す最も有効な方法の一つとして知られている。従来のCRT表示装置とは逆に、FEDの各画素または放出ユニット自身が電子供給源、すなわち概して放出マイクロチップ配列を有している。
【0008】
カソードとゲート電極との間の電圧差は、カソードから電子を取り出し、蛍光体コーティングの方へ加速する。放出電流、およびディスプレイ輝度は、放出物質の仕事関数に強く従属する。
【0009】
FED内で電子が移動するために、ほとんどのFEDは、10−7トルという低圧にされ、放出された電子のための対数平均自由行路(log mean free path)を提供し、マイクロチップの汚染および劣化を予防する。ディスプレイの解像度は、マイクロチップから引き出される電子を平行にするためにフォーカスグリッドを使用することにより改良できる。
【0010】
電界放出カソードの開発の初期には、モリブデンの金属マイクロチップエミッタが利用された。このような装置では、厚い酸化シリコン層を生成するために最初にシリコンウェーハが酸化され、その酸化物の上部に金属のゲート層が配置される。それから、その金属のゲート層は、ゲート開口を形成するためにパターニングされ、続いて、この開口の下部の酸化シリコンがエッチングされ、ゲートの下を切り取り、縦穴を生成する。ニッケルのような犠牲材料層は、エミッタの縦穴にニッケルが配置されることを防止するために配置される。
【0011】
モリブデンは、前記開口の上に近付くまで、鋭利な点を有する円すいが縦穴内部で成長し、通常の角度で配置される。ニッケルの犠牲層が取り除かれると、エミッタの円すいが残る。
【0012】
他の方式では、最初にシリコン上で熱酸化を行い、続いて、その酸化物をパターニングし、シリコンチップを形成するために選択的にエッチングを行うことによって、シリコンマイクロチップエミッタが生成される。さらに酸化またはエッチングが、シリコンを保護し、犠牲層を設けるように円すいの点を鋭利にする。
【0013】
さらに他の方式では、大きな面積のフラットパネルディスプレイのための理想的な基板として、ガラスなどのような好ましい材料の基板上にマイクロチップが作られる。
【0014】
このマイクロチップは、たとえば金属またはドープされた半導電材料などの導電材料で形成される。FED装置のためのこの代替方式では、中間層は、導電率を制御するように、カソードとマイクロチップとの間に配置されることが望ましい。この中間層の適切な固有抵抗は、装置に安定した状況での作動を可能にする。
【0015】
したがって、このようなFED装置の製造では、固有アモーファスシリコンとnドープされたアモーファスシリコンの導電率の中間の導電性を有するアモーファスシリコン被膜を設けることが好ましい。nドープされたアモーファスシリコンの導電率は、被膜に含まれる燐原子の量を調整することにより制御することができる。
【0016】
一般に、FED装置の製造では、該装置が、電子の放出を妨げないように、非常に低圧のキャビティを有する状態とされる。たとえば、10−7トルの低圧が通常は必要とされる。FED装置を形成する2つの比較的大きいガラス基板の凹みを防ぐために、スペーサが使用され、2つの基板の間に適当なキャビティを提供し、支持する。たとえば、従来のFED装置では、球状ガラスまたは十字状ガラスが、FED装置に上記キャビティを維持するために使用されている。細長いスペーサも、上記の目的に使用された。
【0017】
はじめに、従来の電界放出型ディスプレイ装置10の拡大された横断面図を示す図3を参照する。
【0018】
FED装置10は、ガラス基板14上に典型的なアモーファスシリコン基膜の電気抵抗層12を配置することにより形成される。それから誘電媒質の絶縁層16と金属ゲート層18が設けられ、金属のマイクロチップ20を提供するように成形され、カソード構造22が電気抵抗層12によって覆われる。したがって、電気抵抗であるが、いくぶん導電性のあるアモーファスシリコン層が、SiOのような誘電体で形成された高い絶縁層16の下に位置する。
【0019】
アモーファスシリコン層の抵抗率を制御可能にすることは、マイクロチップ20の1つが金属ゲート層18とショートした場合、過度の電流が流れないようにする制限抵抗器として動作することになり、過度な電気抵抗にならないので重要である。
【0020】
図4に示すように、完成したFED装置30は、この装置30の頂部にアノード28が載置されている。簡単のため、カソード層22および電気抵抗層12が、カソードとして単一の層22で示されている。
【0021】
マイクロチップ20は、先端から、電子26を放出するように形成されている。ゲート電極18には、正電荷が、一方、アノード28にはより高い正電荷が印加される。アノード28は、燐粒子32でコーティングされたガラス基板36によって形成されている。
【0022】
図5は、部分的に拡大された横断面図であるが、図5において、間欠的な導電層である酸化インジウムスズ(ITO)層34は、電子26を当てられたときに、前記燐層の輝度をさらに改善するために利用される。
【0023】
FED装置の全体の厚さは、約2mmという薄さで、底部のガラス基板14と頂部のガラス基板36との間は側壁パネル38(図4参照)によって気密に封止されている。
【0024】
【発明が解決しようとする課題】
図3〜5に示されるマイクロチップにより形成された従来のFED装置は、液晶ディスプレイ装置に比べて品質が改善されたフラットパネルディスプレイ装置となる。しかしながら、マイクロチップFED装置の不利な点は、主として装置を製造するための加工工程が複雑になることである。
【0025】
たとえば、該装置における種々の層の形成、特に、マイクロチップの形成には、写真平板法を利用する薄膜形成技術が必要となる。その結果、多数のフォトマスキング工程が、FEDの種々の構造的特徴の輪郭を定め、製造するために実行しなければならない。CVD形成方法および写真平板法は、FED装置の製造コストの多大な増加を引き起こす。
【0026】
1999年8月19日に米国出願され、本発明と共通する譲受人に譲渡された09/377315の同時係属出願では、電子放出源としてナノチューブエミッタを使用している三極管構造の電界放出型ディスプレイ装置およびその製造方法が開示されている。
【0027】
この三極管構造FED装置は、第1絶縁プレートと、金属を含む材料によって第1絶縁プレート上に形成されたカソードと、高電気抵抗材料のカソードに形成された層と、カーボン、ダイヤモンド、またはダイヤモンドのようなカーボン材料の固有抵抗層上に形成されるナノチューブエミッタ層と、多重なエミッタスタックにおいて垂直に重なる誘電体層と、誘電体層の上部のゲート電極と、ゲート電極の上に重なる第2絶縁プレート上に形成されるアノードとにより構成される。ここで、カソード、抵抗層およびナノチューブエミッタ層は、隣接したエミッタスタックから絶縁リブセクションによって絶縁されたエミッタスタックを形成している。
【0028】
提案されたFED装置は、厚膜印刷技術によって、マイクロチップを利用しているFEDに比べて、実質的により低い製造コスト、およびより高い生産効率で有利に製造することができる。しかしながら、その装置に対しては、別の加工工程で形成しなければならない、カソード、ゲート電極およびアノードという3つの分離した電極がさらに必要とされる。
【0029】
他に、1999年9月15日に米国出願され、本発明と共通する譲受人に譲渡された09/396536の同時係属出願では、電子放出源としてナノチューブエミッタを使用しているダイオード構造装置の電界放出型ディスプレイ装置とその製造方法が開示されている。
【0030】
このダイオード構造FED装置は、複数のエミッタスタックが上面に形成された第1ガラス基板によって構成されており、エミッタスタックは、それぞれ、ガラス基板の横方向に平行して形成され、銀ペーストのような導電材料層および頂部のナノチューブエミッタ層を有している。
【0031】
第1ガラス基板は、複数のエミッタスタック間を絶縁するために、その間に絶縁材で形成した複数のリブセクションを有する。第2ガラス基板は、第1ガラス基板の上方に空間を置いて配置され、内面を酸化インジウムスズのような導電性材料の層でコーティングされている。
【0032】
そして、多重な蛍光粉コーティング帯が、ITO層上に形成され、複数のエミッタスタックから放出された電子によって活性化されたときに、それぞれ赤、緑、青色光を発する。
【0033】
電界放出型ディスプレイパネルは、第1ガラス基板と第2ガラス基板の周囲を結合する多くの側壁パネルによって一緒に組み立てられ、その内部に気密のキャビティが形成される。
【0034】
上記の出願で開示されているFED装置は、2つの電極、すなわち、底部ガラス基板にコーティングされた第1電極と、頂部ガラス基板にコーティングされた第2電極だけで製造することができ、前記2つの基板間にゲート電極を使用することはない。この形態では、ナノチューブエミッタから発される電子は、ゲート電極が利用される場合と同程度の強さであり、頂部ガラス基板上の蛍光粉コーティング帯に衝突することはない。
【0035】
上記の三極管およびダイオード構造FEDでは、様々な他の製造および性能上の問題がある。たとえば、三極管構造FEDでは、製造方法は、より複雑で、したがって、高信頼性の製品を製造することが困難である。絶縁誘電層の厚さ、および電極間の間隔は、信頼性を保つために、高精度に形成されなければならない。
【0036】
ダイオード構造FEDでは、蛍光粉コーティング帯のカソードとナノチューブエミッタのアノードとの間の距離は、100μmより大きくなくてはならない。この制限は、駆動電圧が合理的な範囲、すなわち500ボルトより小さい電圧にとどまるように、ナノチューブエミッタタイプのFEDにおいて5ボルト/μmの動作範囲となるように定めなくてはならない。
【0037】
頂部基板(アノード)と底部基板(カソード)の間に許されるその小さい距離は、他に加工上の困難性を引き起こす。特に、大きい寸法のディスプレイパネルを製造する際に、2つの基板間のキャビティで高真空を達成するといった加工問題や、2つの電極だけが使用される場合、ばらついた電子が輝度を減少させ、低い画質となる。
【0038】
また、図6に示すように、他のダイオード構造FEDでは、電界放出型ディスプレイ装置40は、電子放出源として同じ基板上にナノチューブエミッタを使用することにより形成されたカソードおよびアノードを備えるダイオード構造を有する。ダイオード構造FEDは、底部ガラス基板42および頂部ガラス基板44により構成される。
【0039】
まず、底部ガラス基板42の上部に、厚膜印刷技術によって、金属の微粉を含んでいる導電ペーストのような第1導電材料層46が配置される。導電ペーストは、銀微粉で形成されるものが好ましい。それから、第1導電材料層46の上に、厚膜印刷技術によって、約50μmから約500μmの間の厚さで誘電体層48が配置される。ここで使用される「約」は、与えられる平均値の±10%の範囲内であることを意味する。誘電体は、酸化シリコン、窒化シリコン、シリコンオキシ窒化物または他のどの適切な誘電体であってもよい。
【0040】
多重の誘電体が形成されたあと、導電銀ペースト層50、または他の適切な導電ペースト材料が誘電層48の上に印刷される。スクリーン印刷された銀ペースト層50の厚さは、約5μmから約10μmの間の範囲にある。
【0041】
電子エミッタスタック60の製造を完了するために、厚膜印刷技術によって銀ペースト層50の上に、ナノチューブエミッタ層52が約5μmから約50μmの間の厚さで配置される。カーボンナノチューブ54がナノチューブエミッタ層52から突き出す。それから、第1導電材料層46上には、厚膜印刷技術によって蛍光粉コーティング帯56が配置される。蛍光粉コーティング帯56(アノード)は、赤、緑、青色の異なる色光を発するための蛍光体のような蛍光微粉で形成される。
【0042】
図6に示すダイオード構造FEDでは、銀ペースト層50(カソード)に負電荷が印加されると、ナノチューブエミッタ層52は電子58を放出する。図6に示された構造では、第2カソード62は、ナノチューブエミッタ層52によって、アノードである蛍光粉コーティング帯56へ放出される電子58をはね返すために頂部ガラス基板44の表面にITOのような材料でさらにコーティングされている。
【0043】
理想的には、全ての電子58は、アノードである蛍光粉コーティング帯56に引きつけられ、または第2カソード62によってアノードである蛍光粉コーティング帯56の方へはね返されるべきである。
【0044】
しかしながら、図6に示すように、ナノチューブエミッタ層52の上面に形成されるカーボンナノチューブ54により放出される電子58は、アノードである蛍光粉コーティング帯56の方へ放出されず、その代わりに、図示しない隣接したピクセルのアノードの方へ放出される。したがって、隣接したピクセルは意図せず輝き、FED装置の鮮明度を低下させる。
【0045】
ナノチューブエミッタ層52上のカーボンナノチューブ54から放出される電子58の散乱を制御することの欠如は、FED装置に色の鮮明度および画像の鮮明度の損失を減らすために、改良されなくてはならない。
【0046】
本発明は、上記事情に鑑みてなされたものであり、本発明の目的は、従来のダイオード構造FEDパネルの不利益または欠点を有しないダイオード構造の電界放出型ディスプレイパネルを提供することである。
【0047】
また、本発明の他の目的は、カソードおよびアノードがともに底部ガラス基板上に形成されるダイオード構造の電界放出型ディスプレイパネルを提供することである。
【0048】
さらに、本発明の他の目的は、カソードとアノードが底部ガラス基板上に形成されるダイオード構造の電界放出型ディスプレイパネルを提供することである。
【0049】
さらに、本発明の他の目的は、カソード外周の全てのナノチューブが底部ガラス基板に向かって下方に向けられるように、カソードが底部ガラス基板上に形成される電界放出型ディスプレイパネルを提供することである。
【0050】
さらに、本発明の他の目的は、ナノチューブエミッタ層を間にはさみ込んでいる2つの導電ペースト材料の層によって形成されるカソードを有するダイオード構造の電界放出型ディスプレイパネルを提供することである。
【0051】
さらに、本発明の他の目的は、最初に、誘電体層上に第1導電層を配置し、それから、その上部にナノチューブエミッタ層のカソード層を配置し、ナノチューブエミッタ層が第1導電層上に垂れ下がるようにカソードをキュアリングし、第2導電層でカソードを覆う、ダイオード構造の電界放出型ディスプレイパネルの製造方法を提供することである。
【0052】
さらに、本発明の他の目的は、底部ガラス基板にカソードとアノードを形成する、ダイオード構造の電界放出型ディスプレイパネルの製造方法を提供することである。
【0053】
さらに、本発明の他の目的は、全てのナノチューブが底部ガラス基板上のアノードに向かって下方に向かうようにカソードの外周を覆うナノチューブエミッタ層を有するとともに、底部ガラス基板上に形成されるカソードを含むダイオード構造の電界放出型ディスプレイパネルの製造方法を提供することである。
【0054】
【課題を解決するための手段】
本発明は、同一基板上にカソードとアノードとを有する電界放出型ディスプレイパネルであって、第1基板としての第1絶縁プレートと前記第1絶縁プレート上で所定の等間隔で平行に配置されるように、誘電体層、側面がナノチューブエミッタ層で覆われる第1導電層、および前記ナノチューブエミッタ層の上部に形成された第2導電層を、連続的に設けて柱状に形成された複数のエミッタスタックと前記誘電体層によって互いに絶縁され、複数のエミッタスタック間に透明な物質で形成された複数の導電帯と前記複数のエミッタスタックのナノチューブエミッタ層から放出された電子で活性化され赤、緑、青色の光をそれぞれ発する、前記導電帯上にそれぞれ形成された複数の蛍光粉コーティング帯と2基板として使用するために、前記第1絶縁プレートからスペースを空けて配置される第2絶縁プレートと前記第1絶縁プレートおよび前記第2絶縁プレートの周囲を一緒に結合して内部に気密のキャビティを形成する複数の側壁パネルとを有する電界放出型ディスプレイパネルである。
【0055】
前記複数の導電帯は、当該導電帯と前記第1絶縁プレートとの間に反射コーティング層を有し、前記反射コーティング層は、金属で形成され、第1および第2絶縁プレートは、透明なセラミック材料で形成されている。
【0056】
第1導電層は、電界放出型ディスプレイパネルのためのカソードであり、第1導電層および第2導電層は金属粒子を含む導電ペーストであり、複数の導電帯は酸化インジウムスズで形成される。
【0057】
ナノチューブエミッタ層は、ナノメータ寸法の中空管ファイバと接着剤材料の混合物で形成される。
【0058】
複数の蛍光粉コーティング帯は、複数のエミッタスタックからの電子によって活性化されたとき、直接隣接した蛍光粉コーティング帯が放出する光と異なる赤、緑、青色の光を放出する。
【0059】
複数のエミッタスタックにおける誘電体層は、約5μmから約500μmの間の厚さを有する。
【0060】
本発明は、同一基板上にカソードとアノードとを有する電界放出型ディスプレイパネルの製造方法であって、第1基板として使用するために、第1絶縁プレートを設けるステップと第1絶縁プレート上に透明な物質の複数の導電帯を形成するステップと厚膜印刷技術によって、第1絶縁プレート上で所定の等間隔で平行に誘電体層を形成するステップと誘電体層上に柱状に第1導電層を形成するステップと柱状の第1導電層上にナノチューブエミッタ層を配置するステップと前記柱状の第1導電層の側面にナノチューブエミッタ層が垂れ下がり、柱形状の第1導電層の側壁表面を覆った後、第1基板をキュアリングするステップとナノチューブエミッタ層の上部に第2導電層を配置するステップとナノチューブエミッタ層から放出された電子によって活性化されて赤、緑、青色の光を発するために導電帯上に複数の蛍光粉コーティング帯を形成するステップと2基板として使用するために、第1絶縁プレートからスペースを空けて第2絶縁プレートを配置するステップと側壁パネルによって第1絶縁プレートと第2絶縁プレートとを結合して内部に気密のキャビティを形成するステップとを有する電界放出型ディスプレイパネルの製造方法である。
【0061】
前記製造方法では、第1および第2絶縁プレートに透明なガラス板を使用している。
【0062】
前記製造方法は、金属微粉を含む導電ペーストで前記第1導電層および前記第2導電層を印刷するステップを有する
【0063】
前記製造方法は、さらに、第1導電層および第2導電層のそれぞれに負電荷を印加し、複数の導電帯のそれぞれに正電荷を印加するステップを有する。
【0064】
前記製造方法は、前記ナノチューブエミッタ層をナノメータ寸法の中空管ファイバと接着材との混合物の印刷によって、配置する。
【0065】
前記製造方法は、さらに、酸化インジウムスズによって、複数の導電帯を形成するステップを有する。
【0066】
前記製造方法は、さらに、厚膜印刷技術によって、前記複数の蛍光粉コーティング帯を形成するステップを有する。
【0067】
【発明の実施の形態】
以下、図面を参照して、説明する。図1は底部ガラス基板上に積層されたカソードとアノードを組み込んだ本発明のダイオード構造のFEDの拡大した横断面図、図2はナノチューブエミッタ層のために行われたキュアリング処理後のFEDの拡大した横断面図である。
【0068】
図1,2において、本発明に係るダイオード構造のFED装置70は、透明なセラミック材料で形成された底部ガラス基板72と頂部ガラス基板74とを有している。底部ガラス基板72の上面は、導体層76、好ましくは、導電ペーストあるいはポリマーの接着材材料に銀微粉が混ぜられた銀ペーストによって覆われている。
【0069】
導体層76の上部は、複数の誘電体層78と、複数の蛍光粉コーティング帯間に配置された透明な複数の導電帯80が形成され、前記導電帯80は前記誘電体層78によって絶縁されている。前記蛍光粉コーティング帯は、前記導体層上に形成されているが、複数のエミッタスタック100からの電子によって活性化されたとき、隣接する蛍光粉コーティング帯が放出する光と異なる赤、緑、青色の光を放出するようにすることが好ましい。また、この導体層と前記底部ガラス基板72との間には、金属で形成した反射コーティング層を有することが好ましい
【0070】
本発明のカソード82は、まず、厚膜印刷技術によって、金属粒子を含む厚い導電ペーストの第1導電層84が形成され、それから、ナノチューブエミッタ層86が導電ペーストの第1導電層84上に印刷される。そして、導電ペーストの第2導電層88がナノチューブエミッタ層86の上部に印刷され、最終的に図1に示す構造に形成する。前記ナノチューブエミッタ層86は、ナノメータ寸法の中空管ファイバと接着剤材料の混合物で形成されている。底部ガラス基板72に対向する頂部ガラス基板74の表面には、カソードとしての酸化インジウムスズ材料の透明な電極層であるITO電極90が、選択的に配置される。
【0071】
新規な方法である本発明の次のステップでは、約400℃から500℃の間の温度で、約15分から約60分間、好ましくは30分間、キュアリング加工が実行される。導電ペーストの第1導電層84は、幅が約50μmから約150μm、高さが約15μmから約20μmに形成される。ナノチューブエミッタ層86は、厚さが約5μmから約10μm、幅が約15μmから約100μmに形成される。
【0072】
金属粒子を含む導電ペーストの第2導電層88は、導電ペーストの第1導電層84の高さよりも非常に小さく、高さが約5μmである。底部ガラス基板72と頂部ガラス基板74との間のより容易な真空排気のために、2枚のガラス基板の間には、約1.1mmの適切な距離が設けられる。
【0073】
ナノチューブエミッタ層86は、キュアリング加工によって流動し、図2に示す最終構造を形成する。したがって、接着材材料に混合されていたナノチューブ100は、露出され、柱状の導電ペーストの第1導電層84の周面または側壁面をおおう。全てのナノチューブ100がナノチューブのキュアリング加工工程の間に下方に向けられるので、ナノチューブ100により放出される電子98はアノードである導電帯80の方へ向けられる。
【0074】
負電荷が頂部ガラス基板74上のITO電極90に印加されると、ITO電極90がアノードである導電帯80に向かって下方へ電子98をはねのける点に留意する必要がある。導電ペーストの第2導電層88は、導電ペーストの第1導電層84の頂部上に残ったいかなるナノチューブ100も効果的にうので、それらのナノチューブ100が上方向に電子を放出することを有効に防止する。
【0075】
アノード層と同一のガラス基板上に形成された積層されたカソードを有する本発明の新規な構造は、カソードの周囲または側壁面に形成されたナノチューブの密度を増加させることによって電子の上方への飛び出しをなくす。したがって、電子の飛び出し方向は、アノードに向かって下方へ限定され、その結果、FEDパネルの鮮明度およびコントラストは改善される。
【0076】
本発明は、ダイオード構造FED内で底部ガラス基板から形成される積層されたカソードとアノードを有する電界放出型ディスプレイパネルである。FEDパネルに関して、エミッタスタック82は、誘電体層78と、側面がナノチューブエミッタ層86で覆う導電ペーストのような第1導電層84と、ナノチューブエミッタ層86の上部に配置される銀ペーストの第2導電層88とにより形成される。導電ペースト材料の第1導電層84および第2導電層88は、有利に柱形状に形成される。
【0077】
導電ペーストの第1導電層84上を覆うナノチューブエミッタ層86は、導電ペーストの第1導電層84の上部に配置され、それから、柱状の側面にナノチューブコーティング層86を形成する導電ペーストの第1導電層84の側面にナノチューブエミッタ100が垂れ下がるようにキュアリングする。
【0078】
導電ペーストの第2導電層88は、電子がカソードの上面から放出されないように、導電ペーストの第1導電層84の上部表面に残った全てのナノチューブエミッタ100をうためにその上部に配置される。
【0079】
キュアリング加工がナノチューブエミッタ層86に実行されと、導電ペーストからなる柱状をした第1導電層84の側面をう全てのナノチューブエミッタは、底部ガラス基板上に形成されるアノードに向かって下方に向けられる。
【0080】
本発明の新規な構造は、アノードに向けて突出するナノチューブエミッタから全ての電子を放出し、したがって、隣接するピクセルへのいかなる電子の散乱も除去可能とする。
【0081】
本発明の新規な装置および方法では、電子エミッタ構造は、厚膜印刷技術により形成されることができる。たとえば、より厚い、すなわち、約10μmから約20μmの厚さの銀ペーストの第1導電層84が、まず、カソード構造上に形成され、カソードの側面に増大した周囲領域を有する。そして、ナノチューブエミッタ層86は、銀ペーストの第1導電層84の上部に印刷され、それから、その銀ペーストの第1導電層84の側面に全てのナノチューブエミッタ100が垂れ下がるようにキュアリングされる。
【0082】
銀ペーストの第2導電層88は、銀ペーストの第1導電層84より薄く、カソードの上面上に残るナノチューブエミッタ100から電子が放出されないように、カソード構造の上部に露出したナノチューブエミッタ100をうために、ナノチューブエミッタ層86の上部に配置される。
【0083】
底部ガラス基板上に形成された積層されたカソードとアノードを有する電界放出型ディスプレイパネルの本発明の新規な装置、および、その製造方法は、上記の記載および添付の図1、図2において、十分に説明された。図面を参照する説明において用いられた専門用語は、本発明を限定するためではなく、むしろ説明のための本質的な言語であることを意図する。
【0084】
好適な実施の形態に記載される本発明は、さらに、当業者によってさまざまなバリエーションの変更を加えることができる。
【0085】
【発明の効果】
本発明の新規な構造は、第1に、カソードの上面より上方への電子放出を防止する。第2に、カソードの側壁表面上に形成されたナノチューブエミッタの密度を増加する。第3に、電子放出の方向を望ましい方向、すなわちアノードに向かう下方に制限できる。第4に、電界放出型ディスプレイパネルの鮮明度およびコントラストを改善できる。
【図面の簡単な説明】
【図1】 底部ガラス基板上に形成される積層されたカソードとアノードを組み込んだ本発明のダイオード構造のFEDの拡大した横断面図である。
【図2】 ナノチューブエミッタ層のために行われたキュアリング処理後の、図1の本発明のダイオード構造のFEDの拡大した横断面図である。
【図3】 マイクロチップを電子放出のために利用している従来の電界放出型ディスプレイ装置の拡大した横断面図である。
【図4】 封止されたチャンバを形成するアノードおよび側壁パネルをさらに有する図3の従来のFED装置の拡大した横断面図である。
【図5】 単一のマイクロチップの構造を示す図4のFED装置の拡大した部分的な横断面図である。
【図6】 ナノチューブエミッタ層を電子放出のために利用しているダイオード構造のFEDの拡大した横断面図である。
【符号の説明】
38…側壁パネル、
70…FED装置、
72…底部ガラス基板(第1絶縁プレート)、
74…頂部ガラス基板(第2絶縁プレート)、
76…導体層、
78…誘電体層、
80…導電帯、蛍光粉コーティング帯、
82…エミッタスタック、
84…第1導電層、
86…ナノチューブエミッタ層、
88…第2導電層、
90…ITO電極、
98…電子、
100…ナノチューブエミッタ。
[0001]
BACKGROUND OF THE INVENTION
  The present invention relates to a field emission display (FED) panel and a method for manufacturing the panel, and more particularly, to the same substrate.MosquitoSwordAndThe present invention relates to a field emission display panel including a node and a manufacturing method thereof.
[0002]
[Prior art]
  In recent years, flat panel display devices have been used and developed for electronic devices such as personal computers. One commonly used flat panel display device is an active matrix liquid crystal display with improved resolution.
[0003]
  However, the liquid crystal display device has various problems. For example, a liquid crystal display is made of glass with amorphous siliconBoardThere are manufacturing limitations such as slow deposition processes, production complexity, and low productivity. Furthermore, liquid crystal display devices (LCDs) require a fluorescent backlight that wastes most of the emitted light and consumes high power. Liquid crystal display images are difficult to view under bright light conditions or over a wide viewing angle, further limiting their use in many devices.
[0004]
  In recent years, other flat panel display devices have been developed to replace the liquid crystal display panel. One of these devices is a field-emission display device that overcomes some of the limitations of LCDs and provides a better effect than conventional LCD devices.
[0005]
  For example, field emission display devices (FEDs) have higher contrast ratios, larger viewing angles, higher maximum brightness, lower power consumption, and wider operating temperatures compared to conventional thin film transistor (TFT) liquid crystal display panels. Have a range. The biggest difference between an FED and an LCD is that, unlike an LCD, the FED uses a colored phosphor to create its own light source.
[0006]
  FEDs do not require complex power consuming backlights and filters so that almost all the light emitted by the FED is visible to the user. In addition, FEDs do not require large arrays of thin film transistors, thus eliminating a major source of high cost and productivity problems for active matrix LCDs.
[0007]
  In FED, electrons are emitted from the cathode and strike the phosphor coating on the back of the transparent cover plate to create an image. Such a cathodic emission process is known as one of the most effective methods for producing light. Contrary to conventional CRT displays, each pixel of the FED or the emission unit itself has an electron source, ie generally an emission microchip array.
[0008]
  The voltage difference between the cathode and the gate electrode takes electrons from the cathode and accelerates towards the phosphor coating. The emission current and display brightness are strongly dependent on the work function of the emitting material.
[0009]
  Because of the movement of electrons in the FED, most FEDs are 10-7Torr is low and provides a log mean free path for emitted electrons to prevent microchip contamination and degradation. The resolution of the display can be improved by using a focus grid to parallelize the electrons drawn from the microchip.
[0010]
  In the early days of field emission cathode development, molybdenum metal microtip emitters were used. In such an apparatus, a silicon wafer is first oxidized to produce a thick silicon oxide layer, and a metal gate layer is placed on top of the oxide. The metal gate layer is then patterned to form a gate opening, followed by etching of the silicon oxide below the opening to cut under the gate, creating a vertical hole. A sacrificial material layer such as nickel is placed to prevent nickel from being placed in the vertical holes of the emitter.
[0011]
  Molybdenum grows inside a vertical hole with a sharp point until it approaches the top of the opening, at a normal angleIt is arranged with. When the sacrificial layer of nickel is removed, the emitter cone remains.
[0012]
  In another approach, a silicon microchip emitter is created by first performing a thermal oxidation on silicon, followed by patterning the oxide and selectively etching to form a silicon chip. Furthermore, oxidation or etching protects the silicon and sharpens the conical point to provide a sacrificial layer.
[0013]
  In yet another scheme, a microchip is made on a substrate of a preferred material such as glass as an ideal substrate for a large area flat panel display.
[0014]
  The microchip is formed of a conductive material such as metal or a doped semiconductive material. In this alternative scheme for FED devices, the intermediate layer is desirably placed between the cathode and the microchip so as to control conductivity. The proper resistivity of this intermediate layer allows the device to operate in a stable situation.
[0015]
  Therefore, in the manufacture of such FED devices, intrinsic amorphous silicon and n+It is preferred to provide an amorphous silicon coating having a conductivity intermediate that of the doped amorphous silicon. n+The conductivity of doped amorphous silicon can be controlled by adjusting the amount of phosphorus atoms contained in the coating.
[0016]
  In general, in manufacturing an FED device, the device is in a state of having a very low pressure cavity so as not to interfere with the emission of electrons. For example, 10-7Torr low pressure is usually required. Two relatively large glasses forming the FED devicesubstrateIn order to prevent dents, spacers are used to provide and support a suitable cavity between the two substrates. For example, in conventional FED devices, spherical glass or cruciform glass is used to maintain the cavity in the FED device. An elongated spacer was also used for the above purpose.
[0017]
  Reference is first made to FIG. 3 showing an enlarged cross-sectional view of a conventional field emission display device 10.
[0018]
  FED device 10 is made of glasssubstrate14 is formed by disposing an electric resistance layer 12 of a typical amorphous silicon base film. A dielectric medium insulating layer 16 and a metal gate layer 18 are then provided to provide a metal microchip 20.NariThe cathode structure 22 is covered by the electrical resistance layer 12. Thus, an amorphous silicon layer that is electrical resistance but somewhat conductive is SiO 22It is located under the high insulating layer 16 formed of a dielectric material such as
[0019]
  Allowing control of the resistivity of the amorphous silicon layer will act as a limiting resistor that prevents excessive current from flowing if one of the microchips 20 is shorted to the metal gate layer 18. This is important because it does not lead to excessive electrical resistance.
[0020]
  As shown in FIG. 4, the completed FED device 30 has an anode 28 mounted on the top of the device 30. For simplicity, the cathode layer 22 and the electrical resistance layer 12 are shown as a single layer 22 as the cathode.
[0021]
  The microchip 20 is formed so as to emit electrons 26 from the tip. A positive charge is applied to the gate electrode 18 while a higher positive charge is applied to the anode 28. The anode 28 is formed by a glass substrate 36 coated with phosphor particles 32.
[0022]
  FIG. 5 is a partially enlarged cross-sectional view, but in FIG. 5, the indium tin oxide (ITO) layer 34, which is an intermittent conductive layer, is exposed to the phosphor layer when irradiated with electrons 26. Is used to further improve the brightness of the.
[0023]
  The total thickness of the FED device is about 2 mm, and the bottom glass substrate 14 and the top glass substrate 36 are hermetically sealed by a side wall panel 38 (see FIG. 4).
[0024]
[Problems to be solved by the invention]
  The conventional FED device formed by the microchip shown in FIGS. 3 to 5 is a flat panel display device with improved quality compared to the liquid crystal display device. However, a disadvantage of the microchip FED device is that the processing steps for manufacturing the device are mainly complicated.
[0025]
  For example, the formation of various layers in the apparatus, particularly the formation of microchips, requires a thin film formation technique utilizing a photolithographic method. As a result, a number of photomasking steps must be performed to delineate and manufacture the various structural features of the FED. The CVD forming method and the photolithographic method cause a great increase in the manufacturing cost of the FED device.
[0026]
  In the co-pending application 09/377315 filed on August 19, 1999 and assigned to the same assignee as the present invention, a triode field emission display device using a nanotube emitter as an electron emission source. And a method of manufacturing the same.
[0027]
  This triode-structure FED device includes a first insulating plate, a cathode formed on the first insulating plate by a material containing metal, a layer formed on the cathode of a high electrical resistance material, carbon, diamond, or diamond A nanotube emitter layer formed on a resistivity layer of such carbon material, a dielectric layer vertically overlapping in a multiple emitter stack, a gate electrode on top of the dielectric layer, and a second insulation overlying the gate electrode And an anode formed on the plate. Here, the cathode, resistor layer, and nanotube emitter layer form an emitter stack that is insulated from adjacent emitter stacks by insulating rib sections.
[0028]
  The proposed FED device can be advantageously manufactured by thick film printing technology at substantially lower manufacturing costs and higher production efficiency compared to FEDs utilizing microchips. However, the device further requires three separate electrodes: a cathode, a gate electrode, and an anode that must be formed in separate processing steps.
[0029]
  In addition, in the co-pending application 09/396536 filed on September 15, 1999 and assigned to the common assignee of the present invention, the electric field of a diode structure device using a nanotube emitter as the electron emission source. An emission display device and a method for manufacturing the same are disclosed.
[0030]
  This diode structure FED device includes a first glass having a plurality of emitter stacks formed on an upper surface thereof.substrateEach emitter stack is made of glasssubstrateAre formed in parallel to each other and have a conductive material layer such as silver paste and a top nanotube emitter layer.
[0031]
  1st glasssubstrateHas a plurality of rib sections formed of an insulating material therebetween to insulate between a plurality of emitter stacks. Second glasssubstrateThe first glasssubstrateThe inner surface is coated with a layer of a conductive material such as indium tin oxide.
[0032]
  Multiple fluorescent powder coating bands are formed on the ITO layer and emit red, green, and blue light, respectively, when activated by electrons emitted from a plurality of emitter stacks.
[0033]
  The field emission display panel is a first glass.substrateAnd second glasssubstrateAre assembled together by a number of side wall panels that join together, forming an airtight cavity therein.
[0034]
  The FED device disclosed in the above application has two electrodes, namely a bottom glasssubstrateFirst electrode coated on top and top glasssubstrateThe second electrode coated only with the twosubstrateNo gate electrode is used between them. In this form, the electrons emitted from the nanotube emitter are as strong as when the gate electrode is utilized, and the top glasssubstrateThere is no collision with the upper fluorescent powder coating strip.
[0035]
  There are various other manufacturing and performance problems with the triode and diode structure FED described above. For example, in a triode structure FED, the manufacturing method is more complicated, and therefore it is difficult to manufacture a highly reliable product. The thickness of the insulating dielectric layer and the distance between the electrodes must be formed with high accuracy in order to maintain reliability.
[0036]
  In a diode structure FED, the distance between the cathode of the fluorescent powder coating zone and the anode of the nanotube emitter must be greater than 100 μm. This limit must be set to be in the operating range of 5 volts / μm in the nanotube emitter type FED so that the drive voltage remains in a reasonable range, i.e. less than 500 volts.
[0037]
  Topsubstrate(Anode) and bottomsubstrateThat small distance allowed between (cathode) causes other processing difficulties. Especially when manufacturing display panels with large dimensions,substrateWhen processing problems such as achieving a high vacuum in the cavity between, or when only two electrodes are used, scattered electrons reduce brightness and result in poor image quality.
[0038]
  Further, as shown in FIG. 6, in another diode structure FED, the field emission display device 40 is the same as an electron emission source.substrateIt has a diode structure with a cathode and an anode formed by using a nanotube emitter on top. Diode structure FED is bottom glasssubstrate42 and top glasssubstrate44.
[0039]
  First, the bottom glasssubstrateA first conductive material layer 46 such as a conductive paste containing fine metal powder is disposed on the upper portion 42 by a thick film printing technique. The conductive paste is preferably formed of silver fine powder. A dielectric layer 48 is then disposed on the first conductive material layer 46 with a thickness between about 50 μm and about 500 μm by thick film printing techniques. As used herein, “about” means within ± 10% of a given average value. The dielectric may be silicon oxide, silicon nitride, silicon oxynitride or any other suitable dielectric.
[0040]
  After multiple dielectrics are formed, a conductive silver paste layer 50, or other suitable conductive paste material, is printed over the dielectric layer 48. The thickness of the screen printed silver paste layer 50 is in the range between about 5 μm and about 10 μm.
[0041]
  To complete the fabrication of the electron emitter stack 60, a nanotube emitter layer 52 is disposed on the silver paste layer 50 with a thickness between about 5 μm and about 50 μm by a thick film printing technique. Carbon nanotubes 54 protrude from the nanotube emitter layer 52. Then, a fluorescent powder coating band 56 is disposed on the first conductive material layer 46 by a thick film printing technique. The fluorescent powder coating band 56 (anode) is formed of fluorescent fine powder such as a phosphor for emitting light of different colors of red, green, and blue.
[0042]
  In the diode structure FED shown in FIG. 6, when a negative charge is applied to the silver paste layer 50 (cathode), the nanotube emitter layer 52 emits electrons 58. In the structure shown in FIG. 6, the second cathode 62 relies on the top glass to repel electrons 58 emitted by the nanotube emitter layer 52 to the anode fluorescent powder coating strip 56.substrateThe surface of 44 is further coated with a material such as ITO.
[0043]
  Ideally, all electrons 58 should be attracted to the anode fluorescent powder coating strip 56 or rebound by the second cathode 62 toward the anode fluorescent powder coating strip 56.
[0044]
  However, as shown in FIG. 6, the electrons 58 emitted by the carbon nanotubes 54 formed on the upper surface of the nanotube emitter layer 52 are not emitted toward the fluorescent powder coating band 56 that is the anode, but instead shown in the figure. Not emitted toward the anode of adjacent pixels. Thus, adjacent pixels will unintentionally shine and reduce the sharpness of the FED device.
[0045]
  The lack of controlling the scattering of electrons 58 emitted from the carbon nanotubes 54 on the nanotube emitter layer 52 must be improved to reduce color sharpness and loss of image sharpness in FED devices. .
[0046]
  The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a field emission display panel having a diode structure that does not have the disadvantages or disadvantages of a conventional diode structure FED panel.
[0047]
  Another object of the present invention is that both the cathode and the anode are bottom glass.substrateA field emission display panel having a diode structure formed thereon is provided.
[0048]
  Furthermore, another object of the present invention is, MosquitoIt is an object to provide a field emission display panel having a diode structure in which a sword and an anode are formed on a bottom glass substrate.
[0049]
  Furthermore, another object of the present invention is that all the nanotubes around the cathode have a bottom glass.substrateTo be directed downwards, MosquitoSword bottom glasssubstrateIt is to provide a field emission display panel formed thereon.
[0050]
  Furthermore, another object of the present invention is formed by two layers of conductive paste material sandwiching a nanotube emitter layer in between.RuA field emission display panel having a diode structure having a sword is provided.
[0051]
  Yet another object of the present invention is to first place a first conductive layer on the dielectric layer, and then place a cathode layer of the nanotube emitter layer on top of it, the nanotube emitter layer being on the first conductive layer. The present invention provides a method for manufacturing a field emission display panel having a diode structure, in which a cathode is cured so as to hang down and a cathode is covered with a second conductive layer.
[0052]
  Furthermore, another object of the present invention is to provide a bottom glass.substrateUpMosquitoIt is an object of the present invention to provide a method of manufacturing a field emission display panel having a diode structure in which a sword and an anode are formed.
[0053]
  Furthermore, another object of the present invention is that all nanotubes are bottom glass.substrateA bottom glass with a nanotube emitter layer covering the outer periphery of the cathode so as to face downward toward the top anodesubstrateFormed onRuA method of manufacturing a field emission display panel having a diode structure including a sword is provided.
[0054]
[Means for Solving the Problems]
  The present invention is based on the same substrate.MosquitoSwordAndA field emission display panel having a node,1 unitA first insulating plate as a plate,On the first insulating plateAtDielectric so that they are arranged in parallel at regular intervalslayer,First conductivity with side covered with nanotube emitter layerLayers, andSecond conductivity formed on the nanotube emitter layerLayerA plurality of emitter stacks that are continuously provided and formed in a column shape;,A plurality of conductive bands insulated from each other by the dielectric layer and formed of a transparent material between a plurality of emitter stacks;,A plurality of fluorescent powder coating bands respectively formed on the conductive bands and activated by electrons emitted from the nanotube emitter layers of the plurality of emitter stacks to emit red, green, and blue light, respectively;,First2 unitsA second insulating plate arranged to be spaced from the first insulating plate for use as a plate;,A plurality of sidewall panels that join together around the first insulating plate and the second insulating plate to form an airtight cavity therein;,Is a field emission display panel.
[0055]
  The plurality of conductive bands have a reflective coating layer between the conductive band and the first insulating plate, the reflective coating layer is formed of metal, and the first and second insulating plates are made of a transparent ceramic. Made of material.
[0056]
  The first conductive layer is a cathode for a field emission display panel, the first conductive layer and the second conductive layer are a conductive paste containing metal particles, and the plurality of conductive bands are formed of indium tin oxide.
[0057]
  The nanotube emitter layer is formed from a mixture of nanometer sized hollow tube fibers and an adhesive material.
[0058]
  When activated by electrons from a plurality of emitter stacks, the plurality of fluorescent powder coating bands emit red, green, and blue light different from the light emitted by the immediately adjacent fluorescent powder coating bands.
[0059]
  The dielectric layer in the plurality of emitter stacks has a thickness between about 5 μm and about 500 μm.
[0060]
  The present invention is the same substrateMosquitoSwordAndA field emission display panel having a node, comprising:1 unitProviding a first insulating plate for use as a plate;,Forming a plurality of conductive bands of transparent material on the first insulating plate;,On the first insulating plate by thick film printing technologyAtForming dielectric layers in parallel at regular intervals; and,Forming a first conductive layer in a columnar shape on the dielectric layer;,Disposing a nanotube emitter layer on the columnar first conductive layer;,After the nanotube emitter layer hangs down on the side surface of the columnar first conductive layer and covers the side wall surface of the columnar first conductive layer,1 unitThe step of curing the plate and,Disposing a second conductive layer on top of the nanotube emitter layer;,Forming a plurality of fluorescent powder coating bands on the conductive band to emit red, green and blue light when activated by electrons emitted from the nanotube emitter layer; and,First2 unitsPlacing a second insulating plate spaced from the first insulating plate for use as a plate;,Joining the first insulating plate and the second insulating plate by the side wall panel to form an airtight cavity therein;,It is a manufacturing method of the field emission type display panel which has this.
[0061]
  The manufacturing methodOKTransparent glass plates on 1 and 2 insulation platesUsingThe
[0062]
  The manufacturing methodLaw is goldConductive paste containing genus fine powderThe first conductive layer and thePrinting the second conductive layer.
[0063]
  The manufacturing method further includes applying a negative charge to each of the first conductive layer and the second conductive layer and applying a positive charge to each of the plurality of conductive bands.
[0064]
  In the manufacturing method, the nanotube emitter layer is disposed by printing a mixture of a nanometer-sized hollow tube fiber and an adhesive.
[0065]
  The manufacturing method further includes a step of forming a plurality of conductive bands with indium tin oxide.
[0066]
  The manufacturing method further includes a step of forming the plurality of fluorescent powder coating strips by a thick film printing technique.
[0067]
DETAILED DESCRIPTION OF THE INVENTION
  Hereinafter, description will be given with reference to the drawings. Figure 1 shows the bottom glasssubstrateLaminated on topMosquitoFIG. 2 is an enlarged cross-sectional view of the FED of the diode structure of the present invention incorporating a sword and an anode, and FIG. 2 is an enlarged cross-sectional view of the FED after the curing process performed for the nanotube emitter layer.
[0068]
  1 and 2, a diode-structured FED device 70 according to the present invention is a bottom glass formed of a transparent ceramic material.substrate72 and top glasssubstrate74. Bottom glasssubstrateThe upper surface of 72 is covered with a conductor layer 76, preferably a silver paste obtained by mixing silver fine powder in a conductive paste or a polymer adhesive material.
[0069]
  Upper part of conductor layer 76InIsA plurality of transparent conductive bands 80 disposed between a plurality of dielectric layers 78 and a plurality of fluorescent powder coating bandsAnd the conductive band 80 is insulated by the dielectric layer 78. The fluorescent powder coating band is formed on the conductor layer.However, when activated by electrons from the plurality of emitter stacks 100, it is preferable to emit red, green, and blue light different from the light emitted by the adjacent fluorescent powder coating band.Also, this conductor layer and the bottom glasssubstrate72,Formed of metalHas a reflective coating layerPreferably.
[0070]
  The present inventionMosquitoFirst, a thick conductive paste first conductive layer 84 containing metal particles is formed on the sword 82 by a thick film printing technique, and then a nanotube emitter layer 86 is printed on the first conductive layer 84 of the conductive paste. Then, a second conductive layer 88 of conductive paste is printed on the nanotube emitter layer 86 to finally form the structure shown in FIG.The nanotube emitter layer 86 is formed of a mixture of nanometer-sized hollow tube fibers and an adhesive material.Bottom glasssubstrateTop glass facing 72substrateAn ITO electrode 90, which is a transparent electrode layer of indium tin oxide material as a cathode, is selectively disposed on the surface of 74.
[0071]
  In the next step of the present invention, which is a novel process, curing is performed at a temperature between about 400 ° C. and 500 ° C. for about 15 minutes to about 60 minutes, preferably 30 minutes. The first conductive layer 84 of the conductive paste is formed with a width of about 50 μm to about 150 μm and a height of about 15 μm to about 20 μm. The nanotube emitter layer 86 has a thickness of about 5 μm to about 10 μm and a width of about 15 μm to about 100 μm.
[0072]
  Contains metal particlesThe second conductive layer 88 of the conductive paste is much smaller than the height of the first conductive layer 84 of the conductive paste and has a height of about 5 μm. Bottom glasssubstrate72 and top glasssubstrate2 glass for easier evacuation between 74substrateA suitable distance of about 1.1 mm is provided between the two.
[0073]
  The nanotube emitter layer 86 isCure ringTo workThus, it flows and forms the final structure shown in FIG. Therefore, the nanotube 100 mixed with the adhesive material is exposed and covers the peripheral surface or the side wall surface of the first conductive layer 84 of the columnar conductive paste. Since all nanotubes 100 are directed downward during the nanotube curing process, the electrons 98 emitted by the nanotubes 100 are directed toward the conductive band 80 which is the anode.
[0074]
  Negative charge on top glasssubstrateWhen applied to the ITO electrode 90 on 74, the ITO electrode 90 becomes the anodeIs a conductive bandIt should be noted that the electrons 98 are repelled downward toward 80. The second conductive layer 88 of conductive paste effectively prevents any nanotube 100 remaining on the top of the first conductive layer 84 of conductive paste.CoveringAs a result, the nanotubes 100 are effectively prevented from emitting electrons upward.
[0075]
  Same glass as anode layersubstrateFormed on the laminatedMosquitoThe novel structure of the present invention with a sword eliminates the upward jump of electrons by increasing the density of the nanotubes formed around the cathode or on the sidewall surface. Therefore, the direction of electron emission is limited downward toward the anode, and as a result, the sharpness and contrast of the FED panel are improved.
[0076]
  The present invention relates to a bottom glass in a diode structure FED.substrateFormed from laminatedMosquitoA field emission display panel having a sword and an anode. With respect to the FED panel, the emitter stack 82 includes a dielectric layer 78, a first conductive layer 84, such as a conductive paste whose sides are covered by the nanotube emitter layer 86, and a second silver paste disposed on top of the nanotube emitter layer 86. The conductive layer 88 is formed. The first conductive layer 84 and the second conductive layer 88 of conductive paste material are advantageouslyAlsoIt is formed in a pillar shape.
[0077]
  A nanotube emitter layer 86 overlying the first conductive layer 84 of conductive paste is disposed on top of the first conductive layer 84 of conductive paste, and then the first conductive of the conductive paste forming the nanotube coating layer 86 on the columnar side surfaces. Curing is performed so that the nanotube emitter 100 hangs down on the side surface of the layer 84.
[0078]
  The second conductive layer 88 of conductive paste removes all nanotube emitters 100 remaining on the upper surface of the first conductive layer 84 of conductive paste so that electrons are not emitted from the top surface of the cathode.CoveringIt is placed on top of it.
[0079]
  A curing process is performed on the nanotube emitter layer 86.RuAnd the side surface of the columnar first conductive layer 84 made of a conductive paste.CoveringAll nanotube emitters are bottom glasssubstrateDirected downward toward the anode formed above.
[0080]
  The novel structure of the present invention emits all electrons from the nanotube emitter protruding towards the anode, thus making it possible to eliminate any electron scattering to adjacent pixels.
[0081]
  In the novel apparatus and method of the present invention, the electron emitter structure can be formed by thick film printing techniques. For example, a thicker, ie, first conductive layer 84 of silver paste having a thickness of about 10 μm to about 20 μm is first formed on the cathode structure and has an increased peripheral region on the sides of the cathode. The nanotube emitter layer 86 is printed on top of the first conductive layer 84 of silver paste, and then cured so that all the nanotube emitters 100 hang down on the side surfaces of the first conductive layer 84 of the silver paste.
[0082]
  The second conductive layer 88 made of silver paste is thinner than the first conductive layer 84 made of silver paste, and the nanotube emitter 100 exposed on the upper part of the cathode structure is formed so that electrons are not emitted from the nanotube emitter 100 remaining on the upper surface of the cathode.CoveringFor this purpose, it is disposed on the nanotube emitter layer 86.
[0083]
  Bottom glasssubstrateFormed on the laminatedMosquitoThe novel device of the present invention of a field emission display panel having a sword and an anode, and a method for manufacturing the same, have been fully described in the above description and the accompanying FIGS.. FigureThe terminology used in the explanation referring to the surface isThe present inventionIt is not intended to be limiting, but rather to be an essential language for explanation.
[0084]
  The present invention described in the preferred embodiments can be further modified in various variations by those skilled in the art.
[0085]
【The invention's effect】
  First, the novel structure of the present invention is above the upper surface of the cathode.ToPrevent electron emission. Second, it increases the density of nanotube emitters formed on the cathode sidewall surface. Third, the direction of electron emission can be limited to the desired direction, i.e., downward toward the anode. Fourth, the sharpness and contrast of the field emission display panel can be improved.
[Brief description of the drawings]
[Figure 1] Bottom glasssubstrateStacked on topMosquitoFIG. 3 is an enlarged cross-sectional view of a diode structure FED incorporating the sword and anode.
2 is an enlarged cross-sectional view of the FED of the diode structure of the present invention of FIG. 1 after the curing process performed for the nanotube emitter layer. FIG.
FIG. 3 is an enlarged cross-sectional view of a conventional field emission display device using a microchip for electron emission.
4 is an enlarged cross-sectional view of the conventional FED device of FIG. 3 further having an anode and sidewall panel forming a sealed chamber.
5 is an enlarged partial cross-sectional view of the FED device of FIG. 4 showing the structure of a single microchip.
FIG. 6 is an enlarged cross-sectional view of a diode-structured FED utilizing a nanotube emitter layer for electron emission.
[Explanation of symbols]
  38 ... side wall panel,
  70 ... FED device,
  72 ... Bottom glasssubstrate(First insulation plate),
  74 ... Top glasssubstrate(Second insulation plate),
  76 ... conductor layer,
  78 ... dielectric layer,
  80 ... conductive band, fluorescent powder coating band,
  82 ... Emitter stack,
  84 ... the first conductive layer,
  86: Nanotube emitter layer,
  88 ... second conductive layer,
  90 ... ITO electrode,
  98 ... Electronic,
  100: Nanotube emitter.

Claims (18)

同一基板上にカソードとアノードとを有する電界放出型ディスプレイパネルであって、
1基板としての第1絶縁プレートと、
前記第1絶縁プレート上で所定の等間隔で平行に配置されるように、誘電体層、側面がナノチューブエミッタ層で覆われる第1導電層、および前記ナノチューブエミッタ層の上部に形成された前記第2導電層を、連続的に設けて柱状に形成された複数のエミッタスタックと、
前記誘電体層によって互いに絶縁され、複数のエミッタスタック間に透明な物質で形成された複数の導電帯と、
前記複数のエミッタスタックのナノチューブエミッタ層から放出された電子で活性化され赤、緑、青色の光をそれぞれ発する、前記導電帯上にそれぞれ形成された複数の蛍光粉コーティング帯と、
2基板として使用するために、前記第1絶縁プレートからスペースを空けて配置される第2絶縁プレートと、
前記第1絶縁プレートおよび前記第2絶縁プレートの周囲を一緒に結合して内部に気密のキャビティを形成する複数の側壁パネルと、
を有する電界放出型ディスプレイパネル。
A field emission display panel having a Ca cathode and A node on the same substrate,
A first insulating plate as a first base plate,
The so arranged parallel to the first Jo Tokoro equidistant on an insulating plate, a dielectric layer, the side surface is formed on the first conductive layer, and the nanotube emitter layer is covered with the nanotube emitter layer wherein the second conductive layer, and a plurality of emitter stack formed columnar continuously provided,
A plurality of conductive bands insulated from each other by the dielectric layer and formed of a transparent material between a plurality of emitter stacks;
A plurality of fluorescent powder coating bands respectively formed on the conductive bands, activated by electrons emitted from the nanotube emitter layers of the plurality of emitter stacks and emitting red, green, and blue light, respectively;
For use as a second base plate, and a second insulating plate disposed at a space from the first insulating plate,
A plurality of sidewall panels that join together around the first insulating plate and the second insulating plate to form an airtight cavity therein;
A field emission display panel.
前記複数の導電帯は、当該導電帯と前記第1絶縁プレートとの間に反射コーティング層を有する請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the plurality of conductive bands have a reflective coating layer between the conductive bands and the first insulating plate. 前記反射コーティング層は、金属で形成した請求項2に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 2, wherein the reflective coating layer is made of metal. 前記第1絶縁プレートおよび前記第2絶縁プレートは、透明なセラミック材料で形成した請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the first insulating plate and the second insulating plate are made of a transparent ceramic material. 前記第1導電層は、前記電界放出型ディスプレイパネルのカソードである請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the first conductive layer is a cathode of the field emission display panel. 前記第1導電層および前記第2導電層は、金属粒子を含む導電ペーストである請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the first conductive layer and the second conductive layer are a conductive paste containing metal particles. 前記複数の導電帯は、電界放出型ディスプレイパネルのアノードである請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the plurality of conductive bands are anodes of a field emission display panel. 前記複数の導電帯は、酸化インジウムスズ(ITO)で形成された請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the plurality of conductive bands are formed of indium tin oxide (ITO). 前記ナノチューブエミッタ層は、ナノメータ寸法の中空管ファイバと接着剤材料の混合物で形成された請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel according to claim 1, wherein the nanotube emitter layer is formed of a mixture of a nanometer-sized hollow tube fiber and an adhesive material. 前記複数の蛍光粉コーティング帯は、前記複数のエミッタスタックからの電子によって活性化されたとき、直接隣接する蛍光粉コーティング帯が放出する光と異なる赤、緑、青色の光を放出する請求項1に記載の電界放出型ディスプレイパネル。  The plurality of fluorescent powder coating strips emit red, green, and blue light different from light emitted by a directly adjacent fluorescent powder coating strip when activated by electrons from the plurality of emitter stacks. The field emission display panel according to 1. 前記エミッタスタックにおける前記誘電体層は、約5μmから約500μmの間の厚さを有する請求項1に記載の電界放出型ディスプレイパネル。  The field emission display panel of claim 1, wherein the dielectric layer in the emitter stack has a thickness between about 5 μm and about 500 μm. 同一基板上にカソードとアノードとを有する電界放出型ディスプレイパネルの製造方法であって、
第1基板として使用するために、第1絶縁プレートを設けるステップと、
前記第1絶縁プレート上に透明な物質の複数の導電帯を形成するステップと、
厚膜印刷技術によって、前記第1絶縁プレート上で所定の等間隔で平行に誘電体層を形成するステップと、
前記誘電体層上に柱状に第1導電層を形成するステップと、
前記柱状の第1導電層上にナノチューブエミッタ層を配置するステップと、
前記柱状の第1導電層の側面に前記ナノチューブエミッタが垂れ下がって覆うように、前記第1基板をキュアリングするステップと、
前記ナノチューブエミッタ層の上部に第2導電層を配置するステップと、
前記ナノチューブエミッタ層から放出された電子で活性化され赤、緑、青色の光をそれぞれ発する、前記複数の導電帯上に複数の蛍光粉コーティング帯を形成するステップと、
第2基板として使用するために、前記第1絶縁プレートからスペースを空けて第2絶縁プレートを配置するステップと、
側壁パネルによって第1絶縁プレートと第2絶縁プレートとを結合して内部に気密のキャビティを形成するステップと、
を有する電界放出型ディスプレイパネルの製造方法。
A field emission display panel manufacturing method of having a Ca cathode and A node on the same substrate,
Providing a first insulating plate for use as a first substrate;
Forming a plurality of conductive bands of transparent material on the first insulating plate;
Forming a dielectric layer in parallel at predetermined equal intervals on the first insulating plate by a thick film printing technique;
Forming a first conductive layer in a columnar shape on the dielectric layer;
Disposing a nanotube emitter layer on the columnar first conductive layer;
Curing the first substrate such that the nanotube emitters hang down and cover the side surfaces of the columnar first conductive layer;
Disposing a second conductive layer on top of the nanotube emitter layer;
Forming a plurality of fluorescent powder coating bands on the plurality of conductive bands activated by electrons emitted from the nanotube emitter layer to emit red, green, and blue light, respectively;
Disposing a second insulating plate spaced from the first insulating plate for use as a second substrate;
Coupling the first insulating plate and the second insulating plate by a side wall panel to form an airtight cavity therein;
Manufacturing method of field emission display panel having
前記第1絶縁プレートおよび前記第2絶縁プレートは、透明なガラス板を使用してなる請求項12に記載の電界放出型ディスプレイパネルの製造方法。  The method of manufacturing a field emission display panel according to claim 12, wherein the first insulating plate and the second insulating plate are made of a transparent glass plate. 前記第1導電層および前記第2導電層は、金属微粉を含むペーストで印刷される請求項12に記載の電界放出型ディスプレイパネルの製造方法。  The method of manufacturing a field emission display panel according to claim 12, wherein the first conductive layer and the second conductive layer are printed with a paste containing fine metal powder. 前記第1導電層および前記第2導電層のそれぞれに負電荷を印加し、前記複数の導電帯のそれぞれに正電荷を印加するステップをさらに有する請求項12に記載の電界放出型ディスプレイパネルの製造方法。  The method of manufacturing a field emission display panel according to claim 12, further comprising: applying a negative charge to each of the first conductive layer and the second conductive layer, and applying a positive charge to each of the plurality of conductive bands. Method. 前記ナノチューブエミッタ層は、ナノメータ寸法の中空管ファイバと接着材との混合物の印刷によって、配置される請求項12に記載の電界放出型ディスプレイパネルの製造方法。  13. The method of manufacturing a field emission display panel according to claim 12, wherein the nanotube emitter layer is disposed by printing a mixture of a nanometer-sized hollow tube fiber and an adhesive. 前記複数の導電帯は、酸化インジウムスズ(ITO)によって形成される請求項12に記載の電界放出型ディスプレイパネルの製造方法。  The method of manufacturing a field emission display panel according to claim 12, wherein the plurality of conductive bands are formed of indium tin oxide (ITO). 前記複数の蛍光粉コーティング帯は、厚膜印刷技術によって形成される請求項12に記載の電界放出型ディスプレイパネルの製造方法。  The method of manufacturing a field emission display panel according to claim 12, wherein the plurality of fluorescent powder coating bands are formed by a thick film printing technique.
JP2001215750A 2001-07-16 2001-07-16 Field emission display panel having cathode and anode on same substrate and method for manufacturing the same Expired - Fee Related JP3674844B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001215750A JP3674844B2 (en) 2001-07-16 2001-07-16 Field emission display panel having cathode and anode on same substrate and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001215750A JP3674844B2 (en) 2001-07-16 2001-07-16 Field emission display panel having cathode and anode on same substrate and method for manufacturing the same

Publications (2)

Publication Number Publication Date
JP2003045366A JP2003045366A (en) 2003-02-14
JP3674844B2 true JP3674844B2 (en) 2005-07-27

Family

ID=19050333

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001215750A Expired - Fee Related JP3674844B2 (en) 2001-07-16 2001-07-16 Field emission display panel having cathode and anode on same substrate and method for manufacturing the same

Country Status (1)

Country Link
JP (1) JP3674844B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100953637B1 (en) 2003-07-07 2010-04-20 엘지전자 주식회사 Optical disc and recording method of Disc Information of optical disc
CN101192490B (en) * 2006-11-24 2010-09-29 清华大学 Surface conductive electronic emission element and electronic source applying same
CN101192494B (en) * 2006-11-24 2010-09-29 清华大学 Electron emission element preparation method
KR100892366B1 (en) * 2006-12-26 2009-04-10 한국과학기술원 Carbon nanotube field emitter and method for fabricating the same
JP5074810B2 (en) * 2007-04-18 2012-11-14 トヨタ自動車株式会社 Field emission type light emitting device
JP4822549B2 (en) * 2007-06-14 2011-11-24 国立大学法人 奈良先端科学技術大学院大学 Electron emission device
CN101540260B (en) * 2008-03-19 2011-12-14 清华大学 Field emission display

Also Published As

Publication number Publication date
JP2003045366A (en) 2003-02-14

Similar Documents

Publication Publication Date Title
US6448709B1 (en) Field emission display panel having diode structure and method for fabricating
US6445122B1 (en) Field emission display panel having cathode and anode on the same panel substrate
US6359383B1 (en) Field emission display device equipped with nanotube emitters and method for fabricating
US6541906B2 (en) Field emission display panel equipped with a dual-layer cathode and an anode on the same substrate and method for fabrication
US6426590B1 (en) Planar color lamp with nanotube emitters and method for fabricating
US7710014B2 (en) Electron emission device, electron emission display device using the same and method of manufacturing the same
US6713947B2 (en) Display device and method of manufacturing the same
US6486599B2 (en) Field emission display panel equipped with two cathodes and an anode
US6750604B2 (en) Field emission display panels incorporating cathodes having narrow nanotube emitters formed on dielectric layers
JP3674844B2 (en) Field emission display panel having cathode and anode on same substrate and method for manufacturing the same
US6750617B2 (en) Field emission display device
US6750616B2 (en) Field emission display device
US20060175954A1 (en) Planar light unit using field emitters and method for fabricating the same
KR20020065968A (en) Method for fabricating electron emitter stacks for field emission display panel and structures formed
KR20050104643A (en) Cathode substrate for electron emission display device, electron emission display devce, and manufacturing method of the display device
TWI310575B (en) Field emission display having gate plate
KR20050089639A (en) Carbon nanotube field emission device
JP3663171B2 (en) FED panel and manufacturing method thereof
KR20070043391A (en) Electron emission device and electron emission display device using the same and manufacturing method thereof
EP1630843B1 (en) Electron emission device and method of manufacturing the same
KR100556744B1 (en) Carbon nanotube field emission device and manufacturing method thereof
JP2856672B2 (en) Field electron emission device and method of manufacturing the same
KR101065371B1 (en) Electron emission device
KR100533000B1 (en) Carbon nanotube field emission device and fabricating method thereof
JP2006244980A (en) Electron emission element and manufacturing method therefor

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040309

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040519

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050405

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050421

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090513

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090513

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100513

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110513

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110513

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120513

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120513

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130513

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140513

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees