JP3184083B2 - チャネル多重分離方法およびチャネル多重分離装置 - Google Patents

チャネル多重分離方法およびチャネル多重分離装置

Info

Publication number
JP3184083B2
JP3184083B2 JP34770695A JP34770695A JP3184083B2 JP 3184083 B2 JP3184083 B2 JP 3184083B2 JP 34770695 A JP34770695 A JP 34770695A JP 34770695 A JP34770695 A JP 34770695A JP 3184083 B2 JP3184083 B2 JP 3184083B2
Authority
JP
Japan
Prior art keywords
channel
circuit
character
byte
multiplexing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP34770695A
Other languages
English (en)
Other versions
JPH09168000A (ja
Inventor
肇 石川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP34770695A priority Critical patent/JP3184083B2/ja
Priority to US08/764,482 priority patent/US6219357B1/en
Priority to CA002192923A priority patent/CA2192923C/en
Priority to EP96120180A priority patent/EP0779720A3/en
Publication of JPH09168000A publication Critical patent/JPH09168000A/ja
Application granted granted Critical
Publication of JP3184083B2 publication Critical patent/JP3184083B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は複数のチャネルを多
重化して伝送するチャネル多重化伝送装置及び方法に関
し、特に複数のデータを多重し伝送後、受信して特定の
データを選択する系についてのチャネル多重分離に関す
る。
【0002】
【従来の技術】この種の従来のチャネル多重分離装置と
して、例えば特開平1−218233号公報には、図9
に示すような構成が提案されている。ここでは、多重さ
れるチャネルが4つの場合について示す。
【0003】図9を参照して、送信側の送信装置108
においては、8ビット並列の画像信号101およびその
ビット並列毎の1ビット直列のフレーム信号103を1
つのチャネルの信号とし、この9ビットの並列信号を9
B10B符号化回路102によって10ビット並列信号
に変換する。
【0004】フレーム信号103を発生するフレーム信
号発生器104は1チャネル毎に1つ割り当てられ、フ
レーム信号103は共通のフレームパターンを有し、こ
のフレームパターン中にデータ信号を含む信号とされて
いる。
【0005】そして、このフレーム信号103は同期化
用のものであると共に、各チャネルの識別にも用いられ
るものである。
【0006】9B10B符号化回路102から出力され
たチャネルの10ビット並列信号は、10:1並直列変
換回路105によって直列信号に変換され、更にこの直
列信号は4:1並直列変換回路106にてチャネル間同
士で多重されて送信器107に入力され、送信器107
から伝送路に送出される。
【0007】受信装置116においては、受信器109
が伝送信号を受信し、ハンティング回路115からのク
ロック信号により直並列変換回路110へシフトインさ
れ、チャネル対応の10ビット並列信号が順次にチャネ
ル対応の10B9B復号回路111へ入力される。
【0008】この10B9B復号回路111の出力の9
ビット並列信号は8ビット並列の画像信号と1ビットの
フレーム信号とに分離され、各チャネルのフレーム信号
は対応する同期検出回路112に入力されてフレーム同
期の検出に供される。同期検出回路112は例えば入力
ビット列(9ビット)と所定の同期パターンとを比較し
これらが一致した時に同期検出信号を出力し、同期パタ
ーンが検出されない時にはその旨を同期保護回路114
に送出する。
【0009】フレーム同期動作は各同期検出回路112
の出力のうち、チャネル選択回路113で選択されたも
のが同期保護回路114に入力されフレーム同期がとら
れる。
【0010】この同期保護回路114においてフレーム
同期がとれない場合には、ハンティング回路115が直
並列変換回路110を駆動するクロックの位相を所定量
シフトさせ、直並列変換回路110の出力である10ビ
ット並列信号が各チャネル対応の10ビット並列信号と
なるまでこの動作を続ける。
【0011】
【発明が解決しようとする課題】以上説明したように、
従来のチャネル多重を行い伝送する系においては、デー
タのバイト並列信号と共に1ビットのフレーム信号が加
えられるていため、符号化のバイトが変則的となり、独
自の符号化が必要とされている。
【0012】また、復号されたフレーム信号は直列信号
であるため、受信側の同期検出回路では、このフレーム
信号を並列変換し、ビットローテートし(ビット位置を
巡回シフトし、例えばMSB(最上位ビット)側からあ
ふれたビットはLSB(最下位ビット)側から挿入され
る)ながら、ビットパターンの比較を行っていた。この
ため同期検出までに時間がかかると共に、2重のビット
ローテート機能(10B9B復号化と同期検出のパター
ン検出におけるフレーム信号抽出)を必要としていた。
【0013】従って、本発明は上記従来技術の問題点を
解消し、チャネルを多重し伝送するチャネル多重分離装
置において、安定した回路動作を実現するため符号化法
を用い、簡便な回路でチャネル選択動作を可能とするチ
ャネル多重分離装置及び方法を提供することを目的とす
る。
【0014】
【課題を解決するための手段】前記目的を達成するた
め、第1の発明のチャネル多重回路は、チャネル多重化
の際にmビットからnビットへ(m、nは所定の整数、
但しm<n)符号化する符号化法を用いてチャネルの符
号化を行い、前記チャネルの各々にnビットで1バイト
となる1又は複数のチャネル認識バイトを挿入するチャ
ネル多重回路が、多重するチャネル毎に並列化してmビ
ット並列信号とし該並列信号を1バイトとして時分割バ
イト多重する多重化回路と、前記多重化回路のmビット
並列信号出力を符号化してnビット並列信号とし、各チ
ャネルを構成するnビット並列信号のうちの所定のバイ
トに各チャネルを一意的に特定するデータ領域を挿入
し、前記データ領域が、前記1又は複数のチャネル認識
バイトをなす、該符号化法の特殊キャラクタを1又は複
数含む符号化回路と、を含むことを特徴とする
【0015】本発明に係るチャネル多重分離装置は、第
1の発明のチャネル多重装置と、チャネル分離回路とを
備えたチャネル多重分離装置において、前記チャネル分
離回路が、前記チャネル多重回路からの信号を入力し、
前記特殊キャラクタを検出してキャラクタ同期をとりキ
ャラクタ毎のnビット並列信号として出力するキャラク
タ同期回路と、前記キャラクタ同期回路のnビット並列
信号出力を入力しnビット1バイトとして時分割バイト
多重された各チャネルを個々に分離する分離回路と、前
記分離回路の出力を入力し、挿入された前記特殊キャラ
クタから各チャネルを認識するチャネル認識回路と、前
記分離回路の各出力を入力して復号する復号回路と、を
含むことを特徴とする。
【0016】本発明に係るチャネル多重分離装置は、第
1の発明のチャネル多重装置と、チャネル分離回路とを
備えたチャネル多重分離装置において、前記チャネル分
離回路が、前記チャネル多重回路からの信号を入力し、
前記特殊キャラクタを検出してキャラクタ同期をとりキ
ャラクタ毎のnビット並列信号として出力するキャラク
タ同期回路と、前記キャラクタ同期回路のnビット並列
信号出力を入力して復号する復号回路と、前記復号回路
のmビット並列信号出力を入力しmビット1バイトとし
て時分割バイト多重された各チャネルを個々に分離する
分離回路と、前記分離回路の出力を入力し、復号された
前記特殊キャラクタから各チャネルを認識するチャネル
認識回路と、前記分離回路の各出力を入力して前記復号
された特殊キャラクタを終端する終端回路と、を含むこ
とを特徴とする。
【0017】本発明に係るチャネル多重分離装置は、第
1の発明のチャネル多重装置と、チャネル分離回路とを
備えたチャネル多重分離装置において、前記チャネル分
離回路が、前記チャネル多重回路からの信号を入力し、
前記特殊キャラクタを検出してキャラクタ同期をとりキ
ャラクタ毎のnビット並列信号として出力するキャラク
タ同期回路と、検出した前記特殊キャラクタから各チャ
ネルを構成するnビットを1バイトとするバイトのタイ
ムスロットを認識するチャネル認識回路と、前記キャラ
クタ同期回路のnビット並列信号出力を入力し前記チャ
ネル認識回路の情報をもとに時分割バイト多重された各
チャネルを個々に分離する分離回路と、前記分離回路の
各出力を入力して復号する復号回路と、を含むことを特
徴とする。
【0018】本発明に係るチャネル多重分離装置は、第
1の発明のチャネル多重装置と、チャネル分離回路とを
備えたチャネル多重分離装置において、前記チャネル分
離回路が、前記チャネル多重回路からの信号を入力し、
前記特殊キャラクタを検出してキャラクタ同期をとりキ
ャラクタ毎のnビット並列信号として出力するキャラク
タ同期回路と、検出した前記特殊キャラクタから各チャ
ネルを構成するnビットを1バイトとするバイトのタイ
ムスロットを認識するチャネル認識回路と、前記キャラ
クタ同期回路のnビット並列信号出力を入力して復号す
る復号回路と、前記復号回路のmビット並列信号出力を
入力し前記チャネル認識回路の情報をもとに時分割バイ
ト多重された各チャネルを個々に分離する分離回路と、
前記分離回路の各出力を入力して復号された前記特殊キ
ャラクタを終端する終端回路と、からなることを特徴と
する。
【0019】
【0020】
【0021】
【0022】
【0023】
【0024】
【作用】本発明に係るチャネル多重分離方式の原理を、
図6のタイミングチャートを参照して説明する。なお、
以下では実施形態1の構成におけるチャネル多重分離装
置について、2つのチャネルを多重する場合について説
明する。
【0025】符号化された第1のチャネルのデータaと
符号化された第2のチャネルのデータbとは、ともに用
いた符号化の有効キャラクタnビットを1バイトとし、
バイト毎に出力される。この有効キャラクタ列中に、受
信側でのキャラクタ同期をとる際に同期認識用として、
特殊キャラクタが挿入されるが、この挿入される特殊キ
ャラクタとしは、符号化された第1のチャネルのデータ
aには第1の特殊キャラクタ20が割り当てられ、符号
化された第2のチャネルのデータbには第1の特殊キャ
ラクタ20とは異なる第2の特殊キャラクタ21を割り
当てられる。
【0026】2つの符号化されたチャネルのデータは、
キャラクタバイト(nビット)毎にバイト多重されて、
キャラクタ多重されたデータcとなる。
【0027】受信側では、このキャラクタ多重されたデ
ータcを受信し、ビットローテート等の動作により、上
記した2つの特殊キャラクタのいずれか一方又は両方の
ビットパターンを検出してキャラクタ同期をとる。
【0028】その際、各々の符号化されたチャネルのデ
ータa、bに、各々のチャネルに対応した特殊キャラク
タ20、21が周期的に挿入されている場合には、キャ
ラクタ同期保護が可能となる。
【0029】周期的に挿入されていない場合には、n種
類のバイト位相をモニタして、特殊キャラクタのビット
パターンが検出された位相でキャラクタ同期をとること
になる。
【0030】キャラクタ同期をとり、キャラクタバイト
(nビット)を認識すれば、バイト毎に分離すること
で、第1、第2のチャネルのデータa、bを得る。
【0031】チャネルのデータa、bに挿入された特殊
キャラクタは、キャラクタ同期がとれているため、容易
に検出でき、チャネルの認識を行える。
【0032】また、2つの特殊キャラクタのいずれか一
方又は両方を検出してキャラクタ同期をとるため、キャ
ラクタ多重されたデータc上における各チャネルを構成
するバイトが存在するタイムスロットは既知となってお
り、受信側では、キャラクタバイト毎に、2つのチャネ
ルの各々を認識した後に、バイト分離することも可能と
される。
【0033】本発明においては、チャネルがN個(Nは
3以上の整数)設けられている場合には、少なくとも
(N−1)個の特殊キャラクタを検出するか、又は送信
側での多重の順番を予め認識しておき、特殊キャラクタ
が検出されたチャネルのタイムスロットから、他のすべ
てのチャネルのタイムスロットを認識する必要がある。
【0034】図6においては、各チャネルを符号化した
後に多重したが、実施形態2の構成におけるチャネル多
重分離装置においては、各チャネルのデータを符号化す
る前に、mビット並列化し、これを1バイトとしてバイ
ト多重した後に、符号化することも可能である。
【0035】図7に、この場合のタイミングチャートを
示す。図7では、2つのチャネルを多重する場合につい
て模式的に示している。
【0036】mビット並列化された第1のチャネルのデ
ータdと、mビット並列化された第2のチャネルのデー
タeと、はそれぞれ各々第1の符号化前の特殊キャラク
タ20aと、第2の符号化前の特殊キャラクタ21aと
が挿入されている。
【0037】チャネルのデータはmビットを1バイトと
してバイト多重されてバイト多重されたデータfとな
る。
【0038】バイト多重されたデータfのバイトは、各
チャネル毎に独立しており該バイト多重されたデータf
をmビット1バイト毎に符号化しても、このキャラクタ
バイト(nビット)は、各チャネル毎に独立したもので
あることは保存されている。
【0039】従って、バイト多重されたデータfを符号
化してなるデータgは、図6におけるキャラクタ多重さ
れたデータcと、ほぼ同様のものになる。
【0040】受信側では、符号化されたデータgを受信
しビットローテート等の動作により第1、第2の特殊キ
ャラクタ20、21のいずれか一方又は両方のビットパ
ターンを検出してキャラクタ同期をとり、キャラクタ毎
に復号してバイト多重されたデータfを得る。
【0041】この際、各々のチャネルのデータに各々の
特殊キャラクタが周期的に挿入されている場合には、キ
ャラクタ同期保護が可能となる。
【0042】周期的に挿入されていない場合には、n種
類のバイト位相をモニタ(監視)して、特殊キャラクタ
のビットパターンが検出された位相でキャラクタ同期を
とることになる。
【0043】バイト多重されたデータfは、mビットを
1バイトとして、各チャネルのデータをバイト多重した
ものであるため、バイト毎に分離すれば、mビット並列
化された第1のチャネルのデータdと、mビット並列化
された第2のチャネルのデータeを得る。
【0044】チャネルデータd、eに挿入された符号化
前の特殊キャラクタは、バイト同期がとれているため容
易に検出することができ、これによりチャネルの認識を
行える。
【0045】また、2つの特殊キャラクタのいずれか一
方又は両方を検出してキャラクタ同期をとるため、符号
化されたデータg上での各チャネルを構成するキャラク
タのバイトが存在するタイムスロットは既知となってお
り、従ってこれを復号したバイト多重されたデータf上
での各チャネルを構成するキャラクタのバイトが存在す
るタイムスロットも既知であるから、受信側では、バイ
ト毎に、2つのチャネルを各々認識した後にバイト分離
することも可能である。
【0046】本発明において、チャネルがN個(Nは3
以上の整数)設けられている場合には、少なくとも(N
−1)個の特殊キャラクタを検出するか、又は送信側で
の多重の順番を予め知っておき、特殊キャラクタが検出
されたチャネルのタイムスロットから他のすべてのチャ
ネルのタイムスロットを認識する必要がある。
【0047】図6および図7では、各チャネルは、最終
的に使用する符号化法のキャラクタ毎に多重されている
が、実施形態3の構成におけるチャネル多重分離装置に
おいて、多重化の際にビット多重等のようなキャラクタ
毎の多重をしない多重方式を用いた場合を、図8に示
す。ここでは、多重化されるチャネルが2つの場合につ
いて示す。
【0048】符号化された第1のチャネルのデータa
と、符号化された第2のチャネルのデータbとはビット
多重化され、ビット多重化されたデータhになる。
【0049】受信側では、ビット多重されたデータhを
受信して、チャネル毎に分離して符号化された第1のチ
ャネルのデータaと、符号化された第2のチャネルのデ
ータbとを得る。
【0050】各々のチャネルのデータに挿入された特殊
キャラクタ(図中、8ビットで構成)のビットパターン
を、ビットローテート等の動作により検出してキャラク
タ同期をとり、同時に特殊キャラクタをもとに各チャネ
ルを認識する。
【0051】この場合、チャネルがN個存在するものと
すると、少なくとも(N−1)個のチャネルについて特
殊キャラクタを検出するか、又は送信側での多重の順番
を予め知っておき、任意のチャネルに挿入された特殊キ
ャラクタを検出してそのチャネルを認識し、このタイム
スロットから他のすべてのチャネルのタイムスロットを
認識する必要がある。
【0052】本発明における、各チャネルへの特殊キャ
ラクタの割り当ては、1チャネル1特殊キャラクタとし
て説明したが、複数の特殊キャラクタの組み合わせによ
り、1つのチャネルを表すことも可能である。
【0053】例えば、特殊キャラクタA、B、C、Dの
4つを用意し、二つ毎(対)の組み合わせとすれば、
(A B)、(A C)、(A D)、(B C)、
(B D)、(C D)となり、計6つのチャネルを表
すことができる。
【0054】
【発明の実施の形態】本発明の実施の形態を図面を参照
して以下に説明する。
【0055】
【実施形態1】図1は、本発明の第1の実施形態に係る
チャネル多重伝送装置の構成を示すブロック図である。
図1には、送信側において多重化されるチャネルが3つ
の場合について示されている。
【0056】送信側のチャネル多重回路7の構成として
は、各チャネルのデータは第1〜3のチャネルデータ発
生器1〜3より出力し、それぞれ対応する符号化回路4
〜4″に入力して符号化される。
【0057】この際、図6に示した、符号化された第
1、2のチャネルのデータa、bのように、各々のチャ
ネルに固有の特殊キャラクタが挿入される。
【0058】なお、チャネルデータ発生器1〜3は、チ
ャネル多重回路7の外部に設けられてもよい。
【0059】また、通常、符号化回路4〜4″の出力は
nビットで構成され、所定の符号化法の有効キャラクタ
又は特殊キャラクタ毎のnビット並列信号とされる。
【0060】符号化回路4〜4″の出力は、キャラクタ
多重回路5aに入力され、nビットで構成されたキャラ
クタを1バイトとして、時分割バイト多重されて出力さ
れ、送信器6に入力される。送信器6に入力される信号
は、通常、直列信号である。
【0061】キャラクタ多重回路5aの出力は送信器6
から伝送路に送出される。以上がチャネル多重回路7の
構成となる。
【0062】受信側のチャネル分離回路12において
は、伝送されてきた信号が受信器8で受信された後に、
まずキャラクタ同期回路9に入力され、キャラクタ同期
回路9にて特殊キャラクタを検出することによりキャラ
クタ同期がとられ、キャラクタのバイト毎に出力され
る。この出力は、一般に、キャラクタ毎のnビット並列
信号とされる。
【0063】キャラクタ同期回路9の出力はキャラクタ
分離回路10aに入力され、3つのチャネルを構成する
キャラクタのバイト毎に分離されて出力される。
【0064】キャラクタ分離回路10aの3つの出力
は、それぞれ対応するチャネル認識回路11〜11″に
入力され、チャネルに挿入された特殊キャラクタのビッ
トパターンからチャネルの認識が行われた後、復号回路
14〜14″にて復号化され特殊キャラクタの終端を受
け、各チャネルデータとして出力される。以上がチャネ
ル分離回路12の構成とされる。
【0065】
【実施形態2】図2に、本発明の第2の実施形態の構成
をブロック図にて示す。図2には、送信側において多重
化されるチャネルが3つの場合について示されている。
【0066】送信側のチャネル多重回路7の構成とし
て、第1〜3のチャネルデータ発生器1〜3の出力はバ
イト多重回路5bに入力され、バイト多重回路5bは各
チャネルデータをmビット並列化し、これを1バイトと
して、時分割バイト多重する。この並列信号のビット数
mは、用いる符号化法の符号化前の1バイトを構成する
ビット数である。
【0067】時分割バイト多重された信号は、符号化回
路4に入力されて符号化される。その際、図7に示した
ように、符号化されたデータgと同様に、各々に固有の
特殊キャラクタが挿入される。
【0068】なお、チャネルデータ発生器1〜3はチャ
ネル多重回路7の外部に設けるようにしてもよい。
【0069】符号化回路4の出力は送信器6に入力され
て伝送路へ送出される。符号化回路4の出力は、直列信
号であることが好ましい。以上がチャネル多重回路7の
構成となる。
【0070】受信側のチャネル分離回路12では、受信
器8が伝送されてきた信号を受信し、受信器8の出力は
キャラクタ同期回路9に入力され、キャラクタ同期回路
9にて特殊キャラクタを検出することによりキャラクタ
同期をとる。キャラクタ同期回路9の出力は、通常はキ
ャラクタのバイト毎のnビット並列信号とされる。
【0071】nビット並列信号は復号回路14に入力さ
れて復号化され、復号化されたmビット並列信号として
出力される。
【0072】復号回路14は特殊キャラクタを復号化し
てなるタイムスロットでは、特殊キャラクタを復号化し
たことを示すフラグを出力することが必要とされるた
め、mビット並列出力とともにフラグ用の1ビットを出
力する。
【0073】mビット並列出力は各チャネルがmビット
を1バイトとしてバイト多重されたものであるから、バ
イト分離すれば各々のチャネルのデータが得られる。
【0074】復号回路14の出力はバイト分離回路10
bに入力されmビット並列信号のタイムスロット毎に分
離される。その際、フラグ用の出力も、各々のタイムス
ロット毎に分離する。
【0075】分離されたmビット並列出力は、それぞれ
対応するチャネル認識回路11〜11″に入力されてチ
ャネルの認識が行われるが、その際、特殊キャラクタを
復号化したことを示すフラグとタイミングが一致するタ
イムスロットにおけるmビット並列信号のビットパター
ンから各チャネルを認識する。
【0076】また、このときのタイムスロットにおける
mビット並列信号は、データとしての意味は持たないた
め、チャネル認識回路11〜11″におけるチャネル認
識動作後に、終端回路17〜17″で終端される。
【0077】このタイムスロット以外のmビット並列信
号は、終端回路17〜17″を通過してチャネル分離回
路12から出力される。以上がチャネル分離回路12の
構成となる。
【0078】本実施形態を前記第1の実施形態と比較す
ると、本実施形態においては、チャネル多重回路7にお
ける符号化回路4とチャネル分離回路12における復号
回路14はともに各チャネルで共有できるため回路規模
の縮小が可能となり、特に多チャネルを多重化する場合
に有利となる。
【0079】また、各チャネルのデータを多重した後に
符号化しているため、送信される信号は、用いられる符
号化の規則を保存するという利点も有する。
【0080】そして、図1および図2にそれぞれ示した
チャネル多重回路7と、チャネル分離回路12と、は互
いに互換性があるため、図1のチャネル多重回路7と図
2のチャネル分離回路12とを用いる構成と、図2のチ
ャネル多重回路7と図1のチャネル分離回路12とを用
いる構成と、はいずれも有効である。
【0081】
【実施形態3】図3に、本発明の第3の実施形態の構成
をブロック図にて示す。図3には、送信側で多重化され
るチャネルが3つの場合について示されている。
【0082】送信側のチャネル多重回路7では、第1〜
3のチャネルデータ発生器1〜3の出力はそれぞれ対応
する符号化回路4〜4″に入力されて符号化されるとと
もに、図8に示した、符号化された第1、2のチャネル
のデータa、bのように、各々に固有の特殊キャラクタ
が挿入される。
【0083】符号化回路4〜4″の各出力は、ビット多
重回路5cに入力され、キャラクタ同期をとらずに時分
割ビット多重され、次に送信器6から伝送路に送出され
る。
【0084】なお、チャネルデータ発生器1〜3は、チ
ャネル多重回路7の外部に設けてもよい。以上がチャネ
ル多重回路7の構成である。
【0085】受信側のチャネル分離回路12では、受信
器8が伝送路からの信号を受信して出力し、この出力を
分離回路10cがビット多重回路5cの多重化法に対応
する仕方で分離を行う。
【0086】各チャネルに分離された各々の信号はそれ
ぞれ対応するキャラクタ同期回路9〜9″に入力され、
キャラクタ同期回路9〜9″にて特殊キャラクタを検出
することにより、キャラクタ同期がとられた後に、チャ
ネル認識回路11〜11″で検出した特殊キャラクタの
ビットパターンから、チャネルの認識を受け、復号回路
14〜14″にて復号化され、特殊キャラクタの終端を
うける。以上がチャネル分離回路12の構成である。
【0087】
【実施形態4】図4に、本発明の第4の実施形態の構成
を示す。図4は、本実施形態に係るチャネル多重分離装
置のチャネル分離回路の構成をブロック図にて示したも
のであり、送信側で多重化されるチャネルが3つの場合
について示す。送信側のチャネル多重回路7の構成は、
図1又は図2に示した構成であるものとする。
【0088】図4を参照して、本実施形態に係るチャネ
ル分離回路12においては、受信器8が信号を受信し、
キャラクタ同期回路9にて特殊キャラクタを検出してキ
ャラクタ同期を行うとともに、少なくとも(n−1)個
(nは全チャネル数、図ではn=3)のチャネルについ
て特殊キャラクタを検出し、チャネル認識回路11に各
チャネルを構成するタイムスロット毎に検出された特殊
キャラクタの情報を与える。
【0089】チャネル認識回路11は、キャラクタ同期
回路9から与えられた特殊キャラクタの情報をもとに、
各チャネルを認識し、各チャネルを構成するキャラクタ
バイトが存在するタイムスロットの情報をキャラクタ分
離回路10aに与える。
【0090】キャラクタ分離回路10aは、タイムスロ
ット毎に分離動作を行うとともに各分離された信号がど
のチャネルのものかを出力する手段を必要とする。
【0091】キャラクタ分離回路10aの各出力はそれ
ぞれ対応する復号回路14〜14″により復号化され
る。
【0092】また、チャネル分離回路12において予め
チャネル多重回路7でのチャネルの多重の順番が既知な
場合には、キャラクタ同期回路9の検出した任意のタイ
ムスロットに含まれる特殊キャラクタからチャネル認識
回路11で該タイムスロットに含まれるチャネルを認識
し、多重の順番に従ってすべてのタイムスロットに含ま
れるチャネルを認識することが可能になる。
【0093】
【実施形態5】図5に、本発明の第5の実施形態の構成
を示す。図5は、本発明の第5の実施形態に係るチャネ
ル多重分離装置のチャネル分離回路の構成をブロック図
にて示したものであり、送信側で多重化されるチャネル
が3つの場合について示す。なお、送信側のチャネル多
重回路7の構成は、図1又は図2に示した構成であるも
のとする。
【0094】図4を参照して、本実施形態に係るチャネ
ル分離回路12においては、受信器8が信号を受信し、
キャラクタ同期回路9で特殊キャラクタを検出してキャ
ラクタ同期を行うとともに、少なくとも(n−1)個
(nは全チャネル数、図ではn=3)のチャネルについ
て特殊キャラクタを検出し、チャネル認識回路11に各
チャネルを構成するタイムスロット毎に検出された特殊
キャラクタの情報を与える。
【0095】チャネル認識回路11はキャラクタ同期回
路9から与えられた特殊キャラクタの情報をもとに各チ
ャネルを認識し、各チャネルを構成するキャラクタバイ
トの存在するタイムスロットの情報をバイト分離回路1
0bに与える。
【0096】キャラクタ同期回路9の出力は通常キャラ
クタ毎のnビットを1バイトとするnビット並列信号で
あり、復号回路14で復号されmビットを1バイトとす
るmビット並列信号として出力されたバイト分離回路1
0bに入力する。
【0097】この復号動作での遅延が無視できるならば
バイト分離回路10bに入力するチャネル認識回路11
の各チャネルを構成するキャラクタバイトの存在するタ
イムスロットの情報は、復号後のmビット並列信号にお
いても有効なタイムスロットの情報となる。
【0098】バイト分離回路10bはチャネル認識回路
11の出力の各チャネルを構成するキャラクタバイトの
存在するタイムスロットの情報と一致するタイミングの
該mビット並列信号のバイトを各チャネルを構成するバ
イトと判断し各チャネル毎に別々に出力する。
【0099】バイト分離回路10bの出力は各々フラグ
出力とともに終端回路17〜17″に入力され、特殊キ
ャラクタを復号した後のタイムスロットのデータを終端
してからチャネル分離回路12より出力される。
【0100】また、チャネル分離回路12において予め
チャネル多重回路7でのチャネルの多重の順番が既知な
場合には該キャラクタ同期回路9の検出した任意のタイ
ムスロットに含まれる特殊キャラクタからチャネル認識
回路11でタイムスロットに含まれるチャネルを認識
し、多重化の順番に従ってすべてのタイムスロットに含
まれるチャネルを認識することが可能になる。
【0101】本発明の実施形態は、すべて多重されるチ
ャネル数が3つの場合を示したが4以上のチャネル数で
も本発明は有効である。
【0102】
【発明の効果】以上説明したように、本発明によるチャ
ネル多重分離装置は多重された信号の低域成分を低減さ
せるための符号化を行い、受信側での復号の際にキャラ
クタ同期のために用いる特殊キャラクタをチャネル毎に
変えてキャラクタ同期を行うと同時にチャネル認識を行
うため、従来キャラクタ同期と別にフレーム同期などを
行ってチャネルを認識していた受信装置と比較して同期
にともなうビットローテートの回路が1段で済むため、
受信分離装置内の回路規模が6割程度に低減され、装置
の小型化、低消費電力化を達成するという効果を有す
る。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係るチャネル多重伝
送装置の構成を示すブロック図である。
【図2】本発明の第2の実施形態に係るチャネル多重伝
送装置の構成を示すブロック図である。
【図3】本発明の第3の実施形態に係るチャネル多重伝
送装置の構成を示すブロック図である。
【図4】本発明の第4の実施形態に係るチャネル多重伝
送装置の構成を示すブロック図である。
【図5】本発明の第5の実施形態に係るチャネル多重伝
送装置の構成を示すブロック図である。
【図6】本発明の第1の実施形態に係るチャネル多重伝
送装置の作用を示すタイミングチャートである。
【図7】本発明の第2の実施形態に係るチャネル多重伝
送装置の作用を示すタイミングチャートである。
【図8】本発明の第3の実施形態に係るチャネル多重伝
送装置の作用を示すタイミングチャートである。
【図9】従来のチャネル多重分離装置の構成を示す図で
ある。
【符号の説明】
1 第1のチャネルデータ発生器 2 第2のチャネルデータ発生器 3 第3のチャネルデータ発生器 4 符号化回路 5a キャラクタ多重回路 5b バイト多重回路 5c ビット多重回路 6 送信器 7 チャネル多重回路 8 受信器 9 キャラクタ同期回路 10a キャラクタ分離回路 10b バイト分離回路 10c 分離回路 11 チャネル認識回路 12 チャネル分離回路 14 復号回路 17 終端回路 20 第1の特殊キャラクタ 21 第2の特殊キャラクタ 20a 第1の符号化前の特殊キャラクタ 21a 第2の符号化前の特殊キャラクタ a 符号化された第1のチャネルのデータ b 符号化された第2のチャネルのデータ c キャラクタ多重されたデータ d mビット並列化された第1のチャネルのデータ e mビット並列化された第2のチャネルのデータ f バイト多重されたデータ g 符号化されたデータ h ビット多重されたデータ 101 画像信号 102 9B10B符号化回路 103 フレーム信号 104 フレーム信号発生器 105 10:1並直列変換回路 106 4:1並直列変換回路 107 送信器 108 送信装置 109 受信器 110 直並列変換回路 111 10B9B復号回路 112 同期検出回路 113 チャネル選択回路 114 同期保護回路 115 ハンティング回路 116 受信装置

Claims (5)

    (57)【特許請求の範囲】
  1. 【請求項1】チャネル多重化の際にmビットからnビッ
    トへ(m、nは所定の整数、但しm<n)符号化する符
    号化法を用いてチャネルの符号化を行い、前記チャネル
    の各々にnビットで1バイトとなる1又は複数のチャネ
    ル認識バイトを挿入するチャネル多重回路が、 多重するチャネル毎に並列化してmビット並列信号とし
    該並列信号を1バイトとして時分割バイト多重する多重
    化回路と、 前記多重化回路のmビット並列信号出力を符号化してn
    ビット並列信号とし、各チャネルを構成するnビット並
    列信号のうちの所定のバイトに各チャネルを一意的に特
    定するデータ領域を挿入し、前記データ領域が、前記1
    又は複数のチャネル認識バイトをなす、該符号化法の特
    殊キャラクタを1又は複数含む符号化回路と、 を含むことを特徴とするチャネル多重回路。
  2. 【請求項2】 請求項1記載のチャネル多重回路と、 チャネル分離回路とを備えたチャネル多重分離装置にお
    いて、 前記チャネル分離回路が、前記チャネル多重回路からの
    信号を入力し、前記特殊キャラクタを検出してキャラク
    タ同期をとりキャラクタ毎のnビット並列信号として出
    力するキャラクタ同期回路と、 前記キャラクタ同期回路のnビット並列信号出力を入力
    しnビット1バイトとして時分割バイト多重された各チ
    ャネルを個々に分離する分離回路と、 前記分離回路の出力を入力し、挿入された前記特殊キャ
    ラクタから各チャネルを認識するチャネル認識回路と、 前記分離回路の各出力を入力して復号する復号回路と、 を含むことを特徴とするチャネル多重分離装置。
  3. 【請求項3】請求項1記載のチャネル多重回路と、 チャネル分離回路とを備えたチャネル多重分離装置にお
    いて、 前記チャネル分離回路が、前記チャネル多重回路からの
    信号を入力し、前記特殊キャラクタを検出してキャラク
    タ同期をとりキャラクタ毎のnビット並列信号として出
    力するキャラクタ同期回路と、 前記キャラクタ同期回路のnビット並列信号出力を入力
    して復号する復号回路と、 前記復号回路のmビット並列信号出力を入力しmビット
    1バイトとして時分割バイト多重された各チャネルを個
    々に分離する分離回路と、 前記分離回路の出力を入力し、復号された前記特殊キャ
    ラクタから各チャネルを認識するチャネル認識回路と、 前記分離回路の各出力を入力して前記復号された特殊キ
    ャラクタを終端する終端回路と、 を含むことを特徴とするチャネル多重分離装置。
  4. 【請求項4】請求項1記載のチャネル多重回路と、 チャネル分離回路とを備えたチャネル多重分離装置にお
    いて、 前記チャネル分離回路が、前記チャネル多重回路からの
    信号を入力し、前記特殊キャラクタを検出してキャラク
    タ同期をとりキャラクタ毎のnビット並列信号として出
    力するキャラクタ同期回路と、 検出した前記特殊キャラクタから各チャネルを構成する
    nビットを1バイトとするバイトのタイムスロットを認
    識するチャネル認識回路と、 前記キャラクタ同期回路のnビット並列信号出力を入力
    し前記チャネル認識回路の情報をもとに時分割バイト多
    重された各チャネルを個々に分離する分離回路と、 前記分離回路の各出力を入力して復号する復号回路と、 を含むことを特徴とするチャネル多重分離装置。
  5. 【請求項5】請求項1記載のチャネル多重回路とチャネ
    ル分離回路とを備えたチャネル多重分離装置において、 前記チャネル分離回路が、前記チャネル多重回路からの
    信号を入力し、前記特殊キャラクタを検出してキャラク
    タ同期をとりキャラクタ毎のnビット並列信号として出
    力するキャラクタ同期回路と、 検出した前記特殊キャラクタから各チャネルを構成する
    nビットを1バイトとするバイトのタイムスロットを認
    識するチャネル認識回路と、 前記キャラクタ同期回路のnビット並列信号出力を入力
    して復号する復号回路と、 前記復号回路のmビット並列信号出力を入力し前記チャ
    ネル認識回路の情報をもとに時分割バイト多重された各
    チャネルを個々に分離する分離回路と、 前記分離回路の各出力を入力して復号された前記特殊キ
    ャラクタを終端する終端回路と、 からなることを特徴とするチャネル多重分離装置。
JP34770695A 1995-12-15 1995-12-15 チャネル多重分離方法およびチャネル多重分離装置 Expired - Fee Related JP3184083B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP34770695A JP3184083B2 (ja) 1995-12-15 1995-12-15 チャネル多重分離方法およびチャネル多重分離装置
US08/764,482 US6219357B1 (en) 1995-12-15 1996-12-12 Channel multiplex demultiplex method and channel multiplex demultiplex unit
CA002192923A CA2192923C (en) 1995-12-15 1996-12-13 Channel multiplex demultiplex method and channel multiplex demultiplex unit
EP96120180A EP0779720A3 (en) 1995-12-15 1996-12-16 Channel multiplex demultiplex method and channel multiplex demultiplex unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34770695A JP3184083B2 (ja) 1995-12-15 1995-12-15 チャネル多重分離方法およびチャネル多重分離装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP36043199A Division JP3317296B2 (ja) 1995-12-15 1999-12-20 チャネル多重分離方法、チャネル多重回路およびチャネル多重分離装置

Publications (2)

Publication Number Publication Date
JPH09168000A JPH09168000A (ja) 1997-06-24
JP3184083B2 true JP3184083B2 (ja) 2001-07-09

Family

ID=18392036

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34770695A Expired - Fee Related JP3184083B2 (ja) 1995-12-15 1995-12-15 チャネル多重分離方法およびチャネル多重分離装置

Country Status (4)

Country Link
US (1) US6219357B1 (ja)
EP (1) EP0779720A3 (ja)
JP (1) JP3184083B2 (ja)
CA (1) CA2192923C (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6411623B1 (en) * 1998-12-29 2002-06-25 International Business Machines Corp. System and method of automated testing of a compressed digital broadcast video network
US7110457B1 (en) * 2000-05-09 2006-09-19 Leitch Technology International Inc. System and method for time division multiplexing of asynchronous video and data signals
US7839890B1 (en) 2000-11-02 2010-11-23 Fisher-Rosemount Systems, Inc. Multiplexed data transmissions through a communication link
US7046700B1 (en) * 2001-03-08 2006-05-16 Nortel Networks Limited Spectrally invisible framing of high error rate data signals
CA2376971A1 (en) * 2001-03-16 2002-09-16 Silicon Image, Inc. Combining a clock signal and a data signal
US6954491B1 (en) 2001-06-14 2005-10-11 Silicon Image, Inc. Methods and systems for sending side-channel data during data inactive period
US7092629B2 (en) * 2001-11-19 2006-08-15 Hewlett-Packard Development Company, L.P. Time-division and wave-division multiplexed link for use in a service area network
JP4257830B2 (ja) * 2003-03-11 2009-04-22 パナソニック株式会社 データ送受信装置
KR100762655B1 (ko) * 2005-08-12 2007-10-01 삼성전자주식회사 통신 시스템에서 데이터 전송 장치 및 방법
JP4852963B2 (ja) * 2005-10-14 2012-01-11 株式会社日立製作所 伝送装置
EP1962448A1 (de) * 2007-02-23 2008-08-27 INOVA Semiconductors GmbH Verfahren und Vorrichtung zum Übertragen eines seriellen Datenrahmens
US8090030B2 (en) * 2008-01-04 2012-01-03 Silicon Image, Inc. Method, apparatus and system for generating and facilitating mobile high-definition multimedia interface
KR101642833B1 (ko) * 2010-02-05 2016-07-26 삼성전자주식회사 클럭 임베디드 인터페이스 방법, 그 방법을 이용하는 송수신기 및 디스플레이 장치
US8903000B2 (en) * 2010-10-12 2014-12-02 Panasonic Corporation Transmission circuit, reception circuit, transmission method, reception method, communication system and communication method therefor
JP5348263B2 (ja) * 2012-02-29 2013-11-20 富士通株式会社 データ伝送装置、データ伝送システムおよびデータ伝送方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4602367A (en) * 1984-08-27 1986-07-22 Rockwell International Corporation Method and apparatus for framing and demultiplexing multiplexed digital data
NL8403078A (nl) * 1984-10-10 1986-05-01 Philips Nv Werkwijze voor het overdragen van informatie, codeerinrichting voor toepassing in de werkwijze en decodeerinrichting voor toepassing in de werkwijze.
EP0312628B1 (en) * 1987-10-20 1993-12-29 International Business Machines Corporation High-speed modular switching apparatus for circuit and packet switched traffic
JPH01218233A (ja) 1988-02-26 1989-08-31 Fujitsu Ltd 多重化伝送方法及び同期化回路
EP0344402B1 (de) * 1988-06-03 1994-08-24 KE KOMMUNIKATIONS-ELEKTRONIK GMBH & CO Verfahren zum Übertragen von Daten über Lichtwellenleiter
JP2531272B2 (ja) * 1988-08-11 1996-09-04 日本電気株式会社 フレ―ム同期制御方式
EP0418396B1 (en) * 1989-03-16 1998-06-03 Fujitsu Limited Video/audio multiplex transmission system
GB8912471D0 (en) * 1989-05-31 1989-07-19 Int Computers Ltd Data transmission code
DE69031701T2 (de) * 1989-09-08 1998-03-12 Fujitsu Ltd Kodier- und Dekodierschaltung für lauflängenbegrenzte Kodierung
TW219416B (ja) * 1992-03-10 1994-01-21 Sony Co Ltd
JP2682334B2 (ja) * 1992-05-29 1997-11-26 日本電気株式会社 画像信号の符号化伝送方法
JPH05347603A (ja) * 1992-06-15 1993-12-27 Fujitsu Ltd 光周波数分割多重伝送におけるチャネル選択方法

Also Published As

Publication number Publication date
EP0779720A2 (en) 1997-06-18
CA2192923C (en) 2000-02-08
EP0779720A3 (en) 1999-09-29
CA2192923A1 (en) 1997-06-16
US6219357B1 (en) 2001-04-17
JPH09168000A (ja) 1997-06-24

Similar Documents

Publication Publication Date Title
JP3184083B2 (ja) チャネル多重分離方法およびチャネル多重分離装置
JPS61135243A (ja) 多重伝送方法
JPH01157138A (ja) フレーム同期方式
JPH0117622B2 (ja)
US6054944A (en) Data transmission method and device using 8-10 bit conversion and successive plus and minus running disparity synchronous data words
JP3317296B2 (ja) チャネル多重分離方法、チャネル多重回路およびチャネル多重分離装置
JPH027229B2 (ja)
JP2944440B2 (ja) 時分割多重伝送装置
JPH0897792A (ja) ディジタル多重化伝送方式
JP2573766B2 (ja) 映像信号送受信装置
JP2502712B2 (ja) デ―タ伝送装置
JPS60158746A (ja) 同期装置
JP2988120B2 (ja) ディジタル送信装置,ディジタル受信装置およびスタッフ同期多重伝送装置
JPH10108217A (ja) 映像信号時分割回路
JP3504554B2 (ja) 時分割多重化データ通信システム並びにその送信機及び受信機
JPS5961286A (ja) 音声多重化方式
JP2002077091A (ja) 多重伝送装置、多重伝送方法及び多重伝送制御用ソフトウェアを記録した記憶媒体
JPH05344114A (ja) 同期検出装置
JPH02100436A (ja) ブロック同期方式
JP3248503B2 (ja) 時分割多重回路及び時分割多重方法
JPS6282741A (ja) 同期装置
JPH0490623A (ja) 伝送符号化方式
JP2003169325A (ja) データ伝送方法及び装置
JPH0282830A (ja) データ変換中継方式
JPH05122676A (ja) 映像デイジタル伝送装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees