JP2917323B2 - 通信装置の警報出力回路 - Google Patents
通信装置の警報出力回路Info
- Publication number
- JP2917323B2 JP2917323B2 JP1278906A JP27890689A JP2917323B2 JP 2917323 B2 JP2917323 B2 JP 2917323B2 JP 1278906 A JP1278906 A JP 1278906A JP 27890689 A JP27890689 A JP 27890689A JP 2917323 B2 JP2917323 B2 JP 2917323B2
- Authority
- JP
- Japan
- Prior art keywords
- communication device
- output circuit
- gate
- alarm output
- mosfet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Monitoring And Testing Of Transmission In General (AREA)
- Emergency Alarm Devices (AREA)
- Alarm Systems (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は通信装置に何等かの障害が発生したときグラ
ンドレベル信号を送出する警報出力回路に関する。
ンドレベル信号を送出する警報出力回路に関する。
従来、通信装置の警報出力回路は、第2図に示すよう
に、トランジスタ5とトランジスタ駆動回路6とから構
成され、警報出力時にベース電流7を流し、トランジス
タ5をオンしていた。
に、トランジスタ5とトランジスタ駆動回路6とから構
成され、警報出力時にベース電流7を流し、トランジス
タ5をオンしていた。
しかし、上述した従来の警報出力回路では、電源オフ
状態ではトランジスタをオンできないため、グランドレ
ベル信号を送出できず、従い常時通電されたリレーを併
用しなければならず、コストアップになるばかりでな
く、消費電力も増大するという欠点があった。
状態ではトランジスタをオンできないため、グランドレ
ベル信号を送出できず、従い常時通電されたリレーを併
用しなければならず、コストアップになるばかりでな
く、消費電力も増大するという欠点があった。
本発明は通信装置に障害が発生したときグランドレベ
ル信号を送出する通信装置の警報出力回路において、デ
プレッション型MOSFETと、障害発生時または電源オフ状
態で前記MOSFETのゲート・ソース間電圧をグランドレベ
ルに固定する手段と、正常状態で前記MOSFETのゲート・
ソース間にゲートオフ電圧を印加する手段とを備える。
ル信号を送出する通信装置の警報出力回路において、デ
プレッション型MOSFETと、障害発生時または電源オフ状
態で前記MOSFETのゲート・ソース間電圧をグランドレベ
ルに固定する手段と、正常状態で前記MOSFETのゲート・
ソース間にゲートオフ電圧を印加する手段とを備える。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示す構成図である。正常
状態では、デプレッション型MOSFET1のゲートには、電
圧発生回路2により、ゲートオフ電圧が印加され、MOSF
ET1はオフ状態にある。警報入力3より警報入力があれ
ば、MOSFET1のゲートには、電圧発生回路2により、グ
ランドレベル電圧が印加され、MOSFET1はオン状態にな
り警報が出力される。また、電源オフ状態では、MOSFET
1のゲートには、抵抗4によりプルダウンされているの
で、グランドレベル電圧が印加され、MOSFET1はオン状
態になり警報が出力される。
状態では、デプレッション型MOSFET1のゲートには、電
圧発生回路2により、ゲートオフ電圧が印加され、MOSF
ET1はオフ状態にある。警報入力3より警報入力があれ
ば、MOSFET1のゲートには、電圧発生回路2により、グ
ランドレベル電圧が印加され、MOSFET1はオン状態にな
り警報が出力される。また、電源オフ状態では、MOSFET
1のゲートには、抵抗4によりプルダウンされているの
で、グランドレベル電圧が印加され、MOSFET1はオン状
態になり警報が出力される。
〔発明の効果〕 以上説明したように本発明によれば、デプレッション
型MOSFETと、警報出力時または電源オフ状態でゲート・
ソース間電圧をグランドレベルに固定する手段と、正常
状態でゲート・ソース間にゲートオフ電圧を印加する手
段とを備えることにより、従来のように常時通電された
リレーを併用することなく、電源オフ状態でも警報出力
が可能であり、警報出力回路のコストダウン、低消費電
力化及びコンパクト化などの効果がある。
型MOSFETと、警報出力時または電源オフ状態でゲート・
ソース間電圧をグランドレベルに固定する手段と、正常
状態でゲート・ソース間にゲートオフ電圧を印加する手
段とを備えることにより、従来のように常時通電された
リレーを併用することなく、電源オフ状態でも警報出力
が可能であり、警報出力回路のコストダウン、低消費電
力化及びコンパクト化などの効果がある。
第1図は本発明の一実施例を示す構成図、第2図は従来
の警報出力回路の一例を示す構成図である。 1……デプレッション型MOSFET、2……電圧発生回路、
3……警報入力、4……抵抗、8……警報出力。
の警報出力回路の一例を示す構成図である。 1……デプレッション型MOSFET、2……電圧発生回路、
3……警報入力、4……抵抗、8……警報出力。
Claims (1)
- 【請求項1】通信装置に障害が発生したときグランドレ
ベル信号を送出する通信装置の警報出力回路において、
デプレッション型MOSFETと、障害発生時または電源オフ
状態で前記MOSFETのゲート・ソース間電圧をグランドレ
ベルに固定する手段と、正常状態で前記MOSFETのゲート
・ソース間にゲートオフ電圧を印加する手段とを備える
ことを特徴とする通信装置の警報出力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1278906A JP2917323B2 (ja) | 1989-10-25 | 1989-10-25 | 通信装置の警報出力回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1278906A JP2917323B2 (ja) | 1989-10-25 | 1989-10-25 | 通信装置の警報出力回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03139931A JPH03139931A (ja) | 1991-06-14 |
JP2917323B2 true JP2917323B2 (ja) | 1999-07-12 |
Family
ID=17603742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1278906A Expired - Lifetime JP2917323B2 (ja) | 1989-10-25 | 1989-10-25 | 通信装置の警報出力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2917323B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5332989B2 (ja) | 2009-07-10 | 2013-11-06 | ソニー株式会社 | 液体タンクおよび燃料電池 |
-
1989
- 1989-10-25 JP JP1278906A patent/JP2917323B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH03139931A (ja) | 1991-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH02148210A (ja) | フラットパネルディスプレイの着脱制御回路 | |
JPH07109864B2 (ja) | スタティックram | |
JPS6066049U (ja) | C−mos型電界効果トランジスタ | |
JP2917323B2 (ja) | 通信装置の警報出力回路 | |
US5815029A (en) | Semiconductor circuit and semiconductor circuit device | |
JPH07191065A (ja) | 集積コンパレータ回路 | |
JPS5941205B2 (ja) | 電子回路 | |
JP2563570B2 (ja) | セット・リセット式フリップフロップ回路 | |
JPH0159838B2 (ja) | ||
JPH0224293Y2 (ja) | ||
JPH0449706Y2 (ja) | ||
JP2626165B2 (ja) | 半導体装置のリセット回路 | |
JP2647923B2 (ja) | 論理回路 | |
JPS6333922A (ja) | シングルチツプマイクロコンピユ−タ | |
JP2712411B2 (ja) | テスト回路 | |
JPS633171Y2 (ja) | ||
JP2512993B2 (ja) | リセット回路 | |
JPS5935217B2 (ja) | C−mos回路 | |
JPH06139099A (ja) | 双方向レベルシフト回路 | |
JPS59202644A (ja) | 半導体装置 | |
JPS59215122A (ja) | トランジスタ回路 | |
JPH05315933A (ja) | 出力回路 | |
JPS63299508A (ja) | 信号線電位固定回路 | |
JPH0744523A (ja) | Otpマイコン | |
JPH06103818B2 (ja) | 信号線電位固定回路 |