JP2815339B2 - ディスプレイ装置 - Google Patents

ディスプレイ装置

Info

Publication number
JP2815339B2
JP2815339B2 JP8212277A JP21227796A JP2815339B2 JP 2815339 B2 JP2815339 B2 JP 2815339B2 JP 8212277 A JP8212277 A JP 8212277A JP 21227796 A JP21227796 A JP 21227796A JP 2815339 B2 JP2815339 B2 JP 2815339B2
Authority
JP
Japan
Prior art keywords
display device
display
adapter
logic
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP8212277A
Other languages
English (en)
Other versions
JPH09128182A (ja
Inventor
デービッド・ソウドン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=8205420&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2815339(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH09128182A publication Critical patent/JPH09128182A/ja
Application granted granted Critical
Publication of JP2815339B2 publication Critical patent/JP2815339B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、制御データ(ビデオ信
号、同期信号を発生させるためのタイミングパラメータ
を含むデータ)がコンピュータシステムとディスプレイ
装置との間で通信されるディスプレイシステムに関す
る。
【0002】制御データはディスプレイ装置上に表示さ
れた像の形状と解像度とを規定するパラメータを含む。
例えば陰極線管(CRT)ディスプレイ装置のようなラ
スタ走査のディスプレイ装置からなるディスプレイシス
テムにおいては、前記パラメータは、ディスプレイ装置
において電気回路によりラスタ走査を提供するよう生成
される水平方向および垂直方向の走査信号の速度と振幅
とによって決まる。像を発生させるためには、コンピュ
ータシステムのようなビデオソースからのビデオ信号に
対して走査信号が、これもビデオソースによって生成さ
れる同期化(sync)パルスによって同期化される。
【0003】
【従来の技術】あるディスプレイ装置は、単一の一組の
パラメータに従って単一のディスプレイモードにおいて
のみ作動しうる。その他のディスプレイ装置は、種々の
組のパラメータによって特徴づけられている多数のディ
スプレイモードの中のいずれかのモードで作動するよう
構成することができる。後者を以下マルチモードディス
プレイ装置と称する。コンピュータシステムにより制御
されるディスプレイ装置においては、適当なビデオ信号
および同期信号を発生しうるようディスプレイ装置のタ
イプをコンピュータシステムが識別することが好まし
い。IBM PS2 レンジを含む、そのようなコンピ
ュータシステムの多様の例ではビデオ信号および同期信
号をディスプレイ装置に接続するための出力ポートを有
するビデオグラフィックアダプタ(VGAアダプタ)を
含む。VGAアダプタはまた、出力ポートの識別ピンが
ディスプレイ装置に接続されると終端される態様に応答
するロジックを有する。このロジックは、これらの端子
からVGAアダプタに接続されるディスプレイ装置のタ
イプを識別する。
【0004】英国特許第2,162,026号は、コン
ピュータシステムのディスプレイアダプタからビデオ信
号および同期信号を受信するマルチモードディスプレイ
装置を採用したディスプレイシステムの一例を記載して
いる。このディスプレイ装置は4種類のディスプレイモ
ードのいずれかにおいて作動しうる。コンピュータシス
テムは正あるいは負の極性の同期パルスを提供するよう
指令されうる。各極性の組合せは異なるディスプレイモ
ードを指示する。ディスプレイ装置は、所定の同期パル
ス極性に応答して特定のディスプレイモードで作動する
ようディスプレイ装置を構成する復号ロジックを含む。
【0005】従来技術のディスプレイシステムでは、従
来技術のディスプレイインターフェースは限定された数
の種々のディスプレイ装置のみ識別でき、従って、その
ための適当な制御信号のみしか発生できないという欠点
を有する。この限度の理由は、ディスプレイ装置の識別
および制御に対して使用しうるピンの数が出力ポートの
物理的形態によって制限されるからである。
【0006】
【発明が解決しようとする課題】従って、本発明の目的
は、限定なしの各種ディスプレイ装置と潜在的に互換性
のあるディスプレイアダプタを有するディスプレイシス
テムを提供することである。
【0007】
【発明の概要】本発明によれば、表示すべきデータを定
義する複数のデータ信号(ディスプレイアダプタ回路か
らディスプレイ装置へ送信される実際にディスプレイ上
に表示されるデータを含む信号)に応答して可視出力を
発生するディスプレイ装置と、該ディスプレイ装置に対
して独特のものである制御データにより規定された形態
でデータ信号を発生させるディスプレイアダプタ回路
と、該ディスプレイアダプタ回路からのデータ信号を前
記ディスプレイ装置に接続し、かつ前記ディスプレイ装
置からの制御データを前記ディスプレイアダプタ回路に
接続するための出力ポートとを含むディスプレイシステ
ムであって、前記ディスプレイ装置に配置され、複数の
制御コード(制御データを不揮発性メモリに16ビット
形式で記憶したバイナリコード)の形式で拡張制御デー
タを記憶する不揮発性メモリと、前記ディスプレイアダ
プタ回路によって発生したコマンド信号(ディスプレイ
アダプタ回路がディスプレイ装置との間で信号のやり取
りを行うための通信コマンド)に応答してメモリと出力
ポートとの間で制御コードを通信する通信ロジックとを
さらに含むことを特徴とするディスプレイシステムが提
供される。このことは、例えばいずれかの新規のディス
プレイ装置の信号タイミング要件のような制御データ
は、ディスプレイ装置のメモリ内に保持されたディジタ
ル制御コードの形式で記憶することができるので、ディ
スプレイシステムのプログラミングは、別のディスプレ
イ装置が出力ポートに接続される毎に更新を必要としな
いという利点を有する。代りに、ディスプレイアダプタ
は、新しいディスプレイ装置を正確に駆動するためにビ
デオ信号および同期信号を発生させる目的で、新しいデ
ィスプレイ装置のメモリから新しいタイミング要件を読
み取ることができる。
【0008】前記通信ロジックは、ディスプレイ装置と
出力ポートとの間で制御コードを通信するためのシリア
ルデータリンクと、メモリとシリアルデータリンクとの
間で制御コードを通信する装置制御ロジックと、シリア
ルデータリンクとディスプレイアダプタ回路との間で制
御コードを通信するアダプタ制御ロジックとを含みう
る。このことは、ディスプレイシステムがマルチモード
ディスプレイ装置を含む場合、ディスプレイアダプタ回
路は、希望するディスプレイモードで作動するようディ
スプレイ装置を構成するためにシリアルデータリンクを
使用しうるという利点を有している。
【0009】
【実施例】本発明の一例を添付図面を参照して以下説明
する。図1は、CRTディスプレイ装置88を有するデ
ィスプレイシステムを組み入れたコンピュータシステム
の一例を示す。
【0010】コンピュータシステムは、プログラム化さ
れた命令を実行するための中央処理装置(CPU)80
を含む。バスアーキテクチヤ86は、CPU80とディ
スプレイシステムの他の構成要素との間でのデータ通信
を提供する。読取り専用メモリ(ROS)81はデータ
を安全に記憶する。ランダムアクセスメモリ82は一時
的にデータを記憶する。ホストコンピュータシステム9
3とのデータ通信は通信アダプタ85によって提供され
る。I/Oアダプタ84は、データがバスアーキテクチ
ヤ86と、例えばディスクファイル83のような周辺装
置との間を通ることができるようにする。ユーザは、キ
ーボードアダプタ90によってバスアーキテクチヤ86
に接続されているキーボード91を用いてコンピュータ
システムを操作することができる。CRTディスプレイ
装置88はディスプレイシステムからの可視出力を提供
する。ディスプレイアダプタ92は、ディスプレイ装置
88が可視出力を発生できるようにするために出力ポー
ト94においてビデオ信号および同期信号を発生させ
る。
【0011】本発明によれば、ディスプレイ装置88
は、デジタルコードの形式のディスプレイ情報を記憶す
る不揮発性メモリ(NVM)9を含む。ディスプレイ情
報は、通信ロジック95により制御されるシリアルリン
ク3に沿ってディスプレイ装置88とディスプレイアダ
プタ92との間で通信される。シリアルリンク3は、デ
ィスプレイアダプタ92からディスプレイ装置までビデ
オ信号および同期信号を運ぶラインから分離している。
通信ロジック95はアダプタロジック96と装置ロジッ
ク97とに分割されている。作動時、アダプタロジック
96はNVM9からデータを読取り、かつそれへ書込む
双方のコマンドを初期化し、装置ロジック97は対応し
て応答する。
【0012】通信ロジック95を図2を参照して以下詳
細に説明する。アダプタロジック96はプログラム命令
に応答してコマンドコード21を発生させる装置ドライ
バ1を含む。第1の並直列変換器2(シリアライザ)
は、第1のラインドライバ4がシリアルリンク3に沿っ
て装置ロジック97に通信するようコマンドコード21
をコマンドビットストリーム22に変換する。装置ロジ
ック97はコマンドビットストリーム22を検出するた
めの第2の受信器5を含む。第2の直並列変換器6(デ
・シリアラアイザ)はコマンドビットストリーム22を
コマンドコード21に変換し直す。コマンド復号器7は
コマンドコード21をNVMアドレス8へ復号化する。
NVM9におけるアドレス空間はパーソナリティNVM
10とプログラムNVM11とに分割されている。
【0013】パーソナリティNVM10は、ディスプレ
イアダプタ92に接続されたディスプレイ装置88の仕
様をディスプレイシステムに提供する識別コードを含
む。各識別コードは異なるアドレス位置に記憶されてい
る。識別コードは、ディスプレイアダプタ92が適当な
ビデオ信号および同期信号を発生させることができるよ
うにさせるコード化したタイミングパラメータを含む。
詳しくは、タイミングパラメータは、同期パルス幅、活
動ビデオ期間およびブランキング間隔を含む。また、識
別コードは、装置ロジック97がシリアルリンク3から
データを読みまたそれへ書きうる最大速度を示すための
コード化した転送パラメータを含むことが好ましい。何
らかの別のコマンドを発行する前に転送パラメータを読
み取ることにより、アダプタロジック96は、データが
後続してアダプタロジック96と装置ロジック97の双
方と両立する速度でディスプレイ装置88とディスプレ
イアダプタ92との間で転送されることを保証する。各
々のタイミングパラメータは、16ビットの識別コード
の形式で記憶される。前記コードの15ビットはタイミ
ングパラメータの値を規定し、16番目のビットは極性
を規定する。より重要でないタイミングパラメータは8
ビット以下のコードの形式で記憶しうる。パーソナリテ
イNVMは、ディスプレイ装置の種々のディスプレイモ
ードに対応する数組のタイミングパラメータを記憶す
る。
【0014】プログラムNVM11は、ディスプレイ装
置の駆動回路13により発生する駆動信号を調整するよ
うディスプレイ入力/出力(I/O)回路12に命令す
る制御コードを記憶している。この駆動信号の例は、デ
ィスプレイ装置88からの視覚出力の高さ、幅および輝
度とに直接影響する。各制御コードは異なるアドレス位
置に記憶される。適当な制御コードでディスプレイI/
O回路12を命令することにより、ディスプレイ装置8
8の視覚出力は、コンピュータプログラムによって制御
されて種々のディスプレイモードの間で切り換えうる。
プログラムNVM11はまた、駆動回路13の所定のノ
ードにおける駆動信号の大きさを表わすサンプルコード
を発生するようディスプレイI/O回路12を命令する
制御コードを記憶することが好ましい。この制御コード
は、製造あるいは修理の後ディスプレイ装置88の作動
を試験するために診断方法を自動化するのに使用しうる
ことが認められる。
【0015】アダプタロジック96が、読取りコマンド
を出すと、装置ロジック97はシリアルリンク3に適当
な応答コード23を置くことにより応答する。応答コー
ド23は、読取りコマンドの性格によって、パーソナリ
ティNVMからの識別コード20か、あるいはディスプ
レイI/O回路12からのサンプリングされたデータコ
ード19でよい。そのような応答を実行するために、装
置ロジック97は、パリティビットを応答コード23に
追加するためのパリティロジック14を含む。第2の並
直列変換器15が応答コード23を応答ビットストリー
ム24に変換する。応答ビットストリーム24は第2の
ラインドライバ16によりシリアルリンク3上に置かれ
る。ディスプレイアダプタ92において、第1の受信器
17はシリアルリンク3上で応答ビットストリーム24
を検出する。第1の直並列変換器18は、検出された応
答ビットストリーム24を応答コード23へ変換し戻
し、この応答コード23は装置ドライバ1により復号さ
れる。
【0016】アダプタロジックの第1の並直列変換器と
第1の直並列変換器とは単一の集積回路モジュールで組
み合わせることができ、第2の並直列変換器と第2の直
並列変換器とを実行するために類似のモジュールを用い
ることができる。第1のラインドライバと第1の受信器
とはまた、単一の集積モジュールに組み込むことがで
き、かつ第2のラインドライバと第2の受信器を実行す
るために類似のドライバ/受信器のモジュールを用いる
ことができる。
【0017】アダプタロジック96は、「ハンドシエー
キング」モードあるいは「データストリーミング」モー
ドのいずれかで、装置ロジック97からの応答を受け取
るよう構成しうる。「ハンドシエーキング」モードにお
いては、装置ロジック97は、応答の次のバイトを送出
する前にアダプタロジックがシリアルリンク3上に肯定
応答コードを置くのを待機する。「データストリーミン
グ」モードにおいて、装置ロジック97は、次のブロッ
クを送出する前に応答のバイトのブロックを受け取るこ
とをアダプタロジック96が確認するのを待機する。
【0018】本発明の一例を、ディスプレイアダプタ9
2からディスプレイ装置までビデオおよび同期信号を伝
送するラインから分離しているシリアルリンク3を含む
通信ロジック95により、ディスプレイ情報がディスプ
レイアダプタ92とディスプレイ装置88の間で通信さ
せる場合について説明してきた。しかしながら、その他
の通信リンクおよびコード化方法を用いうることが認め
られる。さらに、本発明の例はラスタ走査のディスプレ
イ装置を含む。本発明は、例えば液晶ディスプレイ装置
あるいはベクトル走査のディスプレイ装置のようなその
他のディスプレイ装置にも同等に適用可能なことが認め
られる。
【図面の簡単な説明】
【図1】ディスプレイ装置を含むディスプレイシステム
を組み込んだコンピュータシステムのブロック図であ
る。
【図2】ディスプレイアダプタとディスプレイ装置との
間でディスプレイ情報を通信するための通信ロジックの
ブロック図である。
【符号の説明】
3…シリアルリンク 9…不揮発性メモリ 88…ディスプレイ装置 92…ディスプレイアダプタ 94…出力ポート 95…通信ロジック 96…アダプタロジック 97…装置ロジック
フロントページの続き (58)調査した分野(Int.Cl.6,DB名) G09G 5/00 520

Claims (8)

    (57)【特許請求の範囲】
  1. 【請求項1】 コンピュータシステムのディスプレイア
    ダプタ回路(92)に接続されるディスプレイ装置(8
    8)において、 ディスプレイアダプタ回路(92)により生成される複
    数のデータ信号に応答して視覚出力を発生させる手段を
    有するディスプレイ装置であって、 前記ディスプレイ装置(88)を識別する複数の制御コ
    ードの形式で制御データを記憶するメモリ(9)と、 前記メモリ(9)から制御コードを読み込み前記ディス
    プレイアダプタ回路(92)へ送信するための、前記デ
    ィスプレイアダプタ回路(92)からのコマンド信号
    (21)に応答する装置ロジック手段(97)とを含む
    ことを特徴とするディスプレイ装置。
  2. 【請求項2】 前記ディスプレイ装置が、前記ディスプ
    レイ装置とディスプレイアダプタロジック回路との間で
    制御コードを通信するシリアルデータリンク(3)を含
    むことを特徴とする請求項1に記載のディスプレイ装
    置。
  3. 【請求項3】 前記装置ロジックが、前記シリアルデー
    タリンクに沿って前記アダプタロジック回路からコマン
    ドビットストリーム(22)を受け取る受信器と、コマ
    ンドビットストリーム(22)をコマンド信号(21)
    に変換する直並列変換器と、記憶された制御コードをア
    クセスするためにコマンド信号(21)をメモリアドレ
    スに変換するコマンド復号器と、制御コードを制御ビッ
    トストリームに変換する第2の並直列変換器と、前記シ
    リアルデータリンクに沿って制御ビットストリームを前
    記アダプタロジック回路に通信するように接続されたラ
    インドライバとを含むことを特徴とする請求項2に記載
    のディスプレイ装置。
  4. 【請求項4】 前記並直列変換器と前記直並列変換器と
    が単一の集積回路モジュールで組み合わされていること
    を特徴とする請求項3に記載のディスプレイ装置。
  5. 【請求項5】 前記ラインドライバと前記受信器とが単
    一の集積回路モジュールに組み込まれていることを特徴
    とする請求項3または4に記載のディスプレイ装置。
  6. 【請求項6】 前記シリアルデータリンクに沿って前記
    アダプタロジック回路から前記装置ロジックに通信され
    たモード制御信号に応答して種々のディスプレイモード
    で作動するよう前記ディスプレイ装置を構成する手段を
    さらに含むことを特徴とする請求項2に記載のディスプ
    レイ装置。
  7. 【請求項7】 前記シリアルデータリンクに沿って前記
    アダプタロジック回路から前記装置ロジックに通信され
    たパラメータ制御信号に応答して前記ディスプレイ装置
    の駆動回路の作動パラメータを調整する手段をさらに含
    むことを特徴とする請求項2または6に記載のディスプ
    レイ装置。
  8. 【請求項8】 前記駆動回路のノードにおいて信号のデ
    ィジタルサンプルを取得し、かつ前記シリアルデータリ
    ンクに沿って前記アダプタロジック回路から前記装置ロ
    ジックへ通信されたデータリクエスト信号に応答して前
    記装置ロジックから前記アダプタロジック回路へ前記シ
    リアルデータリンクに沿って前記ディジタルサンプルを
    通信する手段をさらに含むことを特徴とする請求項7に
    記載のディスプレイ装置装置。
JP8212277A 1990-05-14 1996-08-12 ディスプレイ装置 Expired - Lifetime JP2815339B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB90305158.9 1990-05-14
EP19900305158 EP0456923B1 (en) 1990-05-14 1990-05-14 Display system

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP3080246A Division JP2635837B2 (ja) 1990-05-14 1991-04-12 ディスプレイシステム

Publications (2)

Publication Number Publication Date
JPH09128182A JPH09128182A (ja) 1997-05-16
JP2815339B2 true JP2815339B2 (ja) 1998-10-27

Family

ID=8205420

Family Applications (2)

Application Number Title Priority Date Filing Date
JP3080246A Expired - Lifetime JP2635837B2 (ja) 1990-05-14 1991-04-12 ディスプレイシステム
JP8212277A Expired - Lifetime JP2815339B2 (ja) 1990-05-14 1996-08-12 ディスプレイ装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP3080246A Expired - Lifetime JP2635837B2 (ja) 1990-05-14 1991-04-12 ディスプレイシステム

Country Status (4)

Country Link
EP (2) EP0618561B1 (ja)
JP (2) JP2635837B2 (ja)
DE (2) DE69013674T2 (ja)
ES (1) ES2084525T3 (ja)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993015495A1 (de) * 1992-01-31 1993-08-05 Siemens Nixdorf Informationssysteme Aktiengesellschaft Elektrische funktionseinheit und röhrenbildschirmgerät
JP2935307B2 (ja) 1992-02-20 1999-08-16 株式会社日立製作所 ディスプレイ
US5262759A (en) * 1992-07-27 1993-11-16 Cordata Incorporated Removable computer display interface
EP0587130B1 (en) * 1992-09-07 1998-08-05 Kabushiki Kaisha Toshiba Television signal processor
ATE178178T1 (de) * 1992-09-29 1999-04-15 Nanao Corp Steuerungschaltung für stromversorgung eines kathodenstrahlröhrenanzeigegeräts und entsprechendes verfahren
DE4404104C2 (de) * 1993-02-10 2003-05-15 Hitachi Ltd Anzeigeeinheit
JP3334211B2 (ja) * 1993-02-10 2002-10-15 株式会社日立製作所 ディスプレイ
JPH06259050A (ja) * 1993-02-16 1994-09-16 Internatl Business Mach Corp <Ibm> ビデオ・モニタ、ビデオ・アダプタ及びこれらの間の動的通信リンク生成方法並びにシステム
JPH07160213A (ja) * 1993-12-08 1995-06-23 Canon Inc 画像表示システム
GB2286322A (en) * 1994-01-29 1995-08-09 Ibm Computer display system
GB2291770A (en) 1994-07-23 1996-01-31 Ibm Display apparatus with data communication channel to control monitor settings
GB2294135A (en) * 1994-10-14 1996-04-17 Ibm Apparatus for adding display data channel to existing display
US5880702A (en) * 1994-10-20 1999-03-09 Canon Kabushiki Kaisha Display control apparatus and method
US6188378B1 (en) 1995-06-02 2001-02-13 Canon Kabushiki Kaisha Display apparatus, display system, and display control method for display system
US6140985A (en) * 1995-06-05 2000-10-31 Canon Kabushiki Kaisha Image display apparatus
US5742273A (en) * 1996-02-16 1998-04-21 International Business Machines Corp. Video monitor/adapter interconnect extension architecture
KR100196691B1 (en) * 1996-06-18 1999-06-15 Lg Electronics Inc Monitor communicated with PC
KR100239119B1 (ko) 1996-11-29 2000-01-15 구자홍 피씨와 통신하는 모니터
WO1999026131A1 (fr) 1997-11-13 1999-05-27 Hitachi, Ltd. Afficheur
JP3304895B2 (ja) 1998-10-08 2002-07-22 日本電気株式会社 補助記録装置の接続方法およびその装置
JP2000347637A (ja) * 1999-06-03 2000-12-15 Matsushita Electric Ind Co Ltd ディスプレイ装置、及びコンピュータ、並びにコンピュータシステム
KR100327369B1 (ko) * 1999-07-31 2002-03-06 구자홍 컴퓨터 시스템의 영상정보 인터페이스 장치 및 방법
CN1277178C (zh) 2002-02-19 2006-09-27 株式会社东芝 数据显示***、数据中继设备、数据中继方法
KR100782965B1 (ko) * 2002-02-19 2007-12-07 가부시끼가이샤 도시바 데이터 표시 시스템, 데이터 중계 장치, 데이터 중계 방법,데이터 시스템, 및 싱크 장치
JP4551729B2 (ja) 2004-09-30 2010-09-29 株式会社東芝 冷却装置および冷却装置を有する電子機器
JP2008276067A (ja) 2007-05-02 2008-11-13 Canon Inc 映像表示装置及びその制御方法
JP2010107989A (ja) * 2009-11-27 2010-05-13 Sharp Corp ディスプレイシステム
JP2015079078A (ja) 2013-10-16 2015-04-23 セイコーエプソン株式会社 表示制御装置及び方法、半導体集積回路装置、並びに、表示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4727362A (en) * 1984-07-16 1988-02-23 International Business Machines Corporation Digital display system
JPS61290529A (ja) * 1985-06-19 1986-12-20 Fujitsu Ltd 表示制御装置
JPH0227190U (ja) * 1988-03-14 1990-02-22

Also Published As

Publication number Publication date
JP2635837B2 (ja) 1997-07-30
EP0618561B1 (en) 1996-03-06
DE69013674T2 (de) 1995-05-04
JPH09128182A (ja) 1997-05-16
DE69025776D1 (de) 1996-04-11
EP0618561A2 (en) 1994-10-05
DE69025776T2 (de) 1996-09-26
JPH07302068A (ja) 1995-11-14
EP0456923B1 (en) 1994-10-26
DE69013674D1 (de) 1994-12-01
ES2084525T3 (es) 1996-05-01
EP0456923A1 (en) 1991-11-21
EP0618561A3 (en) 1994-11-02

Similar Documents

Publication Publication Date Title
JP2815339B2 (ja) ディスプレイ装置
US5276458A (en) Display system
US8700885B2 (en) Semiconductor device and data processing system selectively operating as one of a big endian or little endian system
US7358928B2 (en) Image display system
JPS5810236A (ja) インタ−フエイス回路
JPS62275291A (ja) コンピユ−タ・グラフイツク・システム
US6131051A (en) Interface between a base module and a detachable faceplate in an in-dash automotive accessory
US6807629B1 (en) Apparatus and method for accessing POST 80h codes via a computer port
AU587672B2 (en) Data transfer circuit
JP3940843B2 (ja) シリアル通信システム及びシリアル通信用ローカル端末
CN109819191B (zh) 一种mipi c-phy信号发生器及其信号发生方法
JPS6329289B2 (ja)
US20010009421A1 (en) Display control system, display control method therefor, and display apparatus
US4004279A (en) Method and apparatus for controlling data transfer between input and output devices and a direct digital controller
JPH02113330A (ja) コンピュータターミナル
JPH0936930A (ja) 通信制御回路
KR20000006170U (ko) 디스플레이장치의 스펙데이터 출력장치
KR20010045059A (ko) 동화상 단말기에서의 카메라 제어 장치
JPS62205469A (ja) 図形デ−タ生成装置
JPH04225653A (ja) 回線制御装置
JPH08182079A (ja) 学習リモコン送信機

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110814

Year of fee payment: 13