JP2745603B2 - Workstation display controller - Google Patents

Workstation display controller

Info

Publication number
JP2745603B2
JP2745603B2 JP63323089A JP32308988A JP2745603B2 JP 2745603 B2 JP2745603 B2 JP 2745603B2 JP 63323089 A JP63323089 A JP 63323089A JP 32308988 A JP32308988 A JP 32308988A JP 2745603 B2 JP2745603 B2 JP 2745603B2
Authority
JP
Japan
Prior art keywords
synchronization signal
code
signal
image information
information storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63323089A
Other languages
Japanese (ja)
Other versions
JPH02167592A (en
Inventor
樹 本多
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63323089A priority Critical patent/JP2745603B2/en
Publication of JPH02167592A publication Critical patent/JPH02167592A/en
Application granted granted Critical
Publication of JP2745603B2 publication Critical patent/JP2745603B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 技術分野 本発明はワークステーションの表示制御装置に関し、
特にワークステーションにおけるCRT表示部の同期信号
を発生する方式に関するものである。
Description: TECHNICAL FIELD The present invention relates to a display control device for a workstation, and
In particular, the present invention relates to a method for generating a synchronization signal for a CRT display unit in a workstation.

従来技術 従来のこの種のCRT表示部の同期信号発生回路は、CRT
表示部の同期周波数に合わせてカウンタ及びデコーダ等
の回路を組合わせて構成され、画素周波数のクロックを
カウントしつつ同期信号を発生する構成となっている。
Conventional technology A conventional synchronous signal generation circuit for this type of CRT display
The circuit is configured by combining circuits such as a counter and a decoder in accordance with the synchronization frequency of the display unit, and is configured to generate a synchronization signal while counting the clock of the pixel frequency.

この様な従来の同期信号発生回路はCRT表示部の動作
周波数に合致した同期信号を発生するようになってお
り、その周波数は固定的である。よって、CRT表示部の
仕様変更があると、同期信号発生回路の設計変更を行う
必要があるという欠点がある。
Such a conventional synchronizing signal generation circuit generates a synchronizing signal matching the operating frequency of the CRT display unit, and the frequency is fixed. Therefore, there is a disadvantage that if there is a change in the specifications of the CRT display unit, it is necessary to change the design of the synchronization signal generating circuit.

発明の目的 そこで、本発明はこの様な従来技術の欠点を解決すべ
くなされたものであって、その目的とするところは、CR
T表示部の仕様変更があっても、何等回路の変更を行う
必要がないワークステーションの表示制御装置を提供す
ることにある。
SUMMARY OF THE INVENTION Accordingly, the present invention has been made to solve such disadvantages of the prior art, and the purpose thereof is to provide a CR.
An object of the present invention is to provide a display control device for a workstation which does not require any circuit change even if the specification of the T display unit is changed.

発明の構成 本発明によるワークステーションの表示制御装置は、
同期信号を示す同期信号用コードと、それ以外の画像信
号を示すコードとを予め格納した画像情報記憶手段と、
前記同期信号用コードを予め格納したレジスタと、前記
画像情報記憶手段から順次コード情報を読出して表示部
への表示信号とする読出し制御手段と、この読出された
コード情報と前記レジスタの格納コード情報とを比較し
て一致したときに前記表示部の同期信号を発生する手段
とを含むことを特徴とする。
The display control device of the workstation according to the present invention comprises:
A synchronization signal code indicating a synchronization signal, and an image information storage unit that stores a code indicating another image signal in advance,
A register in which the synchronization signal code is stored in advance; readout control means for sequentially reading out code information from the image information storage means to generate a display signal on a display unit; and the readout code information and code information stored in the register. Means for generating a synchronizing signal for the display unit when they match with each other.

実施例 以下に図面を参照しつつ本発明の実施例を説明する。Embodiment An embodiment of the present invention will be described below with reference to the drawings.

第1図は本発明の実施例のブロック図である。プロセ
ッサ6は画像情報記憶部1に対するコードデータの書込
み/読出し制御を行うと共に、レジスタ2に対して予め
定められたコードデータを書込む機能を有する。
FIG. 1 is a block diagram of an embodiment of the present invention. The processor 6 controls writing / reading of code data to / from the image information storage unit 1 and has a function of writing predetermined code data to the register 2.

画像情報記憶部から読出されたコードデータはルック
アップテーブル7をアドレッシングして、当該コードデ
ータに対応するカラーコードがこのルックアップテーブ
ル7から読出される。読出されたカラーコードはD/A変
換器4によりアナログ信号に変換され、カラー現像信号
としてCRT表示部5へ供給される。
The code data read from the image information storage unit addresses the look-up table 7, and a color code corresponding to the code data is read from the look-up table 7. The read color code is converted into an analog signal by the D / A converter 4 and supplied to the CRT display unit 5 as a color development signal.

画像情報記憶部1から読出されたコードデータは比較
器3においてレジスタ2に予め格納されているコードデ
ータと常に比較されており、両者が一致したときに、比
較器3から同期信号が発生される。この同期信号がCRT
表示部5の同期信号となるのである。
The code data read from the image information storage unit 1 is always compared with the code data stored in the register 2 in the comparator 3, and when they match, a synchronization signal is generated from the comparator 3. . This sync signal is the CRT
It becomes a synchronization signal of the display unit 5.

第2図は画像情報記憶部1の記憶内容をイメージ化し
て示した図である。20で示す部分は同期信号を表わすコ
ードデータが格納されており、その他の21で示す部分
は、同期信号以外の画像信号を表わすコードデータが格
納されている。
FIG. 2 is a diagram showing an image of the storage contents of the image information storage unit 1. The portion indicated by 20 stores code data representing a synchronization signal, and the other portion indicated by 21 stores code data representing image signals other than the synchronization signal.

そこで、レジスタ2に同期信号を表わすコードを予め
プロセッサにより格納しておけば、画像情報記憶部1か
ら順次コードデータが読出される際に、比較器3におい
て一致が検出されたときにはそのときの読出しデータは
同期信号を表わす信号であることになる。よって、比較
器3の一致タイミングにて同期信号が発生されるように
しておけば、CRT表示部5の同期信号が得られることに
なる。
Therefore, if the code representing the synchronization signal is stored in the register 2 by the processor in advance, when the code data is sequentially read from the image information storage unit 1, when the comparator 3 detects a match, the reading is performed at that time. The data will be a signal representing the synchronization signal. Therefore, if the synchronization signal is generated at the coincidence timing of the comparator 3, the synchronization signal of the CRT display unit 5 can be obtained.

発明の効果 上々の如く、本発明によれば、同期信号発生のための
ハードウェアを特別に設ける代りに、画像情報記憶部に
同期信号として画像情報コードとは別のコードを予め格
納しておき、この同期信号用のコードが読出されるタイ
ミングで同期信号を発生するようにしているので、CRT
表示部の仕様変更があっても、ハードウェアの変更は全
く必要なく、単に画像情報記憶部とレジスタとの記憶内
容を変更すれば良いという効果がある。
Effect of the Invention As described above, according to the present invention, instead of providing special hardware for generating a synchronization signal, a code different from the image information code is stored in advance in the image information storage unit as a synchronization signal. Since the synchronization signal is generated at the timing when the code for the synchronization signal is read, the CRT
Even if the specification of the display unit is changed, there is no need to change the hardware at all, and there is an effect that it is sufficient to simply change the storage contents of the image information storage unit and the register.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の実施例のブロック図、第2図は画像情
報記憶部内の記憶内容をイメージ化した図である。 主要部分の符号の説明 1……画像情報記憶部 2……レジスタ 3……比較器 5……CRT表示部 6……プロセッサ
FIG. 1 is a block diagram of an embodiment of the present invention, and FIG. 2 is a diagram in which storage contents in an image information storage unit are imaged. Description of Signs of Main Parts 1 ... Image Information Storage Unit 2 ... Register 3 ... Comparator 5 ... CRT Display Unit 6 ... Processor

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】同期信号を示す同期信号用コードと、それ
以外の画像信号を示すコードとを予め格納した画像情報
記憶手段と、前記同期信号用コードを予め格納したレジ
スタと、前記画像情報記憶手段から順次コード情報を読
出して表示部への表示信号とする読出し制御手段と、こ
の読出されたコード情報と前記レジスタの格納コード情
報とを比較して一致したときに前記表示部の同期信号を
発生する手段とを含むことを特徴とするワークステーシ
ョンの表示制御装置。
1. An image information storage means in which a synchronization signal code indicating a synchronization signal and a code indicating another image signal are stored in advance, a register storing the synchronization signal code in advance, and the image information storage. Read control means for sequentially reading code information from the means and displaying the code information as a display signal to the display unit; Display control device for a workstation.
JP63323089A 1988-12-21 1988-12-21 Workstation display controller Expired - Lifetime JP2745603B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63323089A JP2745603B2 (en) 1988-12-21 1988-12-21 Workstation display controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63323089A JP2745603B2 (en) 1988-12-21 1988-12-21 Workstation display controller

Publications (2)

Publication Number Publication Date
JPH02167592A JPH02167592A (en) 1990-06-27
JP2745603B2 true JP2745603B2 (en) 1998-04-28

Family

ID=18150954

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63323089A Expired - Lifetime JP2745603B2 (en) 1988-12-21 1988-12-21 Workstation display controller

Country Status (1)

Country Link
JP (1) JP2745603B2 (en)

Also Published As

Publication number Publication date
JPH02167592A (en) 1990-06-27

Similar Documents

Publication Publication Date Title
JPH0638644B2 (en) Character figure display circuit
JP2745603B2 (en) Workstation display controller
JPH04507147A (en) monitor control circuit
JP2748461B2 (en) Image display circuit
JPH01266591A (en) Image display device
KR100206580B1 (en) Memory device for 4 divided frequency data of liquid crystal display device
SU1043730A1 (en) Device for displaying information on television receiver screen
JP4484278B2 (en) Display control circuit
KR910001168B1 (en) Television mirror screen circuit using frame memory
JPH0887244A (en) Display device
GB2150391A (en) Sync signal generator
JP2884588B2 (en) Image output device
KR930010175B1 (en) Image and characters display method using video memory device
JP2606565B2 (en) Display device
JPS6326691A (en) Display control circuit for document generator
JPS6355111B2 (en)
JPH02154296A (en) Video image scrolling system
JPH09186976A (en) Frequency conversion circuit
JPH0918815A (en) Conversion circuit for pal display of character font for ntsc
JPS59151186A (en) Character display
JPH06118930A (en) Device and system for display control
JPH0382434U (en)
JPH01255921A (en) Crt display image synthesizer
JPS6199480A (en) Picture memory controller
JPH0461564A (en) Synchronizing signal generator