JP2658142B2 - Logical unit - Google Patents

Logical unit

Info

Publication number
JP2658142B2
JP2658142B2 JP63065501A JP6550188A JP2658142B2 JP 2658142 B2 JP2658142 B2 JP 2658142B2 JP 63065501 A JP63065501 A JP 63065501A JP 6550188 A JP6550188 A JP 6550188A JP 2658142 B2 JP2658142 B2 JP 2658142B2
Authority
JP
Japan
Prior art keywords
terminal
power
power supply
supply unit
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63065501A
Other languages
Japanese (ja)
Other versions
JPH01237812A (en
Inventor
宏二郎 山田
進也 杉本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP63065501A priority Critical patent/JP2658142B2/en
Publication of JPH01237812A publication Critical patent/JPH01237812A/en
Application granted granted Critical
Publication of JP2658142B2 publication Critical patent/JP2658142B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は論理装置におけるマニュアルリセットの操作
スイッチに関するものである。
The present invention relates to a manual reset operation switch in a logic device.

〔従来の技術〕[Conventional technology]

従来、マニュアルリセットを有する論理装置において
はマニュアルリセット用スイッチを必要としていた。
Conventionally, a logic device having a manual reset has required a manual reset switch.

第2図は従来のマニュアルリセットを有する論理装置
の構成を示す回路図である。第2図において、1,2は電
源入力端子、3は電源をオン/オフする電源用スイッ
チ、4は電源用スイッチ3のオン端子、5は電源用スイ
ッチ3のオフ端子、6は直流出力aを発生する電源部、
7は論理部、8はマニュアルリセットスイッチ、9は電
源部6のオン端子、10は論理部7に対するマニュアルリ
セット端子である。
FIG. 2 is a circuit diagram showing a configuration of a conventional logic device having a manual reset. 2, reference numerals 1 and 2 denote power input terminals, 3 denotes a power switch for turning on / off the power, 4 denotes an on terminal of the power switch 3, 5 denotes an off terminal of the power switch 3, and 6 denotes a DC output a. Power supply,
Reference numeral 7 denotes a logic unit, 8 denotes a manual reset switch, 9 denotes an ON terminal of the power supply unit 6, and 10 denotes a manual reset terminal for the logic unit 7.

このような構成の論理装置においては、電源部6をオ
ンさせる場合はオン端子4側へ倒し、オフする場合はオ
フ端子5側へ倒す。また、この電源用スイッチ3はモメ
ンタリ形であり、通常はオン端子4側にもオフ端子5側
にも倒れていず、中位の状態である。
In the logic device having such a configuration, when the power supply unit 6 is turned on, the power unit 6 is turned to the on terminal 4 side, and when the power unit 6 is turned off, the power unit 6 is turned to the off terminal 5 side. The power switch 3 is of a momentary type, and is normally in the middle state without falling on either the ON terminal 4 side or the OFF terminal 5 side.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

上述した論理装置において、電源部6がオンしてお
り、論理部7に対してマニュアルリセットを行ないたい
場合、マニュアルリセットスイッチ8を動作させること
となり、マニュアルリセットスイッチ8を必要とする欠
点があった。
In the above-described logic device, when the power supply unit 6 is turned on and it is desired to perform a manual reset for the logic unit 7, the manual reset switch 8 is operated, and the manual reset switch 8 is required. .

〔課題を解決するための手段〕[Means for solving the problem]

このような欠点を除去するために本発明による論理装
置は、アノードが電源部のオン端子に接続されてカソー
ドが電源用スイッチのオン端子に接続された第1のダイ
オードと、アノードが論理部のマニュアルセット端子に
接続されてカソードが電源用スイッチのオン端子に接続
された第2のダイオードとを備え、第1及び第2のダイ
オードは各々電源部及び論理部に対して同方向に接続さ
れており、電源用スイッチがオン端子側に倒されたとき
のスイッチ・オン信号は,電源部オフ時にはこの電源部
へのオン信号となり,電源部オン中には論理部へのマニ
ュアルリセット信号となるようにしたものである。
In order to eliminate such a drawback, the logic device according to the present invention comprises a first diode having an anode connected to the ON terminal of the power supply unit and a cathode connected to the ON terminal of the power switch, and an anode connected to the logic unit. A second diode connected to the manual set terminal and having a cathode connected to the ON terminal of the power switch, wherein the first and second diodes are connected in the same direction to the power supply unit and the logic unit, respectively. When the power switch is turned to the ON terminal side, the switch-on signal will be an on signal to this power section when the power section is off, and a manual reset signal to the logic section while the power section is on. It was made.

〔作用〕[Action]

本発明による論理装置においては、スイッチが低減さ
れる。
In the logic device according to the invention, the switches are reduced.

〔実施例〕〔Example〕

第1図は、本発明に係わる論理装置の一実施例を示す
回路図である。同図において、第2図と同一部分又は相
当部分には同一符号が付してある。
FIG. 1 is a circuit diagram showing one embodiment of a logic device according to the present invention. In this figure, the same or corresponding parts as those in FIG. 2 are denoted by the same reference numerals.

電源部6は電源入力端子1,2から入力電源が投入され
る。そして、電源部6は、オン時には論理部7に対して
電源を供給し、オフ時には電源の供給を停止する。電源
用スイッチ3は、この電源部6のオン/オフを切り替え
る。論理部7は、電源部6から電源供給されることによ
り動作する。
The power supply 6 is supplied with input power from the power input terminals 1 and 2. The power supply unit 6 supplies power to the logic unit 7 when turned on, and stops supplying power when turned off. The power switch 3 switches on / off of the power supply unit 6. The logic unit 7 operates by being supplied with power from the power supply unit 6.

電源用スイッチ3のオン端子4と電源部6のオン端子
9との間及びオン端子4と論理部7のマニュアルリセッ
ト端子10との間には、それぞれ第1のダイオード11及び
第2のダイオード12が同方向に接続されている。すなわ
ち、第1のダイオード11のアノードは電源部6のオン端
子9に接続され、カソードは電源用スイッチ3のオン端
子4に接続されている。また、第2のダイオード12のア
ノードは論理部7のマニュアルリセット端子10に接続さ
れ、カソードは電源用スイッチ3のオン端子4に接続さ
れている。
A first diode 12 and a second diode 12 are provided between the ON terminal 4 of the power switch 3 and the ON terminal 9 of the power supply unit 6 and between the ON terminal 4 and the manual reset terminal 10 of the logic unit 7, respectively. Are connected in the same direction. That is, the anode of the first diode 11 is connected to the ON terminal 9 of the power supply unit 6, and the cathode is connected to the ON terminal 4 of the power switch 3. The anode of the second diode 12 is connected to the manual reset terminal 10 of the logic unit 7, and the cathode is connected to the on terminal 4 of the power switch 3.

本実施例においては、電源部6がオフ中に電源用スイ
ッチ3をオン端子4側に倒した場合、オン端子4上のス
イッチ・オン信号は電源部6へのオン信号として有効と
なる。同時に論理部7に対しマニュアルリセット信号と
なるが、このとき電源部6は立ち上がっていなく論理部
7に電源が供給されていないので、マニュアルリセット
信号としては無効となる。電源部6のオン中に再び電源
用スイッチ3をオン端子4側に倒した場合、オン端子4
上のスイッチ・オン信号は、電源部6は既にオン中であ
るため、電源部6へのオン信号としては無効となり、論
理部7に対してはマニュアルリセット信号として有効と
なる。電源部6をオフしたい場合は電源用スイッチ3を
オフ端子5側に倒せばよい。
In this embodiment, when the power switch 3 is turned to the ON terminal 4 while the power supply unit 6 is off, the switch-on signal on the ON terminal 4 is effective as an ON signal to the power supply unit 6. At the same time, a manual reset signal is output to the logic unit 7, but at this time, the power supply unit 6 is not turned on and power is not supplied to the logic unit 7, so that the manual reset signal is invalid. If the power switch 3 is again turned to the ON terminal 4 while the power supply unit 6 is ON, the ON terminal 4
The above switch-on signal is invalid as an ON signal to the power supply unit 6 and valid as a manual reset signal to the logic unit 7 because the power supply unit 6 is already ON. When the power supply unit 6 is to be turned off, the power switch 3 may be turned to the off terminal 5 side.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明は、電源部のオン端子とマ
ニュアルリセット端子とをダイオードによってオアに接
続し、このオアを電源用スイッチのオン端子に接続し、
電源用スイッチがオン端子側に倒されたときのオン端子
上のスイッチ・オン信号を、電源部がオフの時は電源部
へのオン信号とし、電源部がオン中は論理部に対するマ
ニュアルリセット信号とすることにより、少ないスイッ
チで同様の機能を果たすことができる効果がある。
As described above, according to the present invention, the ON terminal of the power supply unit and the manual reset terminal are connected to the OR by a diode, and the OR is connected to the ON terminal of the power switch,
The switch-on signal on the ON terminal when the power switch is turned to the ON terminal side is used as the ON signal to the power supply when the power supply is off, and the manual reset signal for the logic unit when the power supply is on By doing so, there is an effect that the same function can be achieved with a small number of switches.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明に係わる論理装置の一実施例を示す回路
図、第2図は従来の論理装置を示す回路図である。 1,2…電源入力端子、3…電源用スイッチ、4…電源用
スイッチのオン端子、5…電源用スイッチのオフ端子、
6…電源部、7…論理部、8…マニュアルリセットスイ
ッチ、9…電源部のオン端子、10…マニュアルリセット
端子、11…第1のダイオード、12…第2のダイオード。
FIG. 1 is a circuit diagram showing one embodiment of a logic device according to the present invention, and FIG. 2 is a circuit diagram showing a conventional logic device. 1,2 ... power input terminal, 3 ... power switch, 4 ... power switch on terminal, 5 ... power switch off terminal,
6 power supply unit, 7 logic unit, 8 manual reset switch, 9 power supply unit ON terminal, 10 manual reset terminal, 11 first diode, 12 second diode.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】電源を供給する電源部と、 この電源部をオン及びオフする電源用スイッチと、 前記電源部より電源供給され動作する論理部とを有する
論理装置において、 アノードが前記電源部のオン端子に接続されてカソード
が前記電源用スイッチのオン端子に接続された第1のダ
イオードと、 アノードが前記論理部のマニュアルリセット端子に接続
されてカソードが前記電源用スイッチのオン端子に接続
された第2のダイオードとを備え、 前記第1及び第2のダイオードは各々前記電源部及び論
理部に対して同方向に接続されており、 前記電源用スイッチがオン端子側に倒されたときのスイ
ッチ・オン信号は,前記電源部オフ時にはこの電源部へ
のオン信号となり,前記電源部オン中には前記論理部へ
のマニュアルリセット信号となることを特徴とする論理
装置。
1. A logic device comprising: a power supply unit for supplying power; a power switch for turning on and off the power supply unit; and a logic unit that is supplied with power and operates from the power supply unit. A first diode connected to an on terminal and having a cathode connected to the on terminal of the power switch; an anode connected to a manual reset terminal of the logic unit; and a cathode connected to the on terminal of the power switch. A second diode, wherein the first and second diodes are connected in the same direction to the power supply unit and the logic unit, respectively, when the power switch is turned to the ON terminal side. The switch-on signal is an ON signal to the power supply unit when the power supply unit is off, and a manual reset signal to the logic unit when the power supply unit is on. Logic device according to claim.
JP63065501A 1988-03-18 1988-03-18 Logical unit Expired - Fee Related JP2658142B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63065501A JP2658142B2 (en) 1988-03-18 1988-03-18 Logical unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63065501A JP2658142B2 (en) 1988-03-18 1988-03-18 Logical unit

Publications (2)

Publication Number Publication Date
JPH01237812A JPH01237812A (en) 1989-09-22
JP2658142B2 true JP2658142B2 (en) 1997-09-30

Family

ID=13288891

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63065501A Expired - Fee Related JP2658142B2 (en) 1988-03-18 1988-03-18 Logical unit

Country Status (1)

Country Link
JP (1) JP2658142B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4788074B2 (en) * 2001-07-02 2011-10-05 セイコーエプソン株式会社 Power supply control device and power supply control method

Also Published As

Publication number Publication date
JPH01237812A (en) 1989-09-22

Similar Documents

Publication Publication Date Title
JP2658142B2 (en) Logical unit
JPH0748169B2 (en) Logical unit
JPH09198169A (en) Key input device
JPH0413696Y2 (en)
JPH0361800U (en)
JP2537105Y2 (en) Switching circuit
JP2503299Y2 (en) Power board start control circuit
JPH0775171A (en) Remote controller
JPH05172857A (en) Comparator circuit
JP2785333B2 (en) Self-holding relay circuit
JPS62296235A (en) External interrupt signal control circuit
JPH02301219A (en) Output buffer circuit
JPH0130750Y2 (en)
JPH0339955Y2 (en)
JPS61112220A (en) Data terminal equipment
JPS62160522A (en) Starting circuit for microcomputer by key matrix input
JPS6338320A (en) Switching system for alternate switching circuit
JPS61128624A (en) Reset circuit
JPS6420618U (en)
JPH01145091U (en)
JPS6428937A (en) Integrated circuit
JPS6317539U (en)
JPH02125536U (en)
JPS61163418A (en) Power supply circuit
JPH0452228U (en)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees