JP2011028782A - 情報処理装置およびその制御方法 - Google Patents
情報処理装置およびその制御方法 Download PDFInfo
- Publication number
- JP2011028782A JP2011028782A JP2010240153A JP2010240153A JP2011028782A JP 2011028782 A JP2011028782 A JP 2011028782A JP 2010240153 A JP2010240153 A JP 2010240153A JP 2010240153 A JP2010240153 A JP 2010240153A JP 2011028782 A JP2011028782 A JP 2011028782A
- Authority
- JP
- Japan
- Prior art keywords
- mode
- state
- information processing
- processing apparatus
- operation mode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Power Sources (AREA)
Abstract
【解決手段】エンベデッドコントローラ/キーボードコントローラIC(EC/KBC)22は、コンピュータに対するACアダプタ28の接続および取り外しを検出する。ACアダプタ28が接続された場合(AC駆動時)、BIOSは、パフォーマンスを優先するために、PCI EXPRESSリンクがアイドル時にL0s, L1へ移行することを禁止する。一方、ACアダプタ28が接続されていない場合(バッテリ駆動時)、BIOSは、省電力を優先するために、PCI EXPRESSリンクがアイドル時にL0s, L1へ移行することを許可する。
【選択図】 図1
Description
図1には、本発明の一実施形態に係る情報処理装置のシステム構成が示されている。この情報処理装置は、バッテリ駆動可能なノートブック型パーソナルコンピュータとして実現されている。
Claims (3)
- 情報処理装置において、
シリアルバスを介してポイントツーポイント形式で相互接続された第1および第2のデバイスであって、前記第1および第2のデバイスが動作状態において、前記シリアルバスを介して伝送するデータがある場合は前記シリアルバスのステートを動作ステートに遷移させ、前記シリアルバスを介して伝送されるデータが無い状態が一定期間続くアイドル状態である場合は前記シリアルバスのステートを前記動作ステートよりも低消費電力であるスタンバイステートに遷移させる通信路制御機能を各々が有する第1および第2のデバイスと、
前記情報処理装置の動作モードをパフォーマンスを優先する第1モードと省電力を優先する第2モードとの間で切り替える動作モード切り替え手段と、
前記動作モードが前記第1モードから前記第2モードに切り替えられた場合には前記通信路制御機能の実行を許可し、前記動作モードが前記第2モードから前記第1モードに切り替えられた場合には前記通信路制御機能の実行を禁止する制御手段とを具備する情報処理装置。 - 前記動作モード切り替え手段は、前記情報処理装置に外部電源が接続されているか否かを検出する検出手段と、前記情報処理装置に前記外部電源が接続されている場合には、前記情報処理装置の動作モードとして前記第1モードを選択し、前記情報処理装置に前記外部電源が接続されておらず前記情報処理装置がバッテリによって駆動されている場合には、前記情報処理装置の動作モードとして前記第2モードを選択する手段とを含む請求項1記載の情報処理装置。
- シリアルバスを介してポイントツーポイント形式で相互接続された第1および第2のデバイスであって、前記第1および第2のデバイスが動作状態において、前記シリアルバスを介して伝送するデータがある場合は前記シリアルバスのステートを動作ステートに遷移させ、前記シリアルバスを介して伝送されるデータが無い状態が一定期間続くアイドル状態である場合は前記シリアルバスのステートを前記動作ステートよりも低消費電力であるスタンバイステートに遷移させる通信路制御機能を各々が有する第1および第2のデバイスを備えた情報処理装置の動作を制御する制御方法であって、
前記情報処理装置の動作モードをパフォーマンスを優先する第1モードと省電力を優先する第2モードとの間で切り替え、
前記動作モードが前記第1モードから前記第2モードに切り替えられた場合には前記通信路制御機能の実行を許可し、前記動作モードが前記第2モードから前記第1モードに切り替えられた場合には前記通信路制御機能の実行を禁止する制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010240153A JP5112495B2 (ja) | 2010-10-26 | 2010-10-26 | 情報処理装置およびその制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010240153A JP5112495B2 (ja) | 2010-10-26 | 2010-10-26 | 情報処理装置およびその制御方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010123503A Division JP5075942B2 (ja) | 2010-05-28 | 2010-05-28 | 情報処理装置およびその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011028782A true JP2011028782A (ja) | 2011-02-10 |
JP5112495B2 JP5112495B2 (ja) | 2013-01-09 |
Family
ID=43637363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010240153A Active JP5112495B2 (ja) | 2010-10-26 | 2010-10-26 | 情報処理装置およびその制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5112495B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012169637A1 (ja) | 2011-06-08 | 2012-12-13 | 日本電気株式会社 | コンピュータシステム、接続装置、電源制御方法、及び電源制御プログラムの記録媒体 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05233551A (ja) * | 1992-02-21 | 1993-09-10 | Toshiba Corp | ポータブルコンピュータ |
JP2002007316A (ja) * | 2000-06-19 | 2002-01-11 | Niigata Fuji Xerox Manufacturing Co Ltd | 低消費電力コンピュータシステム |
JP2002049443A (ja) * | 2000-08-03 | 2002-02-15 | Hitachi Ltd | 内部降圧制御方式 |
-
2010
- 2010-10-26 JP JP2010240153A patent/JP5112495B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05233551A (ja) * | 1992-02-21 | 1993-09-10 | Toshiba Corp | ポータブルコンピュータ |
JP2002007316A (ja) * | 2000-06-19 | 2002-01-11 | Niigata Fuji Xerox Manufacturing Co Ltd | 低消費電力コンピュータシステム |
JP2002049443A (ja) * | 2000-08-03 | 2002-02-15 | Hitachi Ltd | 内部降圧制御方式 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012169637A1 (ja) | 2011-06-08 | 2012-12-13 | 日本電気株式会社 | コンピュータシステム、接続装置、電源制御方法、及び電源制御プログラムの記録媒体 |
US9348396B2 (en) | 2011-06-08 | 2016-05-24 | Nec Corporation | Computer system, connection device, power supply control method, and power supply control program recording medium |
Also Published As
Publication number | Publication date |
---|---|
JP5112495B2 (ja) | 2013-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4594761B2 (ja) | 情報処理装置およびその制御方法 | |
US9086966B2 (en) | Systems, apparatuses, and methods for handling timeouts | |
JP5165652B2 (ja) | スタンバイ状態にあるコンピューターマザーボードに用いる節電電子装置 | |
CN102778943B (zh) | 状态控制方法、装置及便携终端 | |
JP4764144B2 (ja) | 情報処理装置およびプロセッサ制御方法 | |
US20130162198A1 (en) | Information processing apparatus and control method | |
TWI578154B (zh) | 用於電源管理的系統、方法及設備 | |
KR20090040410A (ko) | 다중 그래픽 하위시스템과 전력 소비 절감 모드를 가진 장치, 소프트웨어 및 방법 | |
JP2009187552A (ja) | 電力制御システム及び電力制御方法 | |
TW201640276A (zh) | 省電處理器架構 | |
JP5773288B2 (ja) | ハイスピードインターチップhsicインタフェースに基づくウェイクアップ方法、ホットスワップ方法、およびデバイス | |
KR20040034314A (ko) | 휴대용 컴퓨터의 전력 관리 방법 | |
EP2857929B1 (en) | Information processing apparatus, information processing system, and power control method | |
US8281171B2 (en) | Adjustment of power-saving strategy depending on working state of CPU | |
JP2006338380A (ja) | 情報処理装置およびその制御方法 | |
US20090300396A1 (en) | Information processing apparatus | |
KR20120030763A (ko) | 계층적 전력 제어 회로, 이를 이용한 전력 제어 방법, 및 이를 포함하는 SoC 장치 | |
TWI463322B (zh) | 具有雙主機之電腦系統 | |
EP3855285B1 (en) | System, apparatus and method for latency monitoring and response | |
JP5112495B2 (ja) | 情報処理装置およびその制御方法 | |
JP5085714B2 (ja) | 情報処理装置およびその制御方法 | |
JP5075942B2 (ja) | 情報処理装置およびその制御方法 | |
JP5783348B2 (ja) | 制御装置、制御プログラム、画像形成装置 | |
JP2010055265A (ja) | システムlsi、システムlsiの制御方法、プログラム、及び記憶媒体 | |
JP2006338204A (ja) | 情報処理装置、および省電力制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120524 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120529 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120911 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121010 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151019 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5112495 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151019 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313121 Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |