JP2008263093A - エッチング方法、エッチングシステムおよびエッチング装置 - Google Patents

エッチング方法、エッチングシステムおよびエッチング装置 Download PDF

Info

Publication number
JP2008263093A
JP2008263093A JP2007105434A JP2007105434A JP2008263093A JP 2008263093 A JP2008263093 A JP 2008263093A JP 2007105434 A JP2007105434 A JP 2007105434A JP 2007105434 A JP2007105434 A JP 2007105434A JP 2008263093 A JP2008263093 A JP 2008263093A
Authority
JP
Japan
Prior art keywords
etching
oxide film
contact portion
hole
gas
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007105434A
Other languages
English (en)
Inventor
Shigeki Tozawa
茂樹 戸澤
Yusuke Muraki
雄介 村木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Electron Ltd
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Priority to JP2007105434A priority Critical patent/JP2008263093A/ja
Priority to KR1020080018228A priority patent/KR101389187B1/ko
Priority to US12/078,958 priority patent/US9105586B2/en
Priority to TW097113337A priority patent/TWI434343B/zh
Publication of JP2008263093A publication Critical patent/JP2008263093A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Drying Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

【課題】シリコン酸化膜にコンタクト部に到達する高アスペクト比のホールを形成する際に、ホール内のコンタクト材料とコンタクト部との間で十分なコンタクトがとれるようなホールを形成すること。
【解決手段】基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体を準備し(ステップ1)、第2の酸化膜と前記第1の酸化膜をエッチングしてコンタクト部に到達するホールを形成し(ステップ2)、HFを含むガスによるドライプロセスにより第1の酸化膜をエッチングし、第1の酸化膜のコンタクト部上方領域のホール部分を広げる(ステップ3)。
【選択図】図1

Description

本発明は、基板上に形成されたシリコン酸化膜をエッチングしてコンタクト部に到達するストレージノードホールまたはコンタクトホール等のホールを形成するエッチング方法、エッチングシステムおよびエッチング装置に関する。
近時、半導体デバイスの高集積化にともなってパターンサイズが著しく微細化しており、例えば、DRAMの製造工程においては、円筒形状(シリンダ型)に形成されるキャパシタ電極は益々細くなり、かつ、その高さはキャパシタンスを増加させるために益々高くなってきており、ストレージノードホールのアスペクト比が極めて高いものとなる。また、コンタクトホールについても益々高アスペクト比化が進んでいる。
このような高アスペクト比のストレージノードホールやコンタクトホールを形状性良く形成する技術が例えば特許文献1に開示されている。
しかしながら、このような深いホールを形成する場合には、ホールがコンタクト部に到達する前に細くなり、その中のコンタクト材料とコンタクト部との間で十分なコンタクトがとれない場合が生じることが懸念される。また、たとえホール形状が良好であってもホール径が小さい場合には、十分なコンタクトをとれないおそれがある。
特開2002−313952号公報
本発明はかかる事情に鑑みてなされたものであって、シリコン酸化膜にコンタクト部に到達する高アスペクト比のホールを形成する際に、ホール内のコンタクト材料とコンタクト部との間で十分なコンタクトがとれるようなホールを形成することができるエッチング方法、エッチングシステムおよびエッチング装置を提供することを目的とする。
上記課題を解決するため、本発明の第1の観点では、基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体を準備する工程と、前記第2の酸化膜と前記第1の酸化膜をエッチングして前記コンタクト部に到達するホールを形成する工程と、HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングし、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げる工程とを有することを特徴とするエッチング方法を提供する。
上記第1の観点において、前記ホールを形成する工程は、プラズマエッチングにより行い、前記コンタクト部上方領域のホール部分を広げる工程は、プラズマレスエッチングにより行うことができる。また、前記コンタクト部上方領域のホール部分を広げる工程は、前記HFを含むガスによるドライプロセスの後、基板を加熱することにより行うことができる。さらに、前記コンタクト部上方領域のホール部分を広げる工程は、減圧下で行うことができる。
本発明の第2の観点では、基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、かつ前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有し、さらに前記第2の酸化膜と前記第1の酸化膜経て前記コンタクト部に到達するホールが形成された構造物に対し、HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングし、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げることを特徴とするエッチング方法を提供する。
上記第2の観点において、前記HFを含むガスによるドライプロセスによるエッチングは、プラズマレスエッチングにより行うことができる。また、前記HFを含むガスによるドライプロセスの後、基板を加熱することができる。さらに、前記HFを含むガスによるドライプロセスは、減圧下で行うことができる。
本発明の第3の観点では、基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体に対し、前記第2の酸化膜と前記第1の酸化膜経て前記コンタクト部に到達するホールを形成するエッチングシステムであって、前記第2の酸化膜と前記第1の酸化膜をエッチングして前記コンタクト部に到達するホールを形成する第1のエッチング装置と、 HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングし、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げる第2のエッチング装置と、前記第1のエッチング装置と前記第2のエッチング装置との間で被処理体を搬送する搬送機構と、を具備することを特徴とするエッチングシステムを提供する。
上記第3の観点において、前記第2のエッチング装置は、減圧下でエッチングを行うものとすることができる。また、前記第2のエッチング装置は、前記ドライプロセスによるエッチングを行うエッチング処理部と、その後加熱処理する加熱処理部とを有するものとすることができる。
本発明の第4の観点では、基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体に対し、前記第2の酸化膜と前記第1の酸化膜をエッチングして前記コンタクト部に到達するホールを形成した後、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げるためのエッチングを行うエッチング装置であって、HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングすることを特徴とするエッチング装置を提供する。
上記第4の観点において、減圧下でエッチングを行うようにすることができる。また、前記ドライプロセスによるエッチングを行うエッチング処理部と、その後加熱処理する加熱処理部とを有する構成とすることができる。
本発明の第5の観点では、コンピュータ上で動作し、エッチングシステムを制御するプログラムが記憶されたコンピュータ読取可能な記憶媒体であって、前記プログラムは、実行時に、上記第1の観点のエッチング方法が行われるように、コンピュータに前記エッチングシステムを制御させることを特徴とする記憶媒体を提供する。
BおよびPの少なくとも一方を含むシリコン酸化物は、水分を吸着するため、この水分の存在下でHFガスが供給されてこれらが反応する。このため、BおよびPの少なくとも一方を含むシリコン酸化物はHFを含むガスによりエッチングされる。一方、BおよびPを含まないシリコン酸化物は、水分をほとんど吸着しないため、HFを供給してもほとんどエッチングが進行しない。したがって、基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体に前記コンタクト部に到達するホールを形成し、その後、HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングすれば、第2の酸化膜に形成されたホールをほとんど広げることなく、前記コンタクト部上方領域のホール部分を広げることができ、ホール内にコンとタクト材料を埋め込んだ際に、コンタクト材料とコンタクト部との接触面積を増加させて良好なコンタクトをとることができる。
以下、添付図面を参照しながら、本発明の好ましい実施形態について説明する。
図1は本発明の一実施形態に係るエッチング方法を示すフローチャート、図2は各工程を説明するための工程断面図である。
まず、被処理体として、図2(a)に示す、半導体基板200の表面にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜201が形成され、さらにその上に、TEOSやHDP等のBおよびPを含まないシリコン酸化物からなる第2の酸化膜202が形成され、第1の酸化膜201および第2の酸化膜202の界面より下方にコンタクト部203が形成されたシリコンウエハ(以下、単にウエハという)Wを準備する(ステップ1)。このようなBおよびPの少なくとも一方を含むシリコン酸化物としては、BとPの両方を含むBPSG(Boro-Phospho Silicate Glass)、Bを含むBSG(Boro Silicate Glass)、Pを含むPSG(Phospho
Silicate Glass)等を挙げることができる。
次に、図2(b)に示すように、プラズマエッチングにより、レジスト膜等をエッチングマスクとして、第2の酸化膜202から第1の酸化膜201を経てコンタクト部203に至る高アスペクト比のホール204を形成する(ステップ2)。この際のエッチングは、フォトリソグラフィ技術によりパターン形成したフォトレジスト等をマスクとして、通常用いられる適宜の処理ガスのプラズマにより行われる。
ところで、高アスペクト比のホール204をエッチングにより形成する場合には、エッチングが進むにつれてホール径が小さくなる傾向にあり、コンタクト部203までエッチングされた際に、図3に示すように、コンタクト部203近傍でホール径が小さくなってしまう場合がある。このような場合には、ホール内にコンタクト材料を埋め込んだ際に、コンタクト材料とコンタクト部203との間のコンタクト面積が小さくなり、十分なコンタクトがとれないおそれがある。また、ホール径が小さい場合には、たとえホール形状が良好であってもコンタクトが不十分になる場合もある。
そこで、HFを含むガスを用いたプラズマレスエッチングにより、BおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜201をエッチングする(ステップ3)。このエッチングでは、BおよびPを含まない第2の酸化膜202はほとんどエッチングされず、BおよびPの少なくとも一方を含む第1の酸化膜201が選択的にエッチングされる。このときのエッチングは等方的に進行し、図2(c)に示すように、コンタクト部203の上方において横方向に広がるような形状の幅広ホール部分204aが形成される。すなわち、このHFを含むガスによるエッチングにより、第2の酸化膜202内のホール204の形状をほとんど変化させることなく、コンタクト部203近傍のみホール径を広げることができる。また、HFを含むガスによるエッチングは、通常のプラズマエッチングよりもエッチングレートを高くすることができる。また、プラズマレスであるため、下地や隣接する素子部分等にダメージを及ぼさないというメリットも得られる。
このように、コンタクト部203の近傍に幅広ホール部分204aを形成することにより、ホール204内にコンタクト材料205を埋め込んだ際に、図4に示すように、コンタクト材料205とコンタクト部との接触面積を広くすることができ、良好なコンタクトをとることができる。
第1の酸化膜201がHFによりエッチングされるのは、第1の酸化膜201を構成するBPSG、BSG、PSG等のBおよびPの少なくとも一方を含むシリコン酸化物は水分を吸着するので、この水分の存在下でHFガスが供給されて、これらが反応することによる。一方、BおよびPを含まないTEOSやHDP等のシリコン酸化物は、水分をほとんど吸着しないため、HFを供給してもほとんどエッチングが進行しない。
HFを含むガスとしては、HFガス単独であってもよいし、HFガスとNガスやArガス等の不活性ガスを混合したものであってもよい。さらに、他のエッチングガスを含んでいてもよい。
このようなエッチングは、高アスペクト比のストレージノードホールやコンタクトホールの形成に有効である。
次に、このようなエッチング方法を実施するためのエッチングシステムの一例について具体的に説明する。図5は、このようなエッチングシステムの概略構成を示す模式図である。
このエッチングシステム10は、第1の酸化膜201および第2の酸化膜202にプラズマエッチングによりホール204を形成するプラズマエッチング装置11と、BおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜201をHFを含むガスによるプラズマレスプロセスでエッチングするHF含有ガスエッチング装置12と、これらの間でウエハWをキャリアCに収納した状態で搬送する搬送機構13と、プラズマエッチング装置11での処理、HF含有ガスエッチング装置12での処理および搬送機構13での搬送処理を制御するための制御部14とを有している。
プラズマエッチング装置11としては、例えば平行平板電極を用いた容量結合型のものや、誘導結合型のもの等、この分野で通常用いられるものを用いることができる。
HF含有ガスエッチング装置12としては、図6に示すような装置を用いることができる。この装置は、ウエハWを搬入出する搬入出部61と、搬入出部61に隣接させて設けられたロードロック室62と、実際のエッチング処理を行うエッチング処理部63と、エッチングが終了した後に加熱処理を行う熱処理部64とを有している。
このHF含有ガスエッチング装置12は、ロードロック室62とエッチング処理部63と熱処理部64とが2つずつ設けられており、搬入出部61に対し、ロードロック室62、熱処理部64、エッチング処理部63が、この順に一直線上に並べて設けられている。なお、搬入出部61とロードロック室62との間、ロードロック室62と熱処理部64との間、熱処理部64とエッチング処理部63との間にはゲートバルブ(図示せず)が設けられており、これにより、これらの間が開閉可能となっている。
搬入出部61は、ウエハWを搬送可能な搬送機構(図示せず)を有する搬送室71を有しており、搬送室71の長手方向の側部には、載置台72が設けられており、この載置台72には、ウエハWを複数並べて収容可能なキャリアCが例えば3つ備えられている。また、搬送室71に隣接して、ウエハWを回転させて偏心量を光学的に求めて位置合わせを行なうオリエンタ73が設置されている。搬送室71内の搬送機構は、これら3つのキャリアC、オリエンタ73および2つのロードロック室62の間でウエハWを一枚ずつ搬送することが可能となっている。
ロードロック室62は、内部に搬送機構(図示せず)を有し、大気状態と真空状態との切り替えが可能に構成されている。そして、その内部を大気状態にし、搬入出部61側のゲートバルブを開けて搬送室71の搬送機構によりキャリアCからウエハWをロードロック室62の搬送機構に搬送し、搬入出部61側のゲートバルブを閉じて熱処理部64と同等の真空度に真空引きしてから、熱処理部64側のゲートバルブおよび熱処理部64とエッチング処理部63との間のゲートバルブを開けて搬送機構によりウエハWをエッチング処理部63に搬送可能となっている。また、熱処理部64で熱処理した後のウエハWを搬送機構により戻し、熱処理部64側のゲートバルブを閉じてその中を大気状態にし、その後搬入出部61側のゲートバルブを開いて搬入出部61へウエハWを搬送することが可能となっている。
エッチング処理部63は、図7に示すように、ウエハWを収容する密閉構造のチャンバー80を備えており、チャンバー80内には、ウエハWが水平状態で載置される載置台81が設けられている。載置台81にはウエハWを所望の温度に調節する温調機構82が設けられている。チャンバー80の側壁には熱処理部64との間でウエハWを搬入出するための搬入出口(図示せず)が設けられている。
また、エッチング処理部63には、チャンバー80にはエッチングガスとしてフッ化水素(HF)ガスを供給するHFガス供給ライン85と、チャンバー80内に希釈ガスとして不活性ガス例えば窒素(N)ガスを供給するNガス供給ライン86と、排気ライン87とが接続されている。HFガス供給ライン85はHFガス供給源90に接続されており、HFガス供給ライン85には、開閉およびHFガスの供給流量の調節が可能な流量調節弁91が設けられている。Nガス供給ライン86はNガス供給源95に接続され、Nガス供給ライン86には、開閉およびNガスの供給流量の調節が可能な流量調節弁96が設けられている。
チャンバー80の天壁には、HFガス供給ライン85およびNガス供給ライン86を通って供給されたHFガスおよびNガスを、載置台81に載置されたウエハWの全面に均一に供給させるためのシャワーヘッド97が設けられている。
排気ライン87には、圧力コントローラ100および強制排気を行うための排気ポンプ101が設けられている。排気ポンプ101を作動させつつ圧力コントローラ100を調整することによって、チャンバー80内の圧力が所定の減圧状態に制御可能となっている。
熱処理部64は、図8に示すように、ウエハWを収容する密閉構造のチャンバー110を備えており、チャンバー110内には、ウエハWが水平状態で載置される載置台111が設けられている。載置台111にはウエハWを所定の温度に加熱するためのヒーター112が設けられている。チャンバー110の側壁には、エッチング処理部63との間でウエハWを搬入出するための搬入出口(図示せず)と、ロードロック室62との間でウエハWを搬入出するための搬入出口(図示せず)とが設けられている。
また、熱処理部64には、チャンバー110内に雰囲気ガスとして不活性ガス、例えばNガスを供給するNガス供給ライン115とチャンバー110内を排気する排気ライン116が接続されている。Nガス供給ライン115はNガス供給源120に接続され、Nガス供給ライン115には、開閉およびNガスの供給流量の調節が可能な流量調節弁121が設けられている。
チャンバー110の天壁には、Nガス供給ライン115を通って供給されたNガスを、載置台111に載置されたウエハWの全面に均一に供給させるためのシャワーヘッド122が設けられている。
排気ライン116には、圧力コントローラ125および強制排気を行うための排気ポンプ126が設けられている。排気ポンプ126を作動させつつ圧力コントローラ125を調整することによって、チャンバー110内の圧力が所定の減圧状態に制御可能となっている。
制御部14は、エッチングシステム10のプラズマエッチング装置11、HF含有ガスエッチング装置12、搬送機構13を実際に制御する、マイクロプロセッサ(コンピュータ)を備えたプロセスコントローラ15を有している。プロセスコントローラ15には、オペレータがエッチングシステム10を管理するためにコマンドの入力操作等を行うキーボードや、エッチングシステム10の稼働状況を可視化して表示するディスプレイ等からなるユーザーインターフェース16が接続されている。また、プロセスコントローラ15には、エッチングシステム10で実行される各種処理をプロセスコントローラ15の制御にて実現するための制御プログラムや処理条件に応じてエッチングシステム10の各構成部に所定の処理を実行させるための制御プログラムすなわちレシピ、さらに各種データベース等が格納された記憶部17が接続されている。レシピは記憶部17の中の記憶媒体に記憶されている。記憶媒体は、ハードディスク等の固定的に設けられているものであってもよいし、CDROM、DVD、フラッシュメモリ等の可搬性のものであってもよい。また、他の装置から、例えば専用回線を介してレシピを適宜伝送させるようにしてもよい。
そして、必要に応じて、ユーザーインターフェース16からの指示等にて任意のレシピを記憶部17から呼び出してプロセスコントローラ15に実行させることで、プロセスコントローラ15の制御下で、エッチングシステム10での所望の処理が行われる。
このように構成されたエッチングシステム10において、図2に示すようにエッチングを行う際には、まず、搬送機構13によりウエハWが収納されたキャリアCをプラズマエッチング装置11の搬入出部(図示せず)に搬入する。そして、ウエハWを1枚ずつ取り出して、所定の処理ガスにより第1の酸化膜201および第2の酸化膜202にプラズマエッチングを施し、コンタクト部203に到達するホール204を形成する。この際の処理条件は、装置のタイプおよび処理ガスの種類等に応じて適宜決定される。
プラズマエッチングによりホール204を形成した後のウエハWをキャリアCに収納する。このようにして所定枚数のウエハWに対してプラズマエッチングが終了した後、搬送機構13によりキャリアCをHF含有ガスエッチング装置12に搬送する。
HF含有ガスエッチング装置12においては、キャリアCを搬入出部61の載置台72に載置し、搬送室71内の搬送機構によりキャリアCから1枚のウエハWが取り出され、ロードロック室62内に搬入される。ロードロック室62にウエハWが搬入されるとゲートバルブが閉じられてその中が密閉状態となり、真空排気することにより、エッチング処理部63のチャンバー80および熱処理部64のチャンバー110と同等の減圧状態となり、ゲートバルブを開いてこれらと連通することが可能となる。
この状態でウエハWは、まず、エッチング処理部63のチャンバー80内に搬入される。そして、デバイス形成面を上面とした状態で載置台81上に載置される。その後、ゲートバルブを閉じてチャンバー80を密閉状態とし、温調機構82によりウエハWを例えば40℃以下の所定の温度に温調される。また、チャンバー80内は、排気ポンプ101と圧力コントローラ100の調整によって、例えば400〜4000Pa(3〜30Torr)に制御される。
この状態で、HFガスおよび必要に応じて希釈ガスとしてのNガスをチャンバー80内に供給する。このとき流量調整弁91によりHFガスの供給量が1000〜3000mL/min(sccm)に調整される。なお、エッチングガスであるHFガスに加えてNガスチャンバー80内に供給することにより、載置台81内の温調機構82の熱がウエハWに効率良く伝導され、ウエハWを正確に温度制御することができる。Nガスを供給する場合には、その供給量を500〜3000mL/min(sccm)とする。
このようにHFガスが減圧下で供給されることにより、BおよびPの少なくとも一方を含有するシリコン酸化物からなる第1の酸化膜201とHFガスとが反応し、エッチングが進行する。この際に、反応生成物としてフルオロケイ酸系の反応生成物が生成するが、上述したように、BおよびPの少なくとも一方を含有するシリコン酸化物は水分を吸着するので、水の存在下で反応が促進され、高エッチングレートでエッチングが進行する。
このようなHF含有ガスによるドライエッチング処理が終了後、流量調整弁91が閉じられ、HFガスの供給が停止される。このときNガスの供給は継続され、これによりチャンバー80内がNガスによってパージされる。
このエッチング処理部63により処理後、HFガスによって生成された反応生成物は水分の存在により揮発しやすい状態となっており、チャンバー80内である程度揮発可能であるが、エッチング面に残存する反応生成物を除去する目的で、エッチング処理後のウエハWを熱処理部64へ搬送する。この際には、チャンバー80とチャンバー110との間のゲートバルブが開かれてこれらが連通し、この状態でロードロック室62内の搬送機構によりチャンバー80内のウエハWを熱処理部64のチャンバー110に搬送する。
熱処理部64において、ウエハWはデバイス形成面を上面とした状態でチャンバー110内の載置台111上に載置される。そして、ゲートバルブが閉じられてチャンバー110が密閉状態とされ、熱処理工程が開始される。このとき、ヒーター112によりウエハWの温度を100〜400℃の所定の温度にされる。また、チャンバー110内は、排気ポンプ126と圧力コントローラ125の調整によって、例えば133〜400Pa(1〜3Torr)に制御される。そして、Nガスが所定の流量でチャンバー110内に供給される。この時のNガスの供給量は、例えば500〜3000mL/min(sccm)に調整される。これにより、載置台111に設けられたヒーター112の熱がウエハWに効率良く伝達され、ウエハWの温度が正確に制御される。
このような熱処理が終了すると、流量調整弁121が閉じられてNガスの供給が停止される。そして、熱処理部64とロードロック室62との間のゲートバルブが開かれ、ウエハWが熱処理部64からロードロック室62へ搬入される。そして、ゲートバルブを閉じてロードロック室62を密閉状態とし、大気圧とされた後、ロードロック室62と搬入出部61とを連通してウエハWを搬入出部61のキャリアC内に収納する。以上のようにして所定枚数のウエハWの処理が終了すると、処理後のウエハWを収納したキャリアCを搬送機構13によりエッチングシステム10から搬出する。
以上のようなエッチング処理においては、プラズマエッチングにより第2の酸化膜202および第1の酸化膜201を経てコンタクト部203に至るホール204を形成した後、HF含有ガスによるドライエッチングを行うことにより、第1の酸化膜201のコンタクト部203の近傍部分がエッチングされ、コンタクト部203の近傍に幅広ホール部分204aが形成される。一方、水分の吸着がほとんどないBおよびPを含まないTEOSやHDP等のシリコン酸化物からなる第2の酸化膜202はエッチングがほとんど進行しない。したがって、ホール204の第2の酸化膜202に対応する部分の形状をほとんど変化させることなく、コンタクト部203の近傍に幅広ホール部分204aを形成することができ、その後にホール204内にコンタクト材料を埋め込んだ際に良好なコンタクトを確保することができる。
なお、本発明は上記実施形態に限定されることなく種々変形可能である。例えば、上記実施形態では、ホールを形成する際にプラズマエッチングを用いたがこれに限るものではない。また、希釈ガス等に用いる不活性ガスとしてNガスを用いたが、その他の不活性ガス、例えばArガス、Heガス、Xeガス等の他の不活性ガスを用いることができる。
また、上記実施形態ではアプリケーションを特定せずに原理的な説明を行ったが、上記実施形態で説明した工程を含むものである限り、種々のデバイス形成に適用することができる。
本発明は、半導体デバイスの製造工程において、高アスペクト比のホール、例えばストレージノードホールやコンタクトホールを形成してコンタクト部に対するコンタクトをとる用途全般に適用することができる。
本発明の一実施形態に係るエッチング方法を説明するためのフローチャート。 本発明の一実施形態に係るエッチング方法の各工程を説明するための工程断面図。 コンタクト部に到達する前に細くなったエッチングホールを示す断面図。 幅広のホール部分が形成され、ホール内にコンタクト材料が埋め込まれた状態を示す断面図。 本発明のエッチング方法を実施するためのエッチングシステムの概略構成を示す模式図。 図5のエッチングシステムに搭載されたHF含有ガスエッチング装置の概略構成を示す側面図。 図6のHF含有ガスエッチング装置に搭載されたエッチング処理部を示す断面図。 図6のHF含有ガスエッチング装置に搭載された熱処理部を示す断面図。
符号の説明
10;エッチングシステム
11;プラズマエッチング装置
12;HF含有ガスエッチング装置
13;搬送機構
14;制御部
15;プロセスコントローラ
61;搬入出部
62;ロードロック室
63;エッチング処理部
64;熱処理部
80;チャンバー
81;載置台
82;温調機構
90;HFガス供給源
200:シリコン基板
201;第1の酸化膜
202;第2の酸化膜
203;コンタクト部
204;ホール
204a;幅広ホール部分
205;コンタクト材料
W;ウエハ

Claims (15)

  1. 基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体を準備する工程と、
    前記第2の酸化膜と前記第1の酸化膜をエッチングして前記コンタクト部に到達するホールを形成する工程と、
    HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングし、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げる工程と
    を有することを特徴とするエッチング方法。
  2. 前記ホールを形成する工程は、プラズマエッチングにより行われ、前記コンタクト部上方領域のホール部分を広げる工程は、プラズマレスエッチングにより行われることを特徴とする請求項1に記載のエッチング方法。
  3. 前記コンタクト部上方領域のホール部分を広げる工程は、前記HFを含むガスによるドライプロセスの後、基板を加熱することを特徴とする請求項1または請求項2に記載のエッチング方法。
  4. 前記コンタクト部上方領域のホール部分を広げる工程は、減圧下で行われることを特徴とする請求項1から請求項3のいずれか1項に記載のエッチング方法。
  5. 基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、かつ前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有し、さらに前記第2の酸化膜と前記第1の酸化膜を経て前記コンタクト部に到達するホールが形成された構造物に対し、
    HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングし、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げることを特徴とするエッチング方法。
  6. 前記HFを含むガスによるドライプロセスによるエッチングは、プラズマレスエッチングにより行われることを特徴とする請求項5に記載のエッチング方法。
  7. 前記HFを含むガスによるドライプロセスの後、基板を加熱することを特徴とする請求項5または請求項6に記載のエッチング方法。
  8. 前記HFを含むガスによるドライプロセスは、減圧下で行われることを特徴とする請求項5から請求項7のいずれか1項に記載のエッチング方法。
  9. 基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体に対し、前記第2の酸化膜と前記第1の酸化膜を経て前記コンタクト部に到達するホールを形成するエッチングシステムであって、
    前記第2の酸化膜と前記第1の酸化膜をエッチングして前記コンタクト部に到達するホールを形成する第1のエッチング装置と、
    HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングし、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げる第2のエッチング装置と、
    前記第1のエッチング装置と前記第2のエッチング装置との間で被処理体を搬送する搬送機構と、
    を具備することを特徴とするエッチングシステム。
  10. 前記第2のエッチング装置は、減圧下でエッチングを行うことを特徴とする請求項9に記載のエッチングシステム。
  11. 前記第2のエッチング装置は、前記ドライプロセスによるエッチングを行うエッチング処理部と、その後加熱処理する加熱処理部とを有することを特徴とする請求項9または請求項10に記載のエッチングシステム。
  12. 基板上にBおよびPの少なくとも一方を含むシリコン酸化物からなる第1の酸化膜と、その上に形成された、BおよびPを含まないシリコン酸化物からなる第2の酸化膜とを有し、さらに前記第1の酸化膜および第2の酸化膜の界面より下方に形成されたコンタクト部を有する被処理体に対し、前記第2の酸化膜と前記第1の酸化膜をエッチングして前記コンタクト部に到達するホールを形成した後、前記第1の酸化膜の前記コンタクト部上方領域のホール部分を広げるためのエッチングを行うエッチング装置であって、
    HFを含むガスによるドライプロセスにより前記第1の酸化膜をエッチングすることを特徴とするエッチング装置。
  13. 減圧下でエッチングを行うことを特徴とする請求項12に記載のエッチング装置。
  14. 前記ドライプロセスによるエッチングを行うエッチング処理部と、その後加熱処理する加熱処理部とを有することを特徴とする請求項12または請求項13に記載のエッチング装置。
  15. コンピュータ上で動作し、エッチングシステムを制御するプログラムが記憶されたコンピュータ読取可能な記憶媒体であって、前記プログラムは、実行時に、請求項1から請求項4のいずれかのエッチング方法が行われるように、コンピュータに前記エッチングシステムを制御させることを特徴とする記憶媒体。
JP2007105434A 2007-04-13 2007-04-13 エッチング方法、エッチングシステムおよびエッチング装置 Pending JP2008263093A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2007105434A JP2008263093A (ja) 2007-04-13 2007-04-13 エッチング方法、エッチングシステムおよびエッチング装置
KR1020080018228A KR101389187B1 (ko) 2007-04-13 2008-02-28 에칭 방법, 에칭 시스템 및 에칭 장치
US12/078,958 US9105586B2 (en) 2007-04-13 2008-04-08 Etching of silicon oxide film
TW097113337A TWI434343B (zh) 2007-04-13 2008-04-11 Etching method, etching system and etching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007105434A JP2008263093A (ja) 2007-04-13 2007-04-13 エッチング方法、エッチングシステムおよびエッチング装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2011256191A Division JP5292450B2 (ja) 2011-11-24 2011-11-24 エッチング方法、エッチングシステムおよびエッチング装置

Publications (1)

Publication Number Publication Date
JP2008263093A true JP2008263093A (ja) 2008-10-30

Family

ID=39854109

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007105434A Pending JP2008263093A (ja) 2007-04-13 2007-04-13 エッチング方法、エッチングシステムおよびエッチング装置

Country Status (4)

Country Link
US (1) US9105586B2 (ja)
JP (1) JP2008263093A (ja)
KR (1) KR101389187B1 (ja)
TW (1) TWI434343B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109075075A (zh) * 2016-04-05 2018-12-21 Tes股份有限公司 硅氧化膜的选择性蚀刻方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8993449B2 (en) 2009-08-14 2015-03-31 Ulvac, Inc. Etching method
KR101198039B1 (ko) * 2010-09-20 2012-11-06 에스엔유 프리시젼 주식회사 모노머 증착장치 및 모노머 증착장치의 배기방법
KR101895557B1 (ko) * 2016-04-05 2018-09-06 주식회사 테스 실리콘산화막의 선택적 식각 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003142576A (ja) * 2001-10-31 2003-05-16 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2005302897A (ja) * 2004-04-08 2005-10-27 Sony Corp ハードエッチングマスクの除去方法および半導体装置の製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0416646B1 (en) * 1989-09-08 2000-02-09 Tokyo Electron Limited Apparatus and method for processing substrates
JPH08130195A (ja) 1994-11-01 1996-05-21 Mitsubishi Electric Corp 半導体装置及びその製造方法
US5834371A (en) * 1997-01-31 1998-11-10 Tokyo Electron Limited Method and apparatus for preparing and metallizing high aspect ratio silicon semiconductor device contacts to reduce the resistivity thereof
JPH10270555A (ja) 1997-03-27 1998-10-09 Mitsubishi Electric Corp 半導体装置及びその製造方法
US6387805B2 (en) * 1997-05-08 2002-05-14 Applied Materials, Inc. Copper alloy seed layer for copper metallization
JP2002100602A (ja) 2000-09-22 2002-04-05 Dainippon Screen Mfg Co Ltd 基板表面処理装置および基板表面処理方法
JP3625766B2 (ja) 2000-12-27 2005-03-02 大日本スクリーン製造株式会社 基板表面処理装置および基板表面処理方法
JP2002313952A (ja) 2001-04-13 2002-10-25 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2003077901A (ja) 2001-09-07 2003-03-14 Hitachi Ltd 半導体装置の製造方法
US6566228B1 (en) * 2002-02-26 2003-05-20 International Business Machines Corporation Trench isolation processes using polysilicon-assisted fill
JP4673548B2 (ja) * 2003-11-12 2011-04-20 東京エレクトロン株式会社 基板処理装置及びその制御方法
TWI295816B (en) * 2005-07-19 2008-04-11 Applied Materials Inc Hybrid pvd-cvd system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003142576A (ja) * 2001-10-31 2003-05-16 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2005302897A (ja) * 2004-04-08 2005-10-27 Sony Corp ハードエッチングマスクの除去方法および半導体装置の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109075075A (zh) * 2016-04-05 2018-12-21 Tes股份有限公司 硅氧化膜的选择性蚀刻方法

Also Published As

Publication number Publication date
US9105586B2 (en) 2015-08-11
TW200901313A (en) 2009-01-01
TWI434343B (zh) 2014-04-11
KR20080092837A (ko) 2008-10-16
US20080254636A1 (en) 2008-10-16
KR101389187B1 (ko) 2014-05-26

Similar Documents

Publication Publication Date Title
JP5084250B2 (ja) ガス処理装置およびガス処理方法ならびに記憶媒体
JP6568769B2 (ja) 基板処理方法及び基板処理装置
KR101165970B1 (ko) 기판의 에칭 방법 및 시스템
JP5236983B2 (ja) 半導体装置の製造方法、半導体装置の製造装置、制御プログラム及びプログラム記憶媒体
TWI692806B (zh) 基板處理方法及基板處理裝置
JP6812284B2 (ja) エッチング方法及び記録媒体
TWI457990B (zh) A manufacturing method of a capacitor electrode, a manufacturing system, and a recording medium
JP2017152531A (ja) 基板処理方法
JP2009094307A (ja) エッチング方法及び記録媒体
WO2018037739A1 (ja) エッチング方法およびdramキャパシタの製造方法
JP6110848B2 (ja) ガス処理方法
JP2017188632A (ja) 基板処理方法及び基板処理装置
JP2008263093A (ja) エッチング方法、エッチングシステムおよびエッチング装置
WO2013183437A1 (ja) ガス処理方法
KR102149082B1 (ko) 실리콘 산화막을 제거하는 방법
JP7294999B2 (ja) エッチング方法
JP5292450B2 (ja) エッチング方法、エッチングシステムおよびエッチング装置
US10622205B2 (en) Substrate processing method and substrate processing apparatus
JP6376960B2 (ja) 基板処理装置および基板処理方法
JP5105866B2 (ja) キャパシタ電極の製造方法、エッチング方法およびエッチングシステム、ならびに記憶媒体

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091116

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110602

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110621

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20111025