JP2007199723A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2007199723A
JP2007199723A JP2007016238A JP2007016238A JP2007199723A JP 2007199723 A JP2007199723 A JP 2007199723A JP 2007016238 A JP2007016238 A JP 2007016238A JP 2007016238 A JP2007016238 A JP 2007016238A JP 2007199723 A JP2007199723 A JP 2007199723A
Authority
JP
Japan
Prior art keywords
signal
voltage
gate
sustain
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007016238A
Other languages
English (en)
Other versions
JP2007199723A5 (ja
JP5364912B2 (ja
Inventor
Chin Zen
珍 全
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2007199723A publication Critical patent/JP2007199723A/ja
Publication of JP2007199723A5 publication Critical patent/JP2007199723A5/ja
Application granted granted Critical
Publication of JP5364912B2 publication Critical patent/JP5364912B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66BELEVATORS; ESCALATORS OR MOVING WALKWAYS
    • B66B13/00Doors, gates, or other apparatus controlling access to, or exit from, cages or lift well landings
    • B66B13/02Door or gate operation
    • B66B13/04Door or gate operation of swinging doors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66BELEVATORS; ESCALATORS OR MOVING WALKWAYS
    • B66B11/00Main component parts of lifts in, or associated with, buildings or other structures
    • B66B11/02Cages, i.e. cars
    • B66B11/0226Constructional features, e.g. walls assembly, decorative panels, comfort equipment, thermal or sound insulation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66BELEVATORS; ESCALATORS OR MOVING WALKWAYS
    • B66B13/00Doors, gates, or other apparatus controlling access to, or exit from, cages or lift well landings
    • B66B13/24Safety devices in passenger lifts, not otherwise provided for, for preventing trapping of passengers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Civil Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Structural Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】消費電力を減少させることのできる表示装置を提供する。
【解決手段】ゲート線、データ線、維持信号を伝達する維持電極線、スイッチング素子、スイッチング素子共通電圧間に接続する液晶キャパシタ、スイッチング素子維持電極線間に接続するストレージキャパシタとを含む行列状の画素、ゲート信号に基づき維持信号を生成する信号生成回路を有し、維持信号は、液晶キャパシタ及びストレージキャパシタにデータ電圧充電終了直後に電圧レベルが変化し、信号生成回路は、第1制御信号が印加され、ゲート線に印加される(k+1)番目(kは自然数)ゲート信号により動作状態が変化し、第1又は第2電圧レベルを有する維持信号をk番目維持電極線に印加する維持信号印加部、第2及び第3制御信号が印加され、(k+1)番目ゲート信号により動作状態が変化する制御部、制御部動作により維持信号印加部出力の維持信号を所定時間維持する信号維持部を含む。
【選択図】 図3

Description

本発明は表示装置に関し、特に、表示装置の消費電力を減少させることのできる表示装置に関する。
一般的な液晶表示装置(liquid crystal display、LCD)は、画素電極及び共通電極が具備された二つの表示板と、その間に入っている誘電率異方性(dielectric anisotropy)を有する液晶層とを有する。画素電極は、行列状に配列されており、薄膜トランジスタ(TFT)などスイッチング素子に接続されて一つの行ずつ順次にデータ電圧の印加を受ける。共通電極は、表示板の全面にわたって形成されており、共通電圧の印加を受ける。画素電極と共通電極及びその間の液晶層は、回路的に見れば液晶キャパシタをなし、液晶キャパシタはこれに接続されたスイッチング素子と共に画素を構成する基本単位となる。
このような液晶表示装置においては、二つの電極に電圧を印加して液晶層に電界を生成し、この電界の強さを調節して液晶層を通過する光の透過率を調節することによって所望の画像を得る。この時、液晶層に一方向の電界が長期印加されることによって発生する劣化現象を防止するために、フレーム毎に、行毎に、または画素毎に共通電圧に対するデータ電圧の極性を反転させる。
しかし、液晶分子の応答速度が遅いため、液晶キャパシタに充電される電圧(以下、“画素電圧”と言う)が目標電圧、つまり、所望の輝度を得ることができる電圧まで到達するには所定の時間がかかり、この時間は液晶キャパシタに以前に充電されていた電圧との差によって変わる。したがって、例えば、目標電圧と以前電圧との差が大きい場合、最初から目標電圧だけを印加すれば、スイッチング素子が導通している時間の間に目標電圧に到達できないことがある。
そのため、これを補償するためのDCC(Dynamic CapacitanceCompensation)方式が提案された。つまり、DCC方式は、液晶キャパシタ両端にかかった電圧が大きいほど充電速度が速くなるという点を利用したものであって、該当画素に印加するデータ電圧(実際には、データ電圧と共通電圧との差であるが、便宜上、共通電圧を0と仮定する)を目標電圧より高くすることで、画素電圧が目標電圧まで到達することにかかる時間を短縮する。
しかし、このようなDCC方式を実施する場合、フレームメモリ(frame memory)とDCC演算のための駆動回路などが必要であるため、回路設計の難しさと製造費用が増加する。
また、液晶表示装置のうち、携帯電話などに使用される中小型表示装置の場合、消費電力などを節約するために、行毎に共通電圧に対するデータ電圧の極性を反転させる行反転(row inversion)を実施しているが、中小型表示装置においても解像度が次第に増加して消費電力が問題となる。特に、DCC演算を実施する場合、追加された演算や回路などのための電力消費はさらに大きくなるという問題があった。
さらに、行反転の場合、画素毎に共通電圧に対するデータ電圧の極性を反転させる点反転(dot inversion)の場合より、画像表示のためのデータ電圧の範囲が小さい。したがって、VA(Vertical Alignment)モード液晶表示装置などのように、液晶駆動のためのしきい電圧(threshold voltage)が高い場合、実際の画像表示のための階調を表現することに利用されるデータ電圧の範囲がしきい電圧ほど小さくなり、これによって輝度表示に難しさが発生するという問題があった。
そこで、本発明は上記従来の表示装置における問題点に鑑みてなされたものであって、本発明の目的は、表示装置の消費電力を減少させることのできる表示装置を提供することにある。
また、本発明の他の目的は、表示装置の液晶の応答速度を向上させることのできる表示装置を提供することにある。さらに、本発明の他の技術的課題は、表示装置の消費電力の増加を招くことなく、画質を向上させることのできる表示装置を提供することにある。
上記目的を達成するためになされた本発明による表示装置は、ゲート信号を伝達する複数のゲート線と、データ電圧を伝達する複数のデータ線と、維持信号を伝達する複数の維持電極線と、前記ゲート線及び前記データ線に接続されるスイッチング素子と、該スイッチング素子と共通電圧との間に接続され画素電極と共通電極及びその間に介在する液晶層で構成される液晶キャパシタと、前記スイッチング素子と前記維持電極線との間に接続され画素電極と維持電極線及びその間に介在する絶縁体で構成されるストレージキャパシタとを各々含み、行列状に配列される複数の画素と、前記ゲート信号に基づいて前記維持信号を生成する複数の信号生成回路とを有し、前記各画素に印加される維持信号は、前記液晶キャパシタ及び前記ストレージキャパシタにデータ電圧の充電が終了した直後に電圧レベルが変化し、前記各信号生成回路は、第1制御信号が印加され、(k+1)番目(kは自然数)ゲート線に印加される(k+1)番目ゲート信号によって動作状態が変化して、第1電圧レベルまたは第2電圧レベルを有する維持信号をk番目維持電極線に印加する維持信号印加部と、第2及び第3制御信号が印加され、前記(k+1)番目ゲート信号によって動作状態が変化する制御部と、前記制御部の動作によって前記維持信号印加部から出力される前記維持信号を所定時間維持する信号維持部とを含むする。
隣接した前記維持電極線に印加される維持信号の電圧レベルは、互いに異なることが好ましい。
同一の前記維持電極線に印加される維持信号の電圧レベルは、フレームごとに反転することが好ましい。
前記共通電圧は一定の値を有することが好ましい。
前記第1制御信号は、前記第3制御信号と同一の位相を有することが好ましい。
前記第2制御信号は、前記第3制御信号と反対の位相を有することが好ましい。
前記第1乃至第3制御信号は、同一の周期を有することが好ましい。
前記第1乃至第3制御信号の周期は1H(1水平周期)であることが好ましい。
前記第1乃至第3制御信号のデューティ比は同一であることが好ましい。
前記第1乃至第3制御信号のデューティ比は50%であることが好ましい。
前記複数の信号生成回路のうちの一つにゲート信号を伝達する付加ゲート線をさらに含むことが好ましい。
前記付加ゲート線は、最後の信号生成回路に接続されることが好ましい。
前記ゲート信号はゲートオン電圧とゲートオフ電圧を備え、隣接した二つのゲート信号のゲートオン電圧は所定期間の間に重畳することが好ましい。
隣接した二つのゲート信号のゲートオン電圧は、1Hの間に重畳することが好ましい。
前記維持電圧印加部は、(k+1)番目ゲート線に印加される(k+1)番目ゲート信号に制御端子が接続され、前記第1制御信号に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第1トランジスタを含むことが好ましい。
前記制御部は、前記(k+1)番目ゲート信号に制御端子が接続され、 前記第2制御信号に入力端子が接続される第2トランジスタと、前記(k+1)番目ゲート信号に制御端子が接続され、前記第3制御信号に入力端子が接続される第3トランジスタとを含むことが好ましい。
前記電圧維持部は、前記第3トランジスタの出力端子に制御端子が接続され、第1駆動電圧に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第4トランジスタと、前記第2トランジスタの出力端子に制御端子が接続され、前記k番目維持電極線に入力端子が接続され、第2駆動電圧に出力端子が接続される第5トランジスタと、前記第4トランジスタの入力端子と制御端子との間に接続される 第1キャパシタと、前記第5トランジスタの制御端子と出力端子との間に接続される第2キャパシタとを含むことが好ましい。
また、上記目的を達成するためになされた本発明による表示装置は、ゲート信号を伝達する複数のゲート線と、データ電圧を伝達する複数のデータ線と、維持信号を伝達する複数の維持電極線と、前記ゲート線及び前記データ線に接続されるスイッチング素子と、該スイッチング素子と共通電圧との間に接続される液晶キャパシタと、前記スイッチング素子と前記維持電極線との間に接続されるストレージキャパシタとを各々含み、行列状に配列される複数の画素と、 前記維持信号を生成する複数の信号生成回路とを有し、前記各画素に印加される維持信号は、前記液晶キャパシタ及び前記ストレージキャパシタにデータ電圧の充電が終了した直後に電圧レベルが変化し、k番目(kは自然数)維持電極線に接続された信号生成回路は、第1制御信号が印加され、k番目ゲート線に印加されるk番目ゲート信号によって動作状態が変化して、前記k番目ゲート信号にゲートオン電圧が印加される間に第1電圧レベルまたは第2電圧レベルの維持信号を前記k番目維持電極線に印加する第1維持信号印加部と、前記第1制御信号が印加され、(k+1)番目ゲート線に印加される(k+1)番目ゲート信号によって動作状態が変化して、前記第2電圧レベル又は前記第1電圧レベルの維持信号を前記k番目維持電極線に印加する第2維持信号印加部と、第2及び第3制御信号が印加され、前記(k+1)番目ゲート信号によって動作状態が変化する制御部と、前記制御部の動作によって前記第1又は第2維持信号印加部から出力される前記維持信号を所定時間維持する電圧維持部とを含むことを特徴とする 。
隣接した前記維持電極線に印加される維持信号の電圧レベルは、互いに異なることが好ましい。
同一の前記維持電極線に印加される維持信号の電圧レベルは、フレームごとに反転することが好ましい。
前記共通電圧は、一定の値を有することが好ましい。
前記第1制御信号は、前記第3制御信号と同一の位相を有することが好ましい。
前記第2制御信号は、前記第3制御信号と反対の位相を有することが好ましい。
前記第1乃至第3制御信号は、同一の周期を有することが好ましい。
前記第1乃至第3制御信号の周期は1H(1水平周期)であることが好ましい。
前記第1乃至第3制御信号のデューティ比は同一であることが好ましい。
前記第1乃至第3制御信号のデューティ比は50%であることが好ましい。
前記複数の信号生成回路のうちの一つにゲート信号を伝達する付加ゲート線をさらに含むことが好ましい。
前記付加ゲート線は、最後の信号生成回路に接続されることが好ましい。
前記第2維持信号印加部は、(k+1)番目ゲート線に印加される(k+1)番目ゲート信号に制御端子が接続され、前記第1制御信号に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第1トランジスタを含むことが好ましい。
前記制御部は、前記(k+1)番目ゲート信号に制御端子が接続され、前記第2制御信号に入力端子が接続される第2トランジスタと、前記(k+1)番目ゲート信号に制御端子が接続され、前記第3制御信号に入力端子が接続される第3トランジスタとを含むことが好ましい。
前記電圧維持部は、前記第3トランジスタの出力端子に制御端子が接続され、第1駆動電圧に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第4トランジスタと、前記第2トランジスタの出力端子に制御端子が接続され、前記k番目維持電極線に入力端子が接続され、第2駆動電圧に出力端子が接続される第5トランジスタと、前記第4トランジスタの入力端子と制御端子との間に接続される 第1キャパシタと、前記第5トランジスタの制御端子と出力端子との間に接続される第2キャパシタとを含むことが好ましい。
前記第1維持電圧印加部は、前記第1制御信号に入力端子が接続され、k番目ゲート信号に制御端子が接続され、前記k番目維持電極線に出力端子が接続される第6トランジスタを含むことが好ましい。
本発明に係る表示装置によれば、共通電圧を所定電圧に固定させた後、所定の周期でレベルが変化する維持電圧を維持電極線に印加する。この時、隣接した維持電極線に印加される維持電圧を互いに異なるように印加する。これによって、画素電極電圧の範囲が増加して画素電圧の範囲も広くなるので、階調を表現するための電圧の範囲が広くなり、これによって画質が向上するという効果がある。
同一の範囲のデータ電圧が印加される場合、一定の電圧の維持電圧が印加される時より広い範囲の画素電圧が生成されるので、消費電力が減少し、これに加えて共通電圧が一定の値に固定されるので、消費電力はさらに減少するという効果がある。
また、液晶の充電動作が完了する前の画素電極電圧の範囲が、液晶の充電動作が完了した後の画素電極電圧の範囲より広いので、目標電圧より高いかまたは低い電圧が液晶駆動の初期に印加されることによって、液晶の応答速度が向上するという効果がある。
次に、本発明に係る表示装置を実施するための最良の形態の具体例を図面を参照しながら説明する。
図面において、いろいろな層及び領域を明確に表現するために厚さを拡大して示した。明細書全体にわたって類似の部分については同一の図面符号を付けた。層、膜、領域、板などの部分が他の部分の“上”にあるとする時、これは他の部分の“すぐ上”にある場合だけでなく、その中間に他の部分がある場合も含む。逆に、ある部分が他の部分の“すぐ上”にあるとする時には、中間に他の部分がないことを意味する。
以下、本発明の表示装置の一実施形態である液晶表示装置について、図面を参照して詳細に説明する。
まず、図1及び図2を参照して、本発明の一実施形態による液晶表示装置について詳細に説明する。図1は本発明の一実施形態による液晶表示装置のブロック図であり、図2は本発明の一実施形態による液晶表示装置の一つの画素に対する等価回路図である。
図1を参照すれば、本発明の一実施形態による液晶表示装置は、液晶表示板組立体(liquid crystal panel assembly)300、ゲート駆動部(gate driver)400、データ駆動部(data driver)500、データ駆動部500に接続された階調電圧生成部(gray voltage generator)800、維持信号生成部(storage signal generator)700、及び信号制御部(signal controller)600を含む。
液晶表示板組立体300は、等価回路から見れば、複数の信号線(G〜G2n、G、D〜D、S〜S2n)と、複数の画素PXとを含む。反面、図2に示す構造から見れば、液晶表示板組立体300は、互いに対向する下部及び上部表示板100、200と、その間に入っている液晶層3とを含む。
信号線(G〜G2n、G、D〜D、S〜S2n)は、複数のゲート線G〜G2n、G、複数のデータ線D〜D、及び複数の維持電極線S〜S2nを含む。
ゲート線G〜G2n、Gはゲート信号(“走査信号”とも言う)を伝達し、一般ゲート線G〜G2nと付加ゲート線Gとを含む。維持電極線S〜S2nは、一般ゲート線G〜G2nと交互に配置されており、維持信号(storage signal)を伝達する。データ線D〜Dはデータ電圧を伝達する。
ゲート線G〜G2n、Gと維持電極線S〜S2nは、ほぼ行方向にのびて互いに平行であり、データ線D〜Dは、ほぼ列方向にのびて互いにほとんど平行である。
図1に示すように、画素PXは、一般ゲート線G〜G2n、データ線D〜D、及び維持電極線S〜S2nと接続されており、行列状に配列されている。各画素PX、例えば、i番目(i=1、2、…、2n)行、j番目(j=1、2、…、m)列の画素PXは、図2に示すように、i番目一般ゲート線Gとj番目データ線Dに接続されたスイッチング素子Q、スイッチング素子Qに接続された液晶キャパシタ(liquid crystal capacitor)Clc、及びスイッチング素子Qとi番目の維持電極線Sに接続されたストレージキャパシタ(storage capacitor)Cstを含む。
スイッチング素子Qは、下部表示板100に備えられている薄膜トランジスタなどの三端子素子であって、その制御端子は一般ゲート線Gと接続されており、入力端子はデータ線Dと接続されており、出力端子は液晶キャパシタClc及びストレージキャパシタCstと接続されている。
液晶キャパシタClcは、下部表示板100の画素電極191と上部表示板200の共通電極270とを二つの端子とし、二つの電極(191、270)の間の液晶層3は誘電体として機能する。画素電極191はスイッチング素子Qと接続され、共通電極270は上部表示板200の全面に形成されており、共通電圧Vcomの印加を受ける。共通電圧は一定の大きさを有する直流(DC)電圧である。図2とは異なって、共通電極270が下部表示板100に備えられる場合もあり、この場合には二つの電極(191、270)のうちの少なくとも一つが線状または棒状に作られることができる。
液晶キャパシタClcの補助的な役割を果たすストレージキャパシタCstは、画素電極191と維持電極線Sとが絶縁体を介在して重畳してなる。
一方、色表示を実現するためには、各画素PXが基本色(primary color)のうちの一つを固有に表示したり(空間分割)、各画素PXが時間によって交互に基本色を表示するように(時間分割)して、これら基本色の空間的、時間的合計によって所望の色相が認識されるようにする。基本色の例としては、赤色、緑色、青色など三原色がある。図2は空間分割の一例として、各画素PXが画素電極191に対応する上部表示板200の領域に基本色のうちの一つを示すカラーフィルタ230を備えることを示している。図2とは異なって、カラーフィルタ230は下部表示板100の画素電極191上のまたは下に備えることもできる。液晶表示板組立体300には、少なくとも一つの偏光子(図示せず)が備えられている。
再び図1を参照すれば、階調電圧生成部800は、画素PXの透過率と関する全体階調電圧または限定された数の階調電圧(以下、“基準階調電圧”と言う)を生成する。(基準)階調電圧は、共通電圧Vcomに対して正の値を有するものと、負の値を有するものとを含むことができる。
ゲート駆動部400は、液晶表示板組立体300の両側面、例えば、左側端と右側端に配置されている第1及び第2ゲート駆動回路400a、400bを含む。
第1ゲート駆動回路400aは、奇数番目の一般ゲート線G、G、…、G2n−1及び付加ゲート線Gと一端で接続され、第2ゲート駆動回路400bは、偶数番目の一般ゲート線G、G、…、G2nと一端で接続される。しかし、これに限定されるわけではなく、反対に、奇数番目のゲート線G、G、…、G2n−1及び付加ゲート線Gが第2ゲート駆動回路400bに接続され、偶数番目のゲート線G、G、…、G2nは第1ゲート駆動回路400aに接続されることができる。
第1及び第2ゲート駆動回路400a、400bは、ゲートオン電圧Vonとゲートオフ電圧Voffとの組み合わせからなるゲート信号を、接続されたゲート線G〜G2n、Gに印加する。
ゲート駆動部400は、信号線G〜G2n、G、D〜D、S〜S2n及び薄膜トランジスタスイッチング素子Qなどと共に液晶表示板組立体300に集積される。しかし、ゲート駆動部400は、少なくとも一つの集積回路チップの形態で液晶表示板組立体300上に直接装着したり、可撓性印刷回路フィルム(flexible printed circuit film)(図示せず)上に装着されてTCP(tape carrier package)の形態で液晶表示板組立体300に付着させたり、別途の印刷回路基板(printedcircuitboard)(図示せず)上に装着することもできる。
維持信号生成部700は、液晶表示板組立体300の両側面、例えば、第1及び第2ゲート駆動回路400a、400bと各々隣接するように配置される第1及び第2維持信号生成回路700a、700bを備える。
第1維持信号生成回路700aは奇数番目の維持電極線S、S、…、S2n−1及び偶数番目の一般ゲート線G、G、…、G2nに接続されており、奇数番目の維持電極線S、S、…、S2n−1に高レベル電圧と低レベル電圧からなる維持信号を印加する。
第2維持電極線駆動部700bは、偶数番目の維持電極線S、S、…、S2n及び第1一般ゲート線Gを除いた奇数番目の一般ゲート線G、G、…、G2n−1と付加ゲート線Gに接続されており、偶数番目の維持電極線S、S、…、S2nに維持信号を印加する。
これとは異なって、維持信号生成部700は、ゲート駆動部400に接続された別途の付加ゲート線Gを通じて必要な信号の供給を受けず、別途の信号発生部や信号制御部600などのような別途の装置から必要な信号の供給を受けることもできる。この場合、ゲート駆動部400に接続された付加ゲート線Gは液晶表示板組立体300に形成される必要がない。
維持信号生成部700は、信号線G〜G2n、G、D〜D、S〜S2n及び薄膜トランジスタスイッチング素子Qなどと共に液晶表示板組立体300に集積される。しかし、維持信号生成部700は、少なくとも一つの集積回路チップの形態で液晶表示板組立体300上に直接装着したり、可撓性印刷回路フィルム(flexible printed circuit film)(図示せず)上に装着されてTCP(tape carrierpackage)の形態で液晶表示板組立体300に付着させたり、別途の印刷回路基板(printed circuit board)(図示せず)上に装着することもできる。
データ駆動部500は、液晶表示板組立体300のデータ線D〜Dと接続されており、階調電圧生成部800からの階調電圧を選択し、これをデータ電圧としてデータ線D〜Dに印加する。しかし、階調電圧生成部800が階調電圧を全て提供することではなく、限定された数の基準階調電圧のみを提供する場合に、データ駆動部500は基準階調電圧を分圧して所望のデータ電圧を生成する。
信号制御部600は、ゲート駆動部400、データ駆動部500及び維持信号生成部700などを制御する。
このような駆動装置(500、600、800)各々は、少なくとも一つの集積回路チップの形態で液晶表示板組立体300上に直接装着したり、可撓性印刷回路フィルム(図示せず)上に装着されてTCPの形態で液晶表示板組立体300に付着させたり、別途の印刷回路基板(図示せず)上に装着することもできる。これとは異なって、これら駆動装置(500、600、800)が信号線G〜G2n、D〜D、S〜S2n及び薄膜トランジスタスイッチング素子Qなどと共に液晶表示板組立体300に直接集積することもできる。また、駆動装置(500、600、800)は単一チップで集積でき、この場合、これらのうちの少なくとも一つまたはこれらをなす少なくとも一つの回路素子が単一チップの外側にあり得る。
次に、このような液晶表示装置の動作について詳細に説明する。
信号制御部600は、外部のグラフィック制御器(図示せず)から入力画像信号R、G、B及びその表示を制御する入力制御信号を受信する。入力画像信号R、G、Bは各画素PXの輝度(luminance)情報を含んでおり、輝度は決められた数、例えば、1024(=210)、256(=2)または64(=26)個の階調(gray)を有している。入力制御信号の例としては、垂直同期信号Vsync、水平同期信号Hsync、メインクロック信号MCLK、及びデータイネーブル信号DEなどがある。
信号制御部600は、入力画像信号R、G、Bと入力制御信号に基づいて入力画像信号R、G、Bを液晶表示板組立体300の動作条件に合うように適切に処理し、ゲート制御信号CONT1、データ制御信号CONT2及び維持制御信号CONT3などを生成した後、ゲート制御信号CONT1をゲート駆動部400に送出し、データ制御信号CONT2と処理したデジタル画像信号DATをデータ駆動部500に送出し、維持制御信号CONT3を維持信号生成部700に送出する。
ゲート制御信号CONT1は、走査開始を指示する走査開始信号STV1、STV2と、ゲートオン電圧Vonの出力周期を制御する少なくとも一つのクロック信号とを含む。ゲート制御信号CONT1は、また、ゲートオン電圧Vonの持続時間を限定する出力イネーブル信号OEをさらに含むことができる。
データ制御信号CONT2は、一つの行の画素PXに対するデジタル画像信号DATの伝送開始を知らせる水平同期開始信号STHと、データ線D〜Dにアナログデータ電圧の印加を指示するロード信号LOAD、及びデータクロック信号HCLKを含む。データ制御信号CONT2は、また、共通電圧Vcomに対するデータ電圧極性(以下、“共通電圧に対するデータ電圧の極性”を略して“データ電圧の極性”と言う)を反転させる反転信号RVSをさらに含むことができる。
信号制御部600からのデータ制御信号CONT2によって、データ駆動部500は一つの行、例えば、i番目行の画素PXに対するデジタル画像信号DATを受信し、各デジタル画像信号DATに対応する階調電圧を選択することによってデジタル画像信号DATをアナログデータ電圧に変換した後に、これを該当データ線D〜Dに印加する。
ゲート駆動部400は、信号制御部600からのゲート制御信号CONT1によってゲート線G〜G2nのうちの一つ、例えば、i番目ゲート線Gに印加されるゲート信号をゲートオン電圧Vonに変えて、このゲート線Gに接続されたスイッチング素子Qを導通させる(但し、付加ゲート線Gにはスイッチング素子Qが接続されていないため除外)。そうすると、データ線D〜Dに印加されたデータ電圧が導通したスイッチング素子Qを通じてi番目行の画素PXに印加され、これにより画素PX内の液晶キャパシタClcとストレージキャパシタCstが充電される。
液晶キャパシタClcの充電電圧、つまり、画素電圧は画素PXに印加されたデータ電圧と共通電圧Vcomとの差とほとんど同一である。液晶分子は画素電圧の大きさによってその配列を異ならせ、そのため液晶層3を通過する光の偏光が変化する。このような偏光の変化は偏光子によって光の透過率変化として現れ、これによって画素PXはデジタル画像信号DATの階調が示す輝度を表示する。
一つの水平周期(“1H”とも記し、水平同期信号Hsync及びデータイネーブル信号DEの一周期と同一である)が経過し、データ駆動部500が(i+1)番目行の画素PXに対するデータ電圧をデータ線D〜Dに印加すれば、ゲート駆動部400はi番目ゲート線Gに印加されるゲート信号をゲートオフ電圧Voffに変え、その後、ゲート線(Gi+1)に印加されるゲート信号をゲートオン電圧Vonに変える。
そうすると、i番目画素行のスイッチング素子Qが遮断され、そのため画素電極191が孤立状態(floating)となる。
維持信号生成部700は、信号制御部600からの維持制御信号CONT3と、(i+1)番目ゲート線Gi+1に印加されるゲート信号の電圧上昇によって、i番目維持電極線Sに印加される維持信号の電圧レベルを変える。以下、i番目画素行のストレージキャパシタCstの一側端子である画素電極191が、他側端子である維持電極線Sの電圧変化によってその電圧を変える。
このような過程を全ての画素行に対して繰り返すことによって、液晶表示装置は1フレーム(frame)の画像を表示する。
1フレームが終了すれば、次のフレームが開始し、各画素PXに印加されるデータ電圧の極性が直前フレームでの極性と反対になるように、データ駆動部500に印加される反転信号RVSの状態が制御される(“フレーム反転”)。また、一つの行の画素PXに印加されるデータ電圧の極性は全て同一であり、隣接した二つの行の画素PXに印加されるデータ電圧の極性は反対である(“行反転”)。
このように本実施形態による液晶表示装置がフレーム反転及び行反転を行うので、いずれか一つの行の画素PXに印加されるデータ電圧は全て正極性であるかまたは負極性であり、フレーム単位で極性が変わる。この時、維持電極線S〜S2nに印加される維持信号は、画素電極191に正極性のデータ電圧が充電された場合には低レベル電圧から高レベル電圧に変化し、反対に、画素電極191に負極性のデータ電圧が充電された場合には高レベル電圧から低レベル電圧に変化する。したがって、画素電極191の電圧は、正極性データ電圧で充電された場合にはさらに上がり、負極性データ電圧で充電された場合にはさらに下がる。したがって、画素電極191の電圧範囲は、データ電圧の基礎である階調電圧の範囲より広く、これにより低い基本電圧にても広い範囲の輝度を実現することができる。
一方、第1及び第2維持信号生成回路700a、700bは各々、維持電極線S〜S2nに各々接続された複数の信号生成回路(signal generating circuit)710を含むことができ、このような信号生成回路710の一例について、図3及び図4を参照して詳細に説明する。
図3は本発明の一実施形態による信号生成回路の回路図であり、図4は図3に示した信号生成回路を含む液晶表示装置に用いられる信号のタイミング図である。
図3に示すように、信号生成回路710は、入力端IPと出力端OPを有する。i番目信号生成回路の場合、入力端IPは(i+1)番目ゲート線Gi+1と接続されて、(i+1)番目ゲート信号gi+1(以下、“入力信号”と言う)を受け、出力端OPはi番目維持電極線Siと接続され、i番目維持信号Vsを出力する。これと同様に、(i+1)番目信号生成回路の場合、入力端IPは(i+2)番目ゲート線Gi+2と接続され、(i+2)番目ゲート信号gi+2を入力信号として受け、出力端OPは(i+1)番目維持電極線Si+1と接続され、(i+1)番目維持信号Vsi+1を出力する。
信号生成回路710は、信号制御部600から維持制御信号CONT3の一種である第1、第2及び第3クロック信号CK1、CK1B、CK2を受け、信号制御部600または外部から高電圧AVDDと低電圧AVSSを受ける。
図4に示すように、第1乃至第3クロック信号CK1、CK1B、CK2は2Hの周期を有し、デューティ比は約50%であり得る。第1クロック信号CK1と第2クロック信号CK1Bとは約180゜の位相差を有する互いに反転した信号であり、第2クロック信号CK1Bと第3クロック信号CK2の位相は互いに同一である。また、第1乃至第3クロック信号CK1、CK1B、CK2の波形はフレーム単位で反転する。
第1及び第2クロック信号CK1、CK1Bの高レベル電圧Vh1は約15Vであり、低レベル電圧Vl1は約0Vであり得、第3クロック信号CK2の高レベル電圧Vh2は約5Vであり、低レベル電圧Vl2は約0Vであり得る。高電圧AVDDは第3クロック信号CK2の高レベル電圧Vh2と同一に約5Vであり、低電圧AVSSは第3クロック信号CK2の低レベル電圧Vl2と同一に約0Vであり得る。
信号生成回路710は、制御端子、入力端子及び出力端子を各々有する五個のトランジスタTr1、Tr2、Tr3、Tr4、Tr5と、二つのキャパシタC1、C2とを含む。
トランジスタTr1の制御端子は入力端IPと接続されており、入力端子は第3クロック信号CK2と接続されており、出力端子は出力端OPと接続されている。
トランジスタTr2、トランジスタTr3の各々の制御端子は入力端IPと接続されており、各々の入力端子は第1クロック信号CK1、第2クロック信号CK1Bと接続されている。
トランジスタTr4、トランジスタTr5の各々の制御端子はトランジスタTr2、トランジスタTr3の出力端子と接続されており、各々の入力端子は低電圧AVSS、高電圧AVDDに接続されており、各々の出力端子は出力端OPと接続されている。
キャパシタC1、キャパシタC2は、各々、トランジスタTr4の制御端子と低電圧AVSSとの間、トランジスタTr5の制御端子と高電圧AVDDとの間に接続されている。トランジスタTr1〜Tr5は、非晶質シリコン(amorphous silicon)または多結晶シリコン(poly crystalline silicon)薄膜トランジスタからなることができる。
このような信号生成回路の動作について詳細に説明する。
図4に示すように、隣接した二つのゲート線に印加されるゲートオン電圧Vonの印加時間が一部重畳しており、この時、ゲートオン電圧Vonの重畳時間は約1Hであり得る。これにより、全行の画素PXは直前行の画素PXに印加されるデータ電圧によって約1H間に充電されるが、残りの約1H間には自身のデータ電圧によって充電が行われ、正常に画像の表示動作が行われる。
まず、i番目信号生成回路について説明する。
入力信号、つまり、(i+1)番目ゲート線Gi+1に印加されるゲート信号gi+1がゲートオン電圧Vonになれば、第1乃至第3トランジスタTr1〜Tr3が導通する。導通したトランジスタTr1は第3クロック信号CK2を出力端OPに伝達し、第3クロック信号CK2の低レベル電圧Vl2によって維持信号Vsの電圧レベルは低レベル電圧(V−)になる。一方、導通したトランジスタTr2は第1クロック信号CK1をトランジスタTr4の制御端子に伝達し、導通したトランジスタTr3は第2クロック信号CK1BをトランジスタTr5の制御端子に伝達する。
第1クロック信号CK1と第2クロック信号CK1Bとは互いに反転した信号であるので、トランジスタTr4とトランジスタTr5とは互いに反対に動作する。つまり、トランジスタTr4が導通すれば、トランジスタTr5が遮断され、反対に、トランジスタTr4が遮断されれば、トランジスタTr5が導通する。トランジスタTr4が導通し、トランジスタTr5が遮断されれば、低電圧AVSSが出力端OPに伝達され、トランジスタTr4が遮断され、トランジスタTr5が導通すれば、高電圧AVDDが出力端OPに伝達される。
ゲート信号gi+1のゲートオン電圧Vonの状態は、例えば、2H間維持され、前半1H間を前半区間T1、後半1H間を後半区間T2とする。
前半区間T1の間に、第1クロック信号CK1は高レベル電圧Vh1であり、第2及び第3クロック信号CK1B、CK2は低レベル電圧Vl1、Vl2であるので、トランジスタTr1が伝達する第3クロック信号CK2の低レベル電圧Vl2がかかっている出力端OPには、トランジスタTr4が伝達する低電圧AVSSがかかる。したがって、維持信号Vsは低レベル電圧Vl2及び低電圧AVSSと同一の大きさの低レベル電圧(V−)になる。一方、前半区間T1の間に、キャパシタC1には第1クロック信号CK1の高レベル電圧Vh1と低電圧AVSSとの差ほどの電圧が充電され、キャパシタC2には第2クロック信号CK1Bの低レベル電圧Vl1と高電圧AVDDとの差ほどの電圧が充電される。
後半区間T2の間に、第1クロック信号CK1は低レベル電圧Vl1であり、第2及び第3クロック信号CK1B、CK2は高レベル電圧Vh1、Vh2であるので、前半区間T1とは反対にトランジスタTr5は導通し、トランジスタTr4は遮断される。
これにより、出力端OPには導通したトランジスタTr1を通じて伝えられる第3クロック信号CK2の高レベル電圧Vh2がかかるようになって、維持信号Vsは低レベル電圧(V−)から高レベル電圧Vh2と同一レベルの高レベル電圧(V+)に変化するようになる。また、出力端OPには導通したトランジスタTr5を通じて高レベル電圧(V+)と同一レベルの高電圧AVDDが印加される。
一方、キャパシタC1の充電電圧は、第1クロック信号CK1の低レベル電圧Vl1と低電圧AVSSの差と同一であるので、これら二つの電圧が同一であればキャパシタC1は放電される。キャパシタC2の充電電圧は、第2クロック信号CK1Bの高レベル電圧Vl1と高電圧AVDDの差と同一であるので、これら二つの電圧が互いに異なればキャパシタC2の充電電圧は0でない。前述で例に挙げたように、第2クロック信号CK1Bの高レベル電圧Vh1が約15Vであり、高電圧AVDDが約5Vである場合には、約10Vの電圧がキャパシタC2に充電される。
後半区間T2が終了して、ゲート信号gi+1がゲートオン電圧Vonからゲートオフ電圧Voffに変化すれば、トランジスタTr1〜Tr3は遮断状態に変わる。したがって、トランジスタTr1の出力端子が孤立状態になってトランジスタTr1と出力端OPの電気的な接続が孤立状態となり、また、トランジスタTr2、Tr3の出力端子が孤立状態となる。これによりトランジスタTr4、Tr5の制御端子も孤立状態となる。
キャパシタC1には電圧が充電されていないので、トランジスタTr4は遮断状態を維持する。しかし、キャパシタC2には第2クロック信号CK1Bの高レベル電圧Vh1と高電圧AVDDの差によって電圧が充電されているので、その電圧がトランジスタTr5のしきい電圧以上である場合に、トランジスタTr5は導通状態を維持する。したがって、出力端OPには高電圧AVDDが伝えられて維持信号Vsiとして出力される。これによって維持信号Vsiは高レベル電圧(V+)を維持する。
次に、(i+1)番目信号生成回路の動作について説明する。
(i+1)番目信号生成回路(図示せず)に(i+2)番目ゲート信号gi+2のゲートオン電圧Vonが印加されれば、(i+1)番目信号生成回路が動作する。
図4に示すように、(i+2)番目ゲート信号gi+2がゲートオン電圧Vonになれば、この時の第1乃至第3クロック信号CK1、CK1B、CK2の状態は、(i+1)番目ゲート信号gi+1がゲートオン電圧Vonになる時の状態と反対になる。
これによって、(i+2)番目ゲート信号gi+2の前半ゲートオン電圧Vonの区間T1である時の動作は、(i+1)番目ゲート信号gi+1の後半ゲートオン電圧Vonの区間T2である時の動作と同一であるので、トランジスタTr1、Tr3、Tr5のターンオン動作によって第3クロック信号CK2の高レベル電圧Vh2と高電圧AVDDが出力端OPにかかるようになって、維持信号Vsi+1は高レベル電圧(V+)になる。
しかし(i+2)番目ゲート信号gi+2の後半ゲートオン電圧Vonの区間T2である時の動作は、(i+1)番目ゲート信号gi+1の前半ゲートオン電圧Vonの区間T1である時の動作と同一であるので、トランジスタTr1、Tr2、Tr4のターンオン動作によって第3クロック信号CK2の低レベル電圧Vl2と低電圧AVSSが出力端OPにかかるようになって、維持信号Vsi+1は高レベル電圧(V+)から低レベル電圧(V−)に変化する。
上述したように、トランジスタTr1は、入力信号の電圧状態がゲートオン電圧Vonを維持する間に、第3クロック信号CK2を維持信号として印加するためのトランジスタであり、残りのトランジスタTr2〜Tr5は、入力信号がゲートオフ電圧Voffであって、出力端OPがトランジスタTr1の出力端子と孤立状態である時に、キャパシタC1、C2を利用して該当維持電極線に印加される維持信号の電圧状態を次のフレームまで維持するためのトランジスタである。つまり、トランジスタTr1は該当維持電極線に維持信号を初期に印加するためのものであり、残りのトランジスタTr2〜Tr5は出力されている維持信号を一定に維持するためのものであるので、トランジスタTr2〜Tr5の大きさは第1トランジスタTr1の大きさよりはるかに小さいことが良い。
このような維持信号Vsの電圧変化によって、画素電極電圧Vpが増減する。次に、このような維持信号Vsの電圧変化による画素電極電圧Vpの変化について説明する。以下、キャパシタとこれらキャパシタの静電容量は、同一の図面符号で表示する。
まず、画素電極電圧Vpは以下の数式1によって求められる。数式1において、ClcとCstは各々液晶キャパシタ及びストレージキャパシタとこれらの静電容量を示し、(V+)は維持信号Vsの高レベル電圧であり、(V−)は維持信号Vsの低レベル電圧である。数式1から分かるように、画素電極電圧Vpは、キャパシタの静電容量Clc、Cst、及び維持信号Vsの電圧変化によって決められる変化量△が、データ電圧Vに加減された値である。
Figure 2007199723
データ電圧Vの範囲は約0V〜5Vであり、CstとClcの値が互いに同一になるように画素を設計して、(V+)−(V−)=5Vである場合、数式1はVp=V±2.5となる。
結局、維持信号Vsの電圧が変わる時、画素電極電圧Vpは、データ電圧Vの極性によって、該当データ線D〜Dを通じて印加されるデータ電圧Vより約±2.5Vほど増減される。つまり、(+)極性の時に約+2.5V増加し、(−)極性の時に約−2.5V減少する。このような画素電極電圧Vpの変化によって画素電圧の範囲も増加する。
例えば、共通電圧Vcomが約2.5Vに固定されている時、画素に印加される約0V〜5Vのデータ電圧Vによる画素電圧の範囲は約−2.5V〜+2.5Vであるが、維持信号Vsが高レベル電圧(V+)または低レベル電圧(V−)に変化する時、画素電圧の範囲は約−5V〜+5Vに広くなる。
このように、維持信号Vsの電圧変化{(V+)−(V−)}によって増加した画素電極電圧Vpの変化量△ほど画素電圧の範囲が広くなるので、階調表現のための電圧範囲が増加して輝度が向上する。
また、共通電圧が一定の電圧に固定されているので、低い電圧と高い電圧を交互に印加する時より消費電力が減少する。つまり、データ線と共通電極との間に発生する寄生キャパシタにおいて、共通電極に印加される共通電圧が約0または5Vである場合、この寄生キャパシタに印加される電圧は最大約±5Vである。しかし、共通電圧が約2.5Vに固定される場合、データ線と共通電極との間に発生する寄生キャパシタに印加される電圧は最大約±2.5Vに減少する。したがって、データ線と共通電極との間で発生する寄生キャパシタで消費される電力が減少して、液晶表示装置の総消費電力が減少する。
しかし、液晶の応答速度が遅いため、画素電圧によって液晶分子が速かに反応しない。したがって、液晶キャパシタClcの静電容量は、液晶キャパシタClcの両端に印加される画素電圧に反応して、液晶分子の再整列が完了した安定化状態に到達したか否かによって変わる。この液晶分子が安定化状態に到達したか否かによって画素電極電圧Vpが変化する。
次に、画素電圧に反応して液晶分子が安定化状態に到達した場合と、そうでない場合との、画素電極電圧Vpの変化について説明する。
最大値の画素電圧、つまり、最大階調(ノーマリーブラックである場合、ホワイト階調)の画素電圧が液晶キャパシタClcに印加された後に液晶分子が安定化状態に到達する時、液晶キャパシタClcの静電容量が最小値の画素電圧、最少階調(ノーマリーブラックである場合、ブラック階調)の画素電圧が液晶キャパシタClcに印加された後に液晶分子が安定化状態に到達する時、液晶キャパシタClcの静電容量の約3倍であると仮定する。また、(V+)−(V−)=5Vであり、Clc=Cstとする。
したがって、最大階調の画素電圧が液晶キャパシタClcに印加された後に液晶分子が安定化状態に到達する時、画素電極電圧Vpは上記数式1の通りであり、既に記述したように、(V+)−(V−)=5Vであり、Clc=Cstであるので、画素電極電圧VpはVp=V±2.5となる。
しかし、最大階調の画素電圧が液晶キャパシタClcに印加された後、液晶分子が安定化状態に到達できない場合には、画素電極電圧Vpは、以下の数式2の通りである。
Figure 2007199723
この時、(V+)−(V−)=5Vであるので、Vp=V±3.75である。
このように、最大階調の画素電圧が液晶キャパシタClcに印加された後、液晶分子が安定化状態に到達できない場合、画素電極電圧Vpは、最少階調の画素電圧が液晶キャパシタClcに印加された後、液晶分子が安定化状態に到達した時の画素電極電圧を維持する。つまり、直前フレームの状態を維持する。したがって、維持信号の電圧変化{(V+)−(V−)}による画素電極電圧Vpの変化量△は、±2.5Vから±3.75Vに増加する。
したがって、最少階調の画素電極電圧から他の階調の画素電極電圧に変化する場合、液晶分子が安定化状態に到達する前までは、数式2によって維持信号の電圧変化{(V+)−(V−)}による画素電極電圧Vpの変化量△はさらに増加し、(V+)−(V−)=5Vである場合、最大±3.75Vまで増加する。
これによって、従来の技術においては、図6に示すように、毎フレームごとに目標画素電極電圧Vに相当する画素電極電圧Vを該当画素電極に印加しても、画素電極に充電された画素電極電圧は充電動作が完了した後、隣接したデータ電圧などの影響によって減少し、結局、1フレーム内に目標画素電極電圧Vに到達できず、いくつかのフレームを経て目標画素電極電圧Vに到達するが、本実施形態においては、図5に示すように、該当画素電極に印加される画素電極電圧Vpが目標画素電極電圧Vよりはるかに高い電圧が印加されるので、1フレーム内に該当画素電極が目標画素電極電圧Vに到達して、従来の技術より液晶の応答速度RCが向上する。
したがって、画素電極電圧Vpは、充電されているデータ電圧Vに維持信号Vの電圧変化量が加減されて、画素PXが正極性データ電圧によって充電されている場合には、画素電極電圧Vpは変化量ほど増加し、反対に、画素PXが負極性データ電圧によって充電されている場合には、画素電極電圧Vpは変化量ほど減少する。これによって、画素電圧の変化は増減された画素電極電圧Vpによって階調電圧の範囲より広くなり、表現される輝度範囲も広くなる。
また、既に説明したように、共通電圧Vcomが一定の電圧に固定されているので、低い電圧と高い電圧を交互に印加する時より消費電力が減少する。
次に、図7〜図9を参照して、本発明の他の実施形態による液晶表示装置について説明する。
図7は本発明の他の実施形態による液晶表示装置のブロック図である。図8は本発明の他の実施形態による信号生成回路の回路図であり、図9は図8に示した信号生成回路を含む液晶表示装置に用いられる信号のタイミング図である。
図7に示すように、本発明の他の実施形態による液晶表示装置は、全ての一般ゲート線G〜G2nと付加ゲート線Gd1に接続された一つのゲート駆動部401と、全ての維持電極線S〜S2nに接続された一つの維持信号生成部701とを除けば、図1に示した液晶表示装置の構造と同一であるため、同じ図面符号を付けており、これらに対する詳細な説明は省略する。
ゲート駆動部401と維持信号生成部701は、画素PXのスイッチング素子Qと同一の工程により形成されて液晶表示板組立体301に集積されているが、これらは各々一つの集積回路チップの形態で液晶表示板組立体301上に直接装着したり、可撓性印刷回路フィルム(図示せず)上に装着されてTCPの形態で液晶表示板組立体301に付着させたり、別途の印刷回路基板(図示せず)上に装着することもできる。
ゲート駆動部401は、第1一般ゲート線Gから付加ゲート線Gd1に順次にゲートオン電圧Vonを印加して、各一般ゲート線G〜G2nに接続された該当画素行の充電動作と維持信号生成部701の動作を制御する。
また、維持信号生成部701は、各維持電極線S〜S2nに接続された複数の信号生成回路ST〜ST2nを含んでおり、各信号生成回路は入力信号を除けば、全て同一の構造で形成されて同じ動作を行うので、図8を参照して、i番目と(i+1)番目維持電極線S、Si+1に維持信号Vs、Vsi+1を各々印加する、i番目と(i+1)番目信号生成回路ST、STi+1の構造と動作についてのみ説明する。
図8に示すように、各信号生成回路ST〜ST2nは、第6トランジスタTr6をさらに含んでいることを除けば、図3に示した信号生成回路と同一であるため、これらTr1〜Tr5に対する構造の説明は省略する。
信号生成回路の第6トランジスタTr6は、第3クロック信号CK2に入力端子が接続されており、直前の信号生成回路の入力端IPに制御端子が接続されており、出力端OPに出力端子が接続されている。
第6トランジスタは、第1〜第5トランジスタのように非晶質シリコンまたは多結晶シリコンの薄膜トランジスタからなることができる。
このように、任意の一つの画素行に形成された維持電極線に接続された信号生成回路は、該当画素行に印加されるゲート信号だけでなく、直前の画素行に印加されるゲート信号の印加を受けるので、最後の維持電極線S2nに接続された信号生成回路は、補助ゲート線Gd1に接続されてゲート信号の印加を受ける。これとは異なって、最後の維持電極線S2nに接続された信号生成回路は、信号制御部600などのようにゲート駆動部401でない他の装置や外部から制御信号の印加を受けることができる。
このような信号生成回路の動作について、図9を参照して説明する。
既に説明したように、液晶表示装置は行反転とフレーム反転を行う。また、図9に示すように、第1乃至第3クロック信号CK1、CK1B、CK2は図4に示したクロック信号CK1、CK1B、CK2と同一である。
図9に示すように、各ゲート線G〜G2n、Gd1に順次に印加されるゲートオン電圧Vonは、隣接したゲートオン電圧Vonと所定時間重畳せず、第1一般ゲート線Gから順次に補助ゲート線Gd1に印加される。
まず、i番目信号生成回路STの動作について説明する。
i番目ゲート線Gに印加されるゲート信号gがゲートオン電圧Vonになれば、i番目信号生成回路STの第6トランジスタTr6が導通して、第3クロック信号CK2の低レベル電圧Vl2が維持信号Vsとして出力端OPを通じてi番目維持電極線Sに印加され、低レベル電圧(V−)を維持する。
次に、1H経過後、(i+1)番目ゲート線Gi+1にゲートオン電圧Vonが印加されれば、第1乃至第3トランジスタTr1〜Tr3が導通する。
したがって、図9に示すように、第1トランジスタTr1が導通する間に、第3クロック信号CK2の高レベル電圧Vh2が出力端OPを通じて維持信号Vsとして維持電極線Sに印加されるので、維持信号Vsは低レベル電圧(V−)から高レベル電圧(V+)に変化する。
(i+1)番目ゲート信号gi+1がゲートオン電圧Vonである時、第1クロック信号CK1は低レベル電圧Vl1を維持し、第2クロック信号CK1Bは高レベル電圧Vh1を維持する。したがって、導通したトランジスタTr2、Tr3を通じて各々第4及び第5トランジスタTr4、Tr5の制御端子に低レベル電圧と高レベル電圧が印加されて、第5トランジスタTr5は導通し、第4トランジスタTr4は遮断され、キャパシタC2の充電動作が行われる。これによって、(i+1)番目ゲートオン電圧Vonが印加される間に、導通したトランジスタTr1、Tr5によって高レベル電圧(V+)の維持信号Vsが出力端OPに印加され、また、(i+1)番目ゲート線Gi+1に印加されるゲート信号gi+1がゲートオフ信号Voffを維持する間、キャパシタC2の充電電圧によりトランジスタTr5が導通して高電圧AVDDが出力端子OPに印加され、維持信号Vsは高レベル電圧(V+)を維持する。
つまり、i番目ゲート信号gがゲートオン電圧Vonになってi番目ゲート線Gに接続された画素行の充電動作が完了した後、維持信号Vsが低レベル電圧(V−)から高レベル電圧(V+)に変換して、画素電極電圧Vpは数式1または数式2によって決められた変化量ほど増加する。
このようなi番目信号生成回路STの動作と類似して、図9に示すように、(i+1)番目ゲート信号gi+1がゲートオン電圧Vonを維持する間にトランジスタTr6が導通し、これによって導通したトランジスタTr6を通じて伝えられる第3クロック信号CK2の高レベル電圧Vh2によって、(i+1)番目維持電極線Si+1から出力される維持信号Vsi+1は電圧状態である高レベル電圧(V+)を維持する。
次に、(i+2)番目ゲート信号gi+2にゲートオン電圧Vonが印加されれば、トランジスタTr1、Tr2、Tr4が導通し、キャパシタC1が充電されて、維持信号Vsi+1は導通したトランジスタTr1、Tr5を通じて伝えられる低レベル電圧Vl2と低電圧AVSSによって、高レベル電圧(V+)から低レベル電圧(V−)に変化する。
また、(i+2)番目ゲート線Gi+2に印加されるゲート信号gi+2がゲートオフ信号Voffを維持する間に、キャパシタC1の充電電圧によってトランジスタTr4が導通し、低電圧AVSSが出力端OPに印加されて、維持信号Vsi+1は低レベル電圧(V−)を維持する。
これによって、(i+1)番目ゲート信号gi+1がゲートオン電圧Vonになって、(i+1)番目ゲート線Gi+1に接続された画素行の充電動作が完了した後、維持信号Vsi+1が高レベル電圧(V+)から低レベル電圧(V−)に変換して、画素電極電圧Vpは数式1または数式2によって決められた変化量ほど減少する。本実施形態において、第6トランジスタTr6は該当維持電極線に印加される維持信号の電圧状態を維持するためのトランジスタであるので、トランジスタTr6の大きさは第1トランジスタTr1の大きさよりはるかに小さいことが良い。
次に、このような本発明の一実施形態による液晶表示装置の薄膜トランジスタ表示板の詳細構造について、図面を参照して詳細に説明する。
まず、図10及び図11(a)(b)を参照して、本発明の一実施形態による液晶表示装置の薄膜トランジスタ表示板の一例について説明する。
図10は本発明の一実施形態による液晶表示装置の薄膜トランジスタ表示板に対する配置図の一例であり、図11(a)及び(b)は各々図10の薄膜トランジスタ表示板のXIa−XIa線及びXIb−XIb線に沿った断面図である。
透明なガラスまたはプラスチックなどで作られた絶縁基板110上に、複数のゲート線(gate line)121及び複数の維持電極線(storage electrode line)131が形成されている。
ゲート線121はゲート信号を伝達し、主に横方向に延在している。各ゲート線121は、(図10で上に)突出した複数のゲート電極(gate electrode)124と、他の層または外部駆動回路との接続のために面積の広い端部129とを含む。
ゲート信号を生成するゲート駆動回路(図示せず)は、絶縁基板110上に付着される可撓性印刷回路フィルム(図示せず)上に装着したり、絶縁基板110上に直接装着されたり、絶縁基板110に直接集積できる。ゲート駆動回路が絶縁基板110上に集積されている場合、ゲート線121が延長されてこれと直接接続することができる。
それぞれの維持電極線131は主に横方向に延在しており、(図10で幅が下に)拡張された複数の拡張部137を含む。維持電極線131は、また、他の層または外部駆動回路との接続のために面積の広い端部を含むことができる。しかし、維持電極線131の形状及び配置は多様に変更できる。
各維持電極線131には、約5Vの高レベル電圧(V+)と約0Vの低レベル電圧(V−)のような所定の電圧が、フレーム単位で交互に印加される。
維持電圧を生成する信号生成回路(図示せず)は、絶縁基板110上に付着される可撓性印刷回路フィルム(図示せず)上に装着したり、絶縁基板110上に直接装着したり、絶縁基板110に直接集積できる。信号生成回路が絶縁基板110上に集積される場合、維持電極線131が延長されて信号生成回路と直接接続することもできる。
ゲート線121と維持電極線131は、アルミニウム(Al)やアルミニウム合金などアルミニウム系金属、銀(Ag)や銀合金など銀系金属、銅(Cu)や銅合金など銅系金属、モリブデン(Mo)やモリブデン合金などモリブデン系金属、クロム(Cr)、タンタル(Ta)及びチタニウム(Ti)などで作ることができる。しかし、これらは物理的性質が異なる二つの導電膜(図示せず)を含む多重膜構造を有することもできる。
このうちの一つの導電膜は、信号遅延や電圧降下を減らすことができるように比抵抗(resistivity)が低い金属、例えば、アルミニウム系金属、銀系金属、銅系金属などで作られる。これとは異なって、他の一方の導電膜は、他の物質、特にITO(indium tin oxide)及びIZO(indium zinc oxide)との物理的、化学的、電気的接合特性に優れた物質、例えば、モリブデン系金属、クロム、タンタル、チタニウムなどで作られる。このような組み合わせの良い例としては、クロム下部膜とアルミニウム(合金)上部膜、及びアルミニウム(合金)下部膜とモリブデン(合金)上部膜がある。しかし、ゲート線121及び維持電極線131はその他にも多様な金属または導電体で作ることができる。
ゲート線121及び維持電極線131の側面は絶縁基板110面に対して傾斜しており、その傾斜角は約30゜〜約80゜であることが好ましい。
ゲート線121及び維持電極線131上には、窒化ケイ素(SiNx)または酸化ケイ素(SiOx)などで作られたゲート絶縁膜(gate insulating layer)140が形成されている。
ゲート絶縁膜140上には、水素化非晶質シリコン(hydrogenated amorphous silicon)(非晶質シリコンは、略してa−Siと記す)または多結晶シリコン(polysilicon)などで作られた複数の線状半導体151が形成されている。線状半導体151は主に縦方向に延在しており、ゲート電極124に向かってのび出た複数の突出部(projection)154を含む。線状半導体151はゲート線121及び維持電極線131の付近で幅が広くなって、これらを幅広く覆っている。
線状半導体151上には複数の線状及び島型オーミックコンタクト部材(ohmic contact)161、165が形成されている。オーミックコンタクト部材161、165は、リンなどのn型不純物が高濃度にドーピングされているn+水素化非晶質シリコンなどの物質、またはシリサイド(silicide)で作ることができる。線状オーミックコンタクト部材161は複数の突出部163を有しており、この突出部163と島型オーミックコンタクト部材165とは対をなして線状半導体151の突出部154上に配置されている。
線状半導体151とオーミックコンタクト部材161、165の側面も絶縁基板110面に対して傾斜しており、その傾斜角は30゜〜80゜程度である。
線状及び島型オーミックコンタクト部材161、165及びゲート絶縁膜140上には、複数のデータ線171と複数のドレイン電極175とが形成されている。
データ線171はデータ信号を伝達し、主に縦方向に延在してゲート線121及び維持電極線131と交差する。各データ線171は、ゲート電極124に向かって延在した複数のソース電極173と、他の層または外部駆動回路との接続のために面積の広い端部179とを含む。データ信号を生成するデータ駆動回路(図示せず)は、絶縁基板110上に付着される可撓性印刷回路フィルム(図示せず)上に装着したり、絶縁基板110上に直接装着したり、絶縁基板110に直接集積できる。データ駆動回路が絶縁基板110上に集積される場合、データ線171が延長されてこれと直接接続されることができる。
ドレイン電極175はデータ線171と分離されており、ゲート電極124を中心にソース電極173と対向する。各ドレイン電極175は、広い一側端部と、棒状の他側端部とを含む。広い端部は維持電極線131の拡張部137と重畳し、棒状の端部は曲がったソース電極173によって一部取り囲まれている。
一つのゲート電極124、一つのソース電極173、及び一つのドレイン電極175は、線状半導体151の突出部154と共に一つの薄膜トランジスタ(thin film transistor、TFT)をなし、薄膜トランジスタのチャネルはソース電極173とドレイン電極175との間の突出部154に形成される。
データ線171及びドレイン電極175は、モリブデン、クロム、タンタル及びチタニウムなど耐火性金属(refractory metal)またはこれらの合金で作ることが好ましく、耐火性金属膜(図示せず)と低抵抗導電膜(図示せず)を含む多重膜構造を有することができる。多重膜構造の例としては、クロムまたはモリブデン(合金)下部膜とアルミニウム(合金)上部膜の二重膜、モリブデン(合金)下部膜とアルミニウム(合金)中間膜とモリブデン(合金)上部膜の三重膜がある。しかし、データ線171及びドレイン電極175はその他にも多様な金属または導電体で作ることができる。
データ線171及びドレイン電極175もその側面が、絶縁基板110面に対して30゜〜80゜程度の傾斜角で傾斜していることが好ましい。
線状及び島型オーミックコンタクト部材161、165は、その下の線状半導体151と、その上のデータ線171及びドレイン電極175との間にだけ存在し、これらの間の接触抵抗を低くする。大部分の所では線状半導体151がデータ線171より狭いが、上述したように、ゲート線121と合う部分で幅が広くなって表面のプロファイルをスムースにすることにより、データ線171が断線することを防止する。線状半導体151には、ソース電極173とドレイン電極175との間をはじめとして、データ線171及びドレイン電極175によって覆われずに露出した部分がある。
データ線171及びドレイン電極175と、露出した線状半導体151部分上には、保護膜(passivation layer)180が形成されている。保護膜180は、無機絶縁物または有機絶縁物などで作られ、表面が平坦であり得る。無機絶縁物の例としては、窒化ケイ素と酸化ケイ素がある。有機絶縁物としては、感光性(photosensitivity)を有することができ、その誘電率(dielectric constant)は、約4.0以下であることが好ましい。しかし、保護膜180は、有機膜の優れた絶縁特性を生かしながらも露出した線状半導体151の部分に損傷を与えないように、下部無機膜と上部有機膜の二重膜構造を有することもできる。
保護膜180には、データ線171の端部179とドレイン電極175を各々露出する複数のコンタクトホール(contact hole)182、185が形成されており、保護膜180とゲート絶縁膜140には、ゲート線121の端部129を露出する複数のコンタクトホール181が形成されている。
保護膜180上には、複数の画素電極(pixel electrode)191及び複数のコンタクト補助部材(contact assistant)81、82が形成されている。これらは、ITOまたはIZOなどの透明な導電物質や、アルミニウム、銀、クロムまたはその合金などの反射性金属で作ることができる。
画素電極191は、コンタクトホール185を通じてドレイン電極175と物理的・電気的に接続されており、ドレイン電極175からデータ電圧の印加を受ける。データ電圧が印加された画素電極191は、共通電圧(common voltage)の印加を受ける他の表示板(図示せず)の共通電極(common electrode)(図示せず)と共に電場を生成することによって、二つの電極の間の液晶層(図示せず)の液晶分子の方向を決定する。このように決定された液晶分子の方向によって液晶層を通過する光の偏光が変化する。画素電極191と共通電極は、キャパシタ[以下、“液晶キャパシタ(liquid crystal capacitor)”と言う]をなし、薄膜トランジスタが遮断された後にも印加された電圧を維持する。
画素電極191及びこれと電気的に接続されたドレイン電極175が、維持電極線131と重畳してなすキャパシタをストレージキャパシタ(storage capacitor)と言い、ストレージキャパシタは液晶キャパシタの電圧維持能力を強化する。維持電極線131の拡張部137により、重畳面積が増加してストレージキャパシタの静電容量が増加する。
コンタクト補助部材81、82は、各々コンタクトホール181、182を通じてゲート線121の端部129及びデータ線171の端部179と接続される。コンタクト補助部材81、82は、ゲート線121の端部129及びデータ線171の端部179と外部装置との接着性を補完し、これらを保護する。
次に、図12〜図13(a)(b)を参照して、本発明の一実施形態による薄膜トランジスタ表示板の他の例について詳細に説明する。
図12は本発明の一実施形態による液晶表示装置の薄膜トランジスタに対する他の例の配置図であり、図13(a)及び(b)は各々図12の薄膜トランジスタ表示板のXIIa−XIIIa線及びXIIIb−XIIIb線に沿った断面図である。
本実施形態による薄膜トランジスタ表示板の他の例に対する構造は、図10〜図11(a)、(b)に示したものと同一である。
絶縁基板110上に、ゲート電極124及び端部129を有する複数のゲート線121、及び複数の拡張部137を備えた複数の維持電極線131が形成されており、その上にゲート絶縁膜140、突出部154を有する複数の線状半導体151、突出部163を有する複数の線状オーミックコンタクト部材161、及び複数の島型オーミックコンタクト部材165が順次に形成されている。オーミックコンタクト部材(161、165)上には、ソース電極173及び端部179を含む複数のデータ線171、複数のドレイン電極175が形成されており、その上に保護膜180が形成されている。保護膜180及びゲート絶縁膜140には複数のコンタクトホール181、182、185が形成されており、その上には複数の画素電極191、複数のコンタクト補助部材81、82が形成されている。
しかし、本実施形態による薄膜トランジスタ表示板は、図10〜図11(a)、(b)に示した薄膜トランジスタ表示板と異なって、線状半導体151が、薄膜トランジスタがの位置する突出部154を除けば、データ線171、ドレイン電極175及びその下部のオーミックコンタクト部材(161、165)と実質的に同一の平面形態を有している。
つまり、線状半導体151は、データ線171及びドレイン電極175と、その下部のオーミックコンタクト部材(161、165)の下に露出していない部分と、ソース電極173とドレイン電極175の間にこれらによって覆われずに露出した部分を有している。
尚、本発明は、上述の実施形態に限られるものではない。本発明の技術的範囲から逸脱しない範囲内で多様に変更実施することが可能である。
本発明の一実施形態による液晶表示装置のブロック図である。 本発明の実施形態による液晶表示装置の一つの画素に対する等価回路図である。 本発明の一実施形態による信号生成回路の回路図である。 図3に示した信号生成回路を含む液晶表示装置に用いられる信号のタイミング図である。 本発明の実施形態による信号生成回路の動作による画素電極電圧と液晶の応答速度の変化を示すグラフである。 従来の画素電極電圧と液晶の応答速度の変化を示すグラフである。 本発明の他の実施形態による液晶表示装置のブロック図である。 本発明の他の実施形態による信号生成回路の回路図である。 図8に示した信号生成回路を含む液晶表示装置に用いられる信号のタイミング図である。 本発明の実施形態による液晶表示装置の薄膜トランジスタ表示板に対する配置図の一例である。 (a)は図10の薄膜トランジスタ表示板のXIa−XIa線に沿った断面図であり、(b)は図10の薄膜トランジスタ表示板のXIb−XIb線に沿った断面図である。 本発明の実施形態による液晶表示装置の薄膜トランジスタ表示板に対する配置図の他の例である。 (a)は図12の薄膜トランジスタ表示板のXIIIa−XIIIa線に沿った断面図であり、(b)は図12の薄膜トランジスタ表示板のXIIIb−XIIIb線に沿った断面図である。
符号の説明
3 液晶層
100、200 (下部及び上部)表示板
191 画素電極
230 カラーフィルタ
270 共通電極
300、301 液晶表示板組立体
400 ゲート駆動部
400a、400b 第1及び第2ゲート駆動回路
500 データ駆動部
600 信号制御部
700、701 維持信号生成部
700a、700b 第1及び第2維持信号生成回路
710 信号生成回路
800 階調電圧生成部
Clc 液晶キャパシタ
Cst ストレージキャパシタ
〜G2n、G、Gd1 ゲート線
〜D データ線
〜S2n 維持電極線
ST〜ST2n 信号生成回路
PX 画素

Claims (33)

  1. ゲート信号を伝達する複数のゲート線と、
    データ電圧を伝達する複数のデータ線と、
    維持信号を伝達する複数の維持電極線と、
    前記ゲート線及び前記データ線に接続されるスイッチング素子と、該スイッチング素子と共通電圧との間に接続される液晶キャパシタと、前記スイッチング素子と前記維持電極線との間に接続されるストレージキャパシタとを各々含み、行列状に配列される複数の画素と、
    前記ゲート信号に基づいて前記維持信号を生成する複数の信号生成回路とを有し、
    前記各画素に印加される維持信号は、前記液晶キャパシタ及び前記ストレージキャパシタにデータ電圧の充電が終了した直後に電圧レベルが変化し、
    前記各信号生成回路は、第1制御信号が印加され、(k+1)番目(kは自然数)ゲート線に印加される(k+1)番目ゲート信号によって動作状態が変化して、第1電圧レベルまたは第2電圧レベルを有する維持信号をk番目維持電極線に印加する維持信号印加部と、
    第2及び第3制御信号が印加され、前記(k+1)番目ゲート信号によって動作状態が変化する制御部と、
    前記制御部の動作によって前記維持信号印加部から出力される前記維持信号を所定時間維持する信号維持部とを含むことを特徴とする表示装置。
  2. 隣接した前記維持電極線に印加される維持信号の電圧レベルは、互いに異なることを特徴とする請求項1に記載の表示装置。
  3. 同一の前記維持電極線に印加される維持信号の電圧レベルは、フレームごとに反転することを特徴とする請求項1に記載の表示装置。
  4. 前記共通電圧は、一定の値を有することを特徴とする請求項1に記載の表示装置。
  5. 前記第1制御信号は、前記第3制御信号と同一の位相を有することを特徴とする請求項1に記載の表示装置。
  6. 前記2制御信号は、前記第3制御信号と反対の位相を有することを特徴とする請求項5に記載の表示装置。
  7. 前記第1乃至第3制御信号は、同一の周期を有することを特徴とする請求項6に記載の表示装置。
  8. 前記第1乃至第3制御信号の周期は1H(1水平周期)であることを特徴とする請求項7に記載の表示装置。
  9. 前記第1乃至第3制御信号のデューティ比は同一であることを特徴とする請求項7に記載の表示装置。
  10. 前記第1乃至第3制御信号のデューティ比は50%であることを特徴とする請求項9に記載の表示装置。
  11. 前記複数の信号生成回路のうちの一つにゲート信号を伝達する付加ゲート線をさらに含むことを特徴とする請求項1に記載の表示装置。
  12. 前記付加ゲート線は、最後の信号生成回路に接続されることを特徴とする請求項11に記載の表示装置。
  13. 前記ゲート信号はゲートオン電圧とゲートオフ電圧とを備え、隣接した二つのゲート信号のゲートオン電圧は、所定期間重畳することを特徴とする請求項1に記載の表示装置。
  14. 隣接した二つのゲート信号のゲートオン電圧は、1Hの間に重畳することを特徴とする請求項13に記載の表示装置。
  15. 前記維持信号印加部は、(k+1)番目ゲート線に印加される(k+1)番目ゲート信号に制御端子が接続され、前記第1制御信号に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第1トランジスタを含むことを特徴とする請求項1に記載の表示装置。
  16. 前記制御部は、前記(k+1)番目ゲート信号に制御端子が接続され、前記第2制御信号に入力端子が接続される第2トランジスタと、
    前記(k+1)番目ゲート信号に制御端子が接続され、前記第3制御信号に入力端子が接続される第3トランジスタとを含むことを特徴とする請求項15に記載の表示装置。
  17. 前記電圧維持部は、前記第3トランジスタの出力端子に制御端子が接続され、第1駆動電圧に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第4トランジスタと、
    前記第2トランジスタの出力端子に制御端子が接続され、前記k番目維持電極線に入力端子が接続され、第2駆動電圧に出力端子が接続される第5トランジスタと、
    前記第4トランジスタの入力端子と制御端子との間に接続される第1キャパシタと、
    前記第5トランジスタの制御端子と出力端子との間に接続される第2キャパシタとを含むことを特徴とする請求項16に記載の表示装置。
  18. ゲート信号を伝達する複数のゲート線と、
    データ電圧を伝達する複数のデータ線と、
    維持信号を伝達する複数の維持電極線と、
    前記ゲート線及び前記データ線に接続されるスイッチング素子と、該スイッチング素子と共通電圧との間に接続される液晶キャパシタと、前記スイッチング素子と前記維持電極線との間に接続されるストレージキャパシタとを各々含み、行列状に配列される複数の画素と、
    前記維持信号を生成する複数の信号生成回路とを有し、
    前記各画素に印加される維持信号は、前記液晶キャパシタ及び前記ストレージキャパシタにデータ電圧の充電が終了した直後に電圧レベルが変化し、
    k番目(kは自然数)維持電極線に接続された信号生成回路は、第1制御信号が印加され、k番目ゲート線に印加されるk番目ゲート信号によって動作状態が変化して、前記k番目ゲート信号にゲートオン電圧が印加される間に第1電圧レベルまたは第2電圧レベルの維持信号を前記k番目維持電極線に印加する第1維持信号印加部と、
    前記第1制御信号が印加され、(k+1)番目ゲート線に印加される(k+1)番目ゲート信号によって動作状態が変化して、前記第2電圧レベル又は前記第1電圧レベルの維持信号を前記k番目維持電極線に印加する第2維持信号印加部と、
    第2及び第3制御信号が印加され、前記(k+1)番目ゲート信号によって動作状態が変化する制御部と、
    前記制御部の動作によって前記第1又は第2維持信号印加部から出力される前記維持信号を所定時間維持する電圧維持部とを含むことを特徴とする表示装置。
  19. 隣接した前記維持電極線に印加される維持信号の電圧レベルは、互いに異なることを特徴する請求項18に記載の表示装置。
  20. 同一の前記維持電極線に印加される維持信号の電圧レベルは、フレームごとに反転することを特徴とする請求項18に記載の表示装置。
  21. 前記共通電圧は、一定の値を有することを特徴とする請求項18に記載の表示装置。
  22. 前記第1制御信号は、前記第3制御信号と同一の位相を有することを特徴とする請求項18に記載の表示装置。
  23. 前記2制御信号は、前記第3制御信号と反対の位相を有することを特徴とする請求項22に記載の表示装置。
  24. 前記第1乃至第3制御信号は、同一の周期を有することを特徴とする請求項23に記載の表示装置。
  25. 前記第1乃至第3制御信号の周期は1H(1水平周期)であることを特徴とする請求項24に記載の表示装置。
  26. 前記第1乃至第3制御信号のデューティ比は同一であることを特徴とする請求項24に記載の表示装置。
  27. 前記第1乃至第3制御信号のデューティ比は50%であることを特徴とする請求項26に記載の表示装置。
  28. 前記複数の信号生成回路のうちの一つにゲート信号を伝達する付加ゲート線をさらに含むことを特徴とする請求項18に記載の表示装置。
  29. 前記付加ゲート線は、最後の信号生成回路に接続されることを特徴とする請求項28に記載の表示装置。
  30. 前記第2維持信号印加部は、(k+1)番目ゲート線に印加される(k+1)番目ゲート信号に制御端子が接続され、前記第1制御信号に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第1トランジスタを含むことを特徴とする請求項18に記載の表示装置。
  31. 前記制御部は、前記(k+1)番目ゲート信号に制御端子が接続され、前記第2制御信号に入力端子が接続される第2トランジスタと、
    前記(k+1)番目ゲート信号に制御端子が接続され、前記第3制御信号に入力端子が接続される第3トランジスタとを含むことを特徴とする請求項30に記載の表示装置。
  32. 前記電圧維持部は、前記第3トランジスタの出力端子に制御端子が接続され、第1駆動電圧に入力端子が接続され、前記k番目維持電極線に出力端子が接続される第4トランジスタと、
    前記第2トランジスタの出力端子に制御端子が接続され、前記k番目維持電極線に入力端子が接続され、第2駆動電圧に出力端子が接続される第5トランジスタと、
    前記第4トランジスタの入力端子と制御端子との間に接続される第1キャパシタと、
    前記第5トランジスタの制御端子と出力端子との間に接続される第2キャパシタとを含むことを特徴とする請求項31に記載の表示装置。
  33. 前記第1維持電圧印加部は、前記第1制御信号に入力端子が接続され、k番目ゲート信号に制御端子が接続され、前記k番目維持電極線に出力端子が接続される第6トランジスタを含むことを特徴とする請求項32に記載の表示装置。
JP2007016238A 2006-01-26 2007-01-26 表示装置 Active JP5364912B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060008148A KR101219043B1 (ko) 2006-01-26 2006-01-26 표시 장치 및 그 구동 장치
KR10-2006-0008148 2006-01-26

Publications (3)

Publication Number Publication Date
JP2007199723A true JP2007199723A (ja) 2007-08-09
JP2007199723A5 JP2007199723A5 (ja) 2010-03-11
JP5364912B2 JP5364912B2 (ja) 2013-12-11

Family

ID=38333557

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007016238A Active JP5364912B2 (ja) 2006-01-26 2007-01-26 表示装置

Country Status (5)

Country Link
US (2) US7907107B2 (ja)
JP (1) JP5364912B2 (ja)
KR (1) KR101219043B1 (ja)
CN (1) CN101008724B (ja)
TW (1) TWI408635B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008040498A (ja) * 2006-08-01 2008-02-21 Samsung Electronics Co Ltd 表示装置
JP2008107831A (ja) * 2006-10-24 2008-05-08 Samsung Electronics Co Ltd 表示装置及びその駆動方法
EP2026575A2 (en) 2007-07-31 2009-02-18 Sony Corporation Motion vector detection device and motion vector detection method
JP2012032608A (ja) * 2010-07-30 2012-02-16 Toshiba Mobile Display Co Ltd 液晶表示装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070013013A (ko) * 2005-07-25 2007-01-30 삼성전자주식회사 표시 장치
TWI363322B (en) * 2007-01-11 2012-05-01 Ind Tech Res Inst Pixel driving circuit
US8232951B2 (en) * 2008-08-25 2012-07-31 Chunghwa Picture Tubes, Ltd. Dynamic image control device using coincident blank insertion signals
CN101840670B (zh) * 2009-03-19 2012-10-17 华映视讯(吴江)有限公司 具同极性插黑信号的动态影像控制装置
KR101654834B1 (ko) * 2009-11-05 2016-09-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
TWI413258B (zh) * 2009-12-03 2013-10-21 Innolux Corp 薄膜電晶體基板及其製造方法
KR101753774B1 (ko) 2010-10-22 2017-07-20 삼성디스플레이 주식회사 Als 드라이버 회로 및 이를 포함하는 액정표시장치
US8952878B2 (en) * 2011-10-14 2015-02-10 Samsung Display Co., Ltd. Display device
CN102654985A (zh) * 2011-11-18 2012-09-05 京东方科技集团股份有限公司 一种液晶显示装置的驱动方法
US20130162508A1 (en) * 2011-12-21 2013-06-27 Shenzhen China Star Optoelectronics Technology Co., Ltd. Driving Circuit of a Liquid Crystal Panel and an LCD
CN102622983B (zh) * 2012-03-30 2013-11-06 深圳市华星光电技术有限公司 显示器的闸极驱动电路
KR102197819B1 (ko) * 2014-08-14 2021-01-05 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102506334B1 (ko) * 2016-04-11 2023-03-06 삼성디스플레이 주식회사 표시 장치
TWI662348B (zh) * 2018-01-05 2019-06-11 友達光電股份有限公司 像素電路及顯示裝置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005156764A (ja) * 2003-11-25 2005-06-16 Sanyo Electric Co Ltd 表示装置
JP2005257931A (ja) * 2004-03-10 2005-09-22 Sanyo Electric Co Ltd 液晶表示装置及びその制御方法
JP2006145923A (ja) * 2004-11-22 2006-06-08 Sanyo Electric Co Ltd 表示装置
JP2007163824A (ja) * 2005-12-14 2007-06-28 Hitachi Displays Ltd 表示装置

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0695073A (ja) 1992-09-11 1994-04-08 Toshiba Corp 液晶表示装置
KR100228280B1 (ko) * 1995-12-30 1999-11-01 윤종용 표시 장치, 그 구동 회로 및 구동 방법
KR100600693B1 (ko) * 1998-06-29 2006-07-19 산요덴키가부시키가이샤 액정 표시 소자의 구동 방법
JP3681580B2 (ja) * 1999-07-09 2005-08-10 株式会社日立製作所 液晶表示装置
KR100848099B1 (ko) * 2002-05-27 2008-07-24 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판
JP2002314400A (ja) 2001-04-16 2002-10-25 Matsushita Electric Ind Co Ltd 信号レベル変換回路、信号レベル変換装置、および画像表示応用機器
JP2002353806A (ja) 2001-05-30 2002-12-06 Toshiba Corp レベルシフタ回路
TWI248056B (en) 2001-10-19 2006-01-21 Sony Corp Level converter circuits, display device and portable terminal device
KR100896404B1 (ko) 2001-12-12 2009-05-08 엘지디스플레이 주식회사 레벨 쉬프터를 갖는 쉬프트 레지스터
JP4225777B2 (ja) 2002-02-08 2009-02-18 シャープ株式会社 表示装置ならびにその駆動回路および駆動方法
KR100848090B1 (ko) 2002-02-19 2008-07-24 삼성전자주식회사 레벨 시프터 및 이를 이용한 액정 표시 장치
JP3791452B2 (ja) 2002-05-02 2006-06-28 ソニー株式会社 表示装置およびその駆動方法、ならびに携帯端末装置
KR100910562B1 (ko) * 2002-12-17 2009-08-03 삼성전자주식회사 표시 장치의 구동 장치
KR100900548B1 (ko) * 2002-12-17 2009-06-02 삼성전자주식회사 크기가 다른 공통 전압을 생성하는 액정 표시 장치
KR100506005B1 (ko) 2002-12-31 2005-08-04 엘지.필립스 엘시디 주식회사 평판표시장치
KR100493971B1 (ko) 2003-02-28 2005-06-10 엘지.필립스 엘시디 주식회사 레벨 쉬프터를 내장한 일렉트로-루미네센스 표시 장치
JP4401090B2 (ja) 2003-03-14 2010-01-20 パナソニック株式会社 表示装置およびその駆動方法
TW594657B (en) * 2003-08-27 2004-06-21 Au Optronics Corp LCD and driving method thereof
JP4168339B2 (ja) 2003-12-26 2008-10-22 カシオ計算機株式会社 表示駆動装置及びその駆動制御方法並びに表示装置
KR20050068608A (ko) 2003-12-30 2005-07-05 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
JP2005274642A (ja) 2004-03-23 2005-10-06 Sony Corp 表示装置および表示装置の駆動方法
KR101043673B1 (ko) * 2004-03-31 2011-06-22 엘지디스플레이 주식회사 스토리지 인버젼을 위한 스토리지 드라이버
JP2006011405A (ja) * 2004-05-21 2006-01-12 Sanyo Electric Co Ltd 表示装置
US7332742B2 (en) * 2004-06-29 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
US8605027B2 (en) * 2004-06-30 2013-12-10 Samsung Display Co., Ltd. Shift register, display device having the same and method of driving the same
JP4969037B2 (ja) * 2004-11-30 2012-07-04 三洋電機株式会社 表示装置
KR101073204B1 (ko) * 2004-12-31 2011-10-12 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동방법
US7652649B2 (en) * 2005-06-15 2010-01-26 Au Optronics Corporation LCD device with improved optical performance
KR101197058B1 (ko) * 2006-02-20 2012-11-06 삼성디스플레이 주식회사 표시 장치의 구동 장치
TWI430242B (zh) * 2006-08-01 2014-03-11 Samsung Display Co Ltd 顯示器裝置及驅動顯示器裝置的方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005156764A (ja) * 2003-11-25 2005-06-16 Sanyo Electric Co Ltd 表示装置
JP2005257931A (ja) * 2004-03-10 2005-09-22 Sanyo Electric Co Ltd 液晶表示装置及びその制御方法
JP2006145923A (ja) * 2004-11-22 2006-06-08 Sanyo Electric Co Ltd 表示装置
JP2007163824A (ja) * 2005-12-14 2007-06-28 Hitachi Displays Ltd 表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008040498A (ja) * 2006-08-01 2008-02-21 Samsung Electronics Co Ltd 表示装置
JP2008107831A (ja) * 2006-10-24 2008-05-08 Samsung Electronics Co Ltd 表示装置及びその駆動方法
EP2026575A2 (en) 2007-07-31 2009-02-18 Sony Corporation Motion vector detection device and motion vector detection method
JP2012032608A (ja) * 2010-07-30 2012-02-16 Toshiba Mobile Display Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
US20110134096A1 (en) 2011-06-09
JP5364912B2 (ja) 2013-12-11
TW200729126A (en) 2007-08-01
KR20070078166A (ko) 2007-07-31
TWI408635B (zh) 2013-09-11
US7907107B2 (en) 2011-03-15
CN101008724B (zh) 2010-10-13
US8384644B2 (en) 2013-02-26
US20070182680A1 (en) 2007-08-09
CN101008724A (zh) 2007-08-01
KR101219043B1 (ko) 2013-01-07

Similar Documents

Publication Publication Date Title
JP5364912B2 (ja) 表示装置
JP5470609B2 (ja) 表示装置
JP5078483B2 (ja) 液晶表示装置
US9293101B2 (en) Liquid crystal display including pixels arranged in columns
JP4691387B2 (ja) 表示装置用駆動装置及び表示板
KR101252002B1 (ko) 액정 표시 장치
US20080024709A1 (en) Liquid crystal display
JP5229858B2 (ja) 液晶表示装置
JP2007164175A (ja) 表示装置
JP2007079568A (ja) 液晶表示装置
KR101337261B1 (ko) 액정 표시 장치 및 그의 구동 방법
JP2007199717A (ja) 薄膜トランジスタ表示板及び液晶表示装置
JP5250737B2 (ja) 液晶表示装置及びその駆動方法
KR20070027371A (ko) 박막 표시판 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100122

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100122

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110117

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120228

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120528

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20121213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130312

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130611

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130702

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130716

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130821

R150 Certificate of patent or registration of utility model

Ref document number: 5364912

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250