JP2005534970A - 液晶表示装置を駆動する方法及び回路 - Google Patents

液晶表示装置を駆動する方法及び回路 Download PDF

Info

Publication number
JP2005534970A
JP2005534970A JP2004525659A JP2004525659A JP2005534970A JP 2005534970 A JP2005534970 A JP 2005534970A JP 2004525659 A JP2004525659 A JP 2004525659A JP 2004525659 A JP2004525659 A JP 2004525659A JP 2005534970 A JP2005534970 A JP 2005534970A
Authority
JP
Japan
Prior art keywords
liquid crystal
output
crystal display
signal
driver circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004525659A
Other languages
English (en)
Other versions
JP2005534970A5 (ja
Inventor
パスクァリーニ,ジュゼッペ
アルバーニ,ルイージ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of JP2005534970A publication Critical patent/JP2005534970A/ja
Publication of JP2005534970A5 publication Critical patent/JP2005534970A5/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

新規の液晶セルオーバードライブ方法において、前のフレーム駆動動作からもたらされる液晶セル(11)における実際の電圧が測定され、オーバードライブ電圧量が実際に測定された電圧から推定される。この方法は、メモリ要素として液晶セル(11)の固有静電容量(CLC)を用いるため、フレームメモリを使用することなく、オーバードライビング方法を実施することが可能である。更に、この方法は、そのような推定が前のフレームからもたらされる、液晶セル(11)に存在する実際の電圧に基づいているため、より正確なオーバードライブ量を可能にする。

Description

本発明は、一般に、液晶表示装置における液晶画素を駆動する方法に関する。
液晶表示パネルは、一般に周知である。図1を参照するに、液晶表示パネルは、液晶表示要素又は画素10のマトリクスを有し、その一例を図1に示す。各々の画素10は、液晶表示パネルの複数の(通常、全ての)画素に共通の共通背面電極12に接続された1つの端子を有し、画素駆動トランジスタ13のドレイン端子に接続された他の端子を有する、液晶セルを有する。
画素は、水平方向の行と垂直方向の列のマトリクスに従って配列される。1つの列における駆動トランジスタ13のソース電極の全ては、共通の列電極又はデータライン14に接続されている。全てのデータラインは、データドライバ又は列ドライバ20の対応する出力21に結合されている。
1つの行における駆動トランジスタ13全てのゲート電極の全ては、1つの共通行電極又はデートライン15に接続されている。全てのゲートラインは、ゲートドライバ又は行ドライバ80の対応する出力81に接続されている。行ドライバ80はゲートパルスソース90からゲートパルスPを受け、所定の順序でゲートラインに連続的にこれらのゲートパルスを供給する。
動作中、表示パネルの行は、同時に、ゲートラインの1つのみに適切なゲートパルスを印加することにより連続的に駆動される。これは、マトリクスの1つの行の選択を効果的に設定する。このように行が選択される間(ゲートパルスの期間)、データドライバ20により供給されるデータライン14における電圧は、この特定な行において対応する画素要素10から出力される光量を決定する。
ゲートライン15に印加される上記のゲートパルスの長さにより決定される所定のライン時間の間、 行は、維持(駆動)される。続いて、次の行が選択され、マトリクスの全ての行が選択されるまで、それが同様に繰り返され、その後、シーケンスがマトリクスの第1行から継続される。全ての行は、共に、1つの画像フレームを規定する。例えば、1つの完全なフレームを表示するように、全ての連続する行を駆動するために必要な時間はフレーム期間として表される。
液晶表示パネルは、モーションブラー及びキックバックのような問題を被る。“モーションブラー”は、表示対象がスクリーンにおいて動くとき、特定の範囲にぼやけるようになる表示対象についての現象のことである。この現象は、本来備わっている短いLC応答時間と、画素容量はセルに印加された電圧に依存することとを含む、幾つかの原因によるものである。“キックバック”は、ゲートパルスが取り除かれたとき、セルに生じる不所望の電圧降下の現象である。この現象は、本質的に、液晶セル内にある寄生要素のためであり、その(電圧降下)大きさは一定ではなく、セルの容量に依存し、それは又、セル自体に印加される電圧に関係する。
このような問題は、それ自体、知られており、その問題を少なくとも低減し又は克服するために補正方法が提案されてきた。それらの方法の全ては、セルを“オーバードライブすること”により上記の現象を低減させることが可能であるという原理に基づいている。そのような既知の“オーバードライブ”補正方法において、データソース20により供給されるデータソース信号VDSはデータライン14に、直接、印加されないが、データライン14に印加されるデータ駆動電圧Vが次式により表されるような、補正電圧Vcorrが加えられる。
=VDS+Vcorr
補正値Vcorrは、一方で、データソース20により、現在、印加されている現在のデータソース信号VDSに、他方で、前のフレームの同じ画素に関連する同じデータラインにデータソース20により供給されるデータソース信号VDSに、依存する。それ故、各々の画素10に対して、次式に従って、VDS(n)及びVDS(n−1)の関数としてn番目のフレームにおける補正値Vcorr(n)を表すことができる。
corr(n)=f(VDS(n);VDS(n−1))
現在のn番目のフレームの間にこの画素10に印加されるデータ駆動信号V(n)は、それ故、次式により表される。
=VDS(n)+Vcorr(n)
=VDS(n)+f(VDS(n);VDS(n−1))
上記の式において、関数fは、2つの変数VDS(n)及びVDS(n−1)の所定の関数である。その関数fは解析関数、テーブル、又はいずれの他の適切な方式で表されることが可能である。関数fは、当業者に理解されるであろうように、個別の液晶表示装置に固有な特性に依存する。いずれにしても、そのような補正関数を用いる概念自体は既知であり、それ故、本発明の主題ではない。従って、この関数の更に詳細な説明はここでは省略する。
先行技術においては、補正値Vcorrを決定するために、フレームメモリ30は、図1に機能的に示すように、前のフレームの画素ソース信号VDS(n−1)を格納するために用いられる。フレームメモリは、液晶表示装置の画素数に対応するメモリ容量を有する必要があり、比較的高価である。
更に、先行技術においては、補正方法は、列ドライバ信号VDS(n−1)に基づいて実行され、前のフレームにおいて液晶セル11に実際に存在したデータ駆動電圧の単なる推定である。
図1は、まるで列ドライバの後に実行されるかのような補正方法を示していることに留意されたい。実際には、その補正方法は、当業者には理解されるであろうように、列ドライバに供給されるデータに関して、ディジタルドメインにおいて直接実行される。
本発明の目的は、液晶画素を駆動するための方法及び駆動回路であって、当該技術分野の情勢の同じ機能性(即ち、オーバードライビング方法)を、フレームメモリを用いることなく、実行することができる、方法及び駆動回路を提供することである。本発明の他の目的は、液晶画素を駆動する方法及び駆動回路であって、オーバードライビング方法が、前のフレームにおける液晶セル11に実際に存在した電圧の推定の代わりに、測定に基づいて実行される、方法及び駆動回路を提供することである。これは、補正値Vcorr(n)の更に正確な評価を可能にする。
本発明については独立請求項に規定されている。従属請求項は有利な実施形態について規定している。
上記の目的を達成するために、本発明は、画素メモリとして各々の液晶セル11の固有静電容量CLCを用いる。このように、付加フレームメモリはもはや必要でなく、更に、前のフレームの後に前記固有静電容量CLCに残留している残留電圧は、補正電圧Vcorr(n)を計算するために測定される。
本発明については独立請求項に規定されている。従属請求項は有利な実施形態について規定している。
従って、本発明の重要な特徴に従って、液晶セルを駆動する方法は、第1に、セルに残留している電圧レベルを測定する段階と、第2に、一方で、データソースからデータソース信号VDS(n)に、他方で、測定されたセル電圧V(n−1)に基づく補正駆動信号を用いてセルを駆動する段階と、を有する。
更に、本発明に従った液晶表示ドライバ回路は、セル電圧V(n−1)を検出する検出手段と、一方で、データソースにより印加される現在のデータソース信号VDS(n)に、他方で、測定されたセル電圧V(n−1)に基づいてデータ駆動信号V(n)を生成する駆動電圧生成手段と、液晶セルにこのようにして生成されたデータ駆動信号V(n)を加える駆動信号印加手段と、検出手段及び駆動信号印加手段のタイミングを制御する制御手段と、を有する。
本発明の、以上の及び他の特徴及び優位性については、図面を参照する本発明のLCD表示ドライバの好ましい実施形態の以下の説明において、更に述べる。図において、同様な参照番号は同じ又は類似する構成要素を表すこととする。
図2は、1つのデータライン14、即ち、行における1つの画素10に対して、本発明を実行するための回路50を模式的に示している。しかしながら、表示装置においては、図2に示すような複数の回路50が、各々のデータラインに対する回路として提供されることが理解できるであろう。
回路50は、データ信号入力41と、ゲート信号入力43と、出力42とを有する。データ信号入力41は、現在のデータソース信号VDS(n)を供給するデータソース20の出力21に結合される。この出力42はデータライン14に結合される。
図2の回路の実施において、データ信号入力41は、加算器51の第1入力及び関数計算ユニット52の第1入力に結合される。関数計算ユニット52の出力は前記加算器51の他の入力に結合され、その出力は第1制御可能スイッチ53の第1スイッチ端子に結合される。前記第1制御可能スイッチ53の第2スイッチ端子はデータライン14に結合されている。第1制御可能スイッチ53は2つの動作状態を有する。即ち、第1動作状態において、第1制御可能スイッチ53は2つの端子間を導通させる一方、第2動作状態において、第1制御可能スイッチ53は2つの端子間を非導通にする。好ましくは、図に示しているように、スイッチ53はMOSFETとして実施される。第1動作状態は、以下、閉状態といい、第2動作状態は、開状態という。前記の2つの操作状態の1つの選択、又はスイッチングは、制御端子において受けられた第1スイッチ制御信号SC1の制御の元で起こる。
第2制御可能スイッチ54は、好ましくはMOSFETとして実施され、前記データライン14に又接続された1つの端子を有し、ラッチ55の入力に接続された他のスイッチ端子を有し、その出力は前記関数計算ユニット52の第2入力に接続される。第1制御可能スイッチ53と同様に、第2制御可能スイッチ54は第1動作状態、即ち、閉状態と、第2動作状態、即ち、開状態とを有し、スイッチングは制御端子において受ける第2スイッチ制御信号SC2の制御下で起こる。
スイッチ制御部60は、前記の2つの制御可能スイッチ53、54に対するそれぞれのスイッチ制御信号SC1、SC2を供給する2つの出力61、62を有する。スイッチ制御部60は、ゲートパルスソース90からがートパルスPを受けるためにゲート信号入力43に結合された入力63を有する。ゲートパルスは又、ゲート駆動部80に供給される。ゲート駆動部80の出力は、対応するゲートライン15に接続される。
スイッチ制御部60は、以下のように、入力として受けた下と信号に基づいて、スイッチ制御信号SC1、SC2を生成するように適合されている。ゲートパルスPを受けたとき、スイッチ制御部60は、先ず、ゲートパルスPより短い期間を有する第2制御信号SC2としての第2パルスPをその第2出力62において生成する。次いで、検出パルスPが終了した後、スイッチ制御部60は第1制御信号SC1として駆動パルスPを第1出力61で生成し、駆動パルスPは、検出パルスPが終了したとき、続いて開始し、ゲートパルスPが終了したとき、続いて終了する。好ましくは、前記の2つのパルスの間のオーバーラップを回避するために、検出パルスPと駆動パルスPとの間に僅かな期間が存在する。前記3つの信号のタイミング、即ち、時間tの関数として、ゲートパルスP、第2制御信号SC2及び第1制御信号SC1それぞれについて図3に示している。
図4は、パルスの存在が論理値HIGHに対応し、パルスの非存在は論理値LOWに対応することを示している。モノパルス生成部70は、前もって認識されているゲートパルスPの所定の期間より小さい所定の期間を有する1つのパルスを生成するために適合されている。パルス生成部70は、常時LOWである第1出力72を有し、HIGHパルスを供給する。パルス生成部70は、更に、常時HIGHである第2出力73を有し、ANDゲート74の第1入力に結合したLOWパルスを供給する。それ故、パルス生成器70の第2出力73における第2出力信号は、第1出力において第1出力信号に関して逆の信号である。従って、又、インバータにより前記ANDゲート74の前記第1入力にパルス生成部70の第1出力72を結合することができる。
パルス生成部70は、ポジティブエッジがパルス生成部のトリガ入力71に受け取られたとき、パルスを生成するように適合される。このトリガ入力71は、ゲート信号Pを受け取るようにスイッチ制御部60の前記入力63に結合される。又、前記ANDゲート94の第2入力は、ゲート信号Pを受け取るようにスイッチ制御部60の前記入力63に結合される。パルス生成部70の第1出力72は、スイッチ制御部60の前記第2出力62に結合され、ANDゲート74の出力はスイッチ制御部60の第1出力61に結合される。
動作中、ゲート信号Pが最初にLOWであるため、ANDゲート74の出力は、最初はLOWである。ゲートパルスPが受け取られるとき、特に、ゲートパルスの立ち上がりエッジが受け取られるとき、パルス生成部70は第1出力72でHIGHパルスを生成し、そのHIGHパルスはスイッチ制御部60の第2出力62で検出パルスPとして供給される。この検出パルスPの間、ANDゲート74の出力はLOWのまま維持される。次いで、パルス生成部70により生成されたパルスが終了したとき、ANDゲート74の出力は、ゲートパルスPの残りの持続時間の間、HIGHであり、これは、スイッチ制御部60の第1出力において、出力パルス、即ち、駆動パルスPとして供給される。
それ故、ゲートパルスPの長さにより決定されるアドレッシングパルスは、スイッチ制御部60により2つの部分に効果的に分割され、それらの2つの部分は、以下、“検出フェーズ”及び“駆動フェーズ”という。検出フェーズの長さはパルス生成部70により生成されたパルスの長さにより決定される一方、駆動パルスの長さは、スイッチ制御部60の第1出力61における出力パルスの長さ、即ち、ゲートパルスPと検出パルスPとの長さの差により決定される。典型的には、検出フェーズの持続時間は駆動フェーズの持続時間より短い。
検出フェーズの間、第1制御可能スイッチ53は開状態であり、第2制御可能スイッチ54は、検出パルスPの制御下では閉状態である。それ故、液晶セル11に残留する電圧はラッチ55の入力に結合される。関数計算ユニット52は、ここで、現在のデータソース信号VDS(n)を第1入力として受け取り、検出フェーズの間に測定された残留セル電圧V(n−1)を第2入力において受け取る。これらの2つの入力信号に基づいて、関数計算ユニットは、それ自体周知の方法において、現在の補正信号Vcorr(n)を決定し、その補正信号Vcorr(n)は、現在のセル駆動信号V(n)を供給するために現在のデータソース信号VDS(n)に付加される。しかしながら、検出フェーズの間、第1制御可能スイッチ53は開状態であるため、個の現在のセル駆動信号V(n)は、検出フェーズの間、セル11に印加されない。
検出フェーズの後、駆動フェーズの間、第2制御可能スイッチ54は開状態であり、第1制御可能スイッチは駆動フェーズPの制御下では閉状態であり、それ故、現在のセル駆動信号V(n)はデータライン14に印加され、従って、第2制御可能スイッチ54がここで開状態であるため、検出回路の存在により撹乱されることなく、ゲートパルスPにより“選択された”液晶セル11に印加される。駆動フェーズの間、測定された残留セル電圧V(n−1)はラッチ55により“記憶される”。
関数計算ユニット52の正確な動作は本発明にとって本質的ではないことに留意されたい。この点で、先行技術の装置において、現在の残留セル電圧の推定として前のフレームの前のセル駆動信号VDS(n−1)を表す信号を第2入力において受け取る関数計算ユニットが知られており、この信号はフレームメモリにより供給される。本発明の実施においては、先行技術の装置から始めることにより、そのようなフレームメモリのメモリ機能は、上記のように、更に正確な値を与えるセル静電容量のメモリ機能により置き換えられることが可能である。関数計算ユニット波形さんユニットのいずれのタイプであって、例えば、2つの入力値に基づいて、出力関数値を計算するためにプログラムされ、アナログ及び/又はディジタル方式で実行されることが可能な、適切にプログラムされたハードウェア計算装置、であることが可能である。
本発明は、上記の実施形態の例に限定されるものではなく、同時提出の特許請求の範囲において規定されているような本発明の保護範囲内において、種々の変形及び修正が可能であることが、当業者に認識される必要がある。
例えば、液晶表示駆動回路50について、データソース又は列ドライバ20とは別個のユニットであるとして説明しているが、液晶表示駆動回路50はデータソース又は列ドライバ20の集積された一部であるとして実施されることが又、可能である。データソース20及び液晶表示駆動回路50の組み合わせは又、以下、“集積データソース120”という。その場合、ゲート信号入力43は集積データソース120の入力であることが可能である。出力21及びデータ信号入力41は集積データソース120のような内部ノードであり、出力42はそのような集積データソース120の出力である。
更に、検出手段が、測定値として残留セル電圧に実質的に等しい信号を出力する実施形態について、上で説明した。しかしながら、これは好ましい場合であって、これは必ずしも必要ではない。それに代えて、検出手段は、所定のファクタにより実際のセル電圧とは異なる出力信号を検出手段に与えることがあり得る一方、計算手段は、補正値を計算するとき、そのようなファクタをとるようにデザインされることが可能である。このことにより、残留セル電圧を表す出力信号を検出手段として表す。
DS(n)とV(n−1)とからV(n)を直接計算するために代替の関数を用いて代替の計算ユニットにおいて加算器51と計算ユニット52とを組み合わせることが又、可能である。
上記の実施形態は本発明を限定するものではないこと、及び、当業者は、同時提出の特許請求の範囲の権利範囲から逸脱することなく多くの他の実施形態をデザインすることができること、に留意する必要がある。表現“を有する”及び個の表現からの派生語は、請求項に記載した要素又は段階以外の要素又は段階を排除するものではない。要素の単数表現は、そのような要素の複数の存在を排除するものではない。本発明は、幾つかの別個の手段を有するハードウェアにより及び適切にプログラムされたコンピュータにより実施することができる。幾つかの手段を列挙している装置請求項においては、それらの手段の幾つかを、全く同一のハードウェアのアイテムにより実施することができる。互いに異なる従属請求項に列挙されっている特定の手段は、それらの手段の組み合わせを有利に用いることができないことを表すものではない。
先行技術の駆動回路を示す模式図である。 本発明に従った液晶表示ドライバ回路を示す模式図である。 本発明に従った液晶表示駆動回路の実施形態における駆動パルスのタイミングを示すグラフである。 スイッチ制御部の実施形態を示す模式図である。

Claims (10)

  1. 液晶セルを駆動する方法であって:
    データソースからデータソース信号を受け取る段階;
    前のフレームから前記液晶セルに残留している残留電圧レベルを測定する段階;
    前記データソースの信号及び前記残留電圧レベルの関数として駆動信号を計算する段階;
    前記液晶セルに前記駆動信号を加える段階;
    を有することを特徴とする方法。
  2. 液晶表示ドライバ回路であって:
    液晶セルのセル電圧を検出するため及び前記セル電圧を表す出力信号を検出手段に供給する検出手段;
    一方で、データソース信号に基づいてデータ駆動信号を、他方で、前記検出手段の出力信号を、生成する駆動電圧生成手段;
    前記液晶セルにこのように生成したデータ駆動信号を加える駆動信号印加手段;並びに
    前記駆動信号印加手段及び前記検出手段のタイミングを制御するスイッチ制御部;
    を有することを特徴とする液晶表示ドライバ回路。
  3. 請求項2に記載の液晶表示ドライバ回路であって:
    データソースの出力に結合されるデータ信号入力;
    ゲートパルスソースに結合されるゲート信号入力;
    液晶表示装置のデータラインに結合された回路出力;
    を有する液晶表示ドライバ回路であり、
    前記駆動信号印加手段は、前記駆動電圧生成手段の第2入力と前記回路出力との間で結合され;
    前記検出手段は、前記駆動電圧生成手段の第2入力と前記回路出力との間で結合される;
    ことを特徴とする液晶表示ドライバ回路。
  4. 請求項3に記載の液晶表示ドライバ回路であって、前記検出手段は、前記駆動電圧生成手段の前記第2入力に結合された出力を有するラッチを有する、ことを特徴とする液晶表示ドライバ回路。
  5. 請求項3に記載の液晶表示ドライバ回路であって:
    前記駆動信号印加手段は前記スイッチ制御部の第1出力に結合された制御入力を有する第1制御可能スイッチを有する、液晶表示ドライバ回路であり;
    前記検出手段は、前記制御部の第2出力に結合された制御入力を有し;
    前記スイッチ制御部は前記ゲート信号入力に結合された入力を有する;
    ことを特徴とする液晶表示ドライバ回路。
  6. 請求項5に記載の液晶表示ドライバ回路。であって、入力においてゲートパルスを受け取るとき、前記スイッチ制御部は:
    検出パルスが、ゲートパルスの持続時間より短い所定の持続時間を有するように、第2制御可能スイッチが前記検出パルスの持続時間の間に導通状態にスイッチングされるように、前記第2制御可能スイッチのための前記第2制御信号として前記検出パルスを第2出力において生成するように;並びに
    前記駆動パルスの前記持続時間が、ゲートパルスの持続時間引く前記所定の持続時間に実質的に等しいように、前記第1制御可能スイッチが前記駆動パルスの前記持続時間の間に導通状態にスイッチングされるように、前記第1制御可能スイッチのための前記第1制御信号として駆動パルスを生成するように;
    適合される、ことを特徴とする液晶表示ドライバ回路。
  7. 請求項6に記載の液晶表示ドライバ回路であって、前記スイッチ制御部は:
    前記所定の持続時間を有する第1出力パルスを第1出力において生成するように適合された、ゲートパルスの立ち上がりエッジによりトリガ可能なモノパルス生成部であって、前記第1出力は前記スイッチ制御部の前記第2出力に結合される、モノパルス生成部;及び
    前記スイッチ制御部の前記入力に結合された1つの入力を有し、前記モノパルス生成部と逆の出力パルスを受け取るために結合された他の入力を有するANDゲートであって、該ANDゲートの出力は前記スイッチ制御部の前記第1出力に結合されている、ANDゲート;
    を有する、ことを特徴とする液晶表示ドライバ回路。
  8. 請求項2に記載の液晶表示ドライバ回路であって、前記駆動電圧生成手段は:
    前記データソース信号と前記検出手段出力信号とを受け取るための関数計算ユニット;
    前記関数計算ユニットの出力である補正信号に前記データソース信号を加えるための加算器;及び
    前記駆動電圧生成手段の出力である、前記加算器の出力;
    を有する、ことを特徴とする液晶表示ドライバ回路。
  9. 行及び列の状態に配列された画素のマトリクスを有する液晶表示装置であって、各々の画素は、ドライバトランジスタのドレイン電極に接続された1つの端子を有する液晶セルと、列データラインに接続されたドライバトランジスタのソース電極と、行ゲートラインに接続されたドライバトランジスタのゲート電極とを有する、液晶表示装置であり:
    各々の行ゲートラインはゲートドライバの対応する出力に結合されており;
    各々の列データラインは請求項2に記載の液晶表示ドライバ回路に関連し、各々の列データラインは前記の関連するドライバ回路の出力に結合され、この関連するドライバ回路のデータ入力はデータドライバの対応する出力に結合されている;
    ことを特徴とする液晶表示ドライバ回路。
  10. 集積データソースであって:
    データソース信号を供給する出力を有するデータソース;及び
    請求項2に記載の液晶表示ドライバ回路;
    を有することを特徴とする集積データソース。
JP2004525659A 2002-07-29 2003-07-10 液晶表示装置を駆動する方法及び回路 Withdrawn JP2005534970A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP02078097 2002-07-29
PCT/IB2003/003148 WO2004013835A1 (en) 2002-07-29 2003-07-10 Method and circuit for driving a liquid crystal display

Publications (2)

Publication Number Publication Date
JP2005534970A true JP2005534970A (ja) 2005-11-17
JP2005534970A5 JP2005534970A5 (ja) 2006-08-24

Family

ID=31197900

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004525659A Withdrawn JP2005534970A (ja) 2002-07-29 2003-07-10 液晶表示装置を駆動する方法及び回路

Country Status (6)

Country Link
EP (1) EP1527435A1 (ja)
JP (1) JP2005534970A (ja)
KR (1) KR20050027135A (ja)
CN (1) CN1672188A (ja)
AU (1) AU2003281791A1 (ja)
WO (1) WO2004013835A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101254991B1 (ko) * 2006-06-30 2013-04-17 엘지디스플레이 주식회사 액정표시장치의 오버드라이빙 회로

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8049691B2 (en) 2003-09-30 2011-11-01 Sharp Laboratories Of America, Inc. System for displaying images on a display
US7777707B2 (en) 2004-02-20 2010-08-17 Matthew Halfant Factored zero-diagonal matrix for enhancing the appearance of motion on an LCD panel
US7348950B2 (en) 2004-02-20 2008-03-25 Genesis Microchip Inc. Dynamical systems approach to LCD overdrive
US7898519B2 (en) * 2005-02-17 2011-03-01 Sharp Laboratories Of America, Inc. Method for overdriving a backlit display
US8115728B2 (en) 2005-03-09 2012-02-14 Sharp Laboratories Of America, Inc. Image display device with reduced flickering and blur
US8259052B2 (en) * 2005-03-07 2012-09-04 Lg Display Co., Ltd. Apparatus and method for driving liquid crystal display with a modulated data voltage for an accelerated response speed of the liquid crystal
US8004482B2 (en) 2005-10-14 2011-08-23 Lg Display Co., Ltd. Apparatus for driving liquid crystal display device by mixing analog and modulated data voltage
JP5475993B2 (ja) 2005-11-10 2014-04-16 群創光電股▲ふん▼有限公司 ディスプレイ装置及びその駆動方法
US9143657B2 (en) 2006-01-24 2015-09-22 Sharp Laboratories Of America, Inc. Color enhancement technique using skin color detection
KR20070108307A (ko) 2006-02-21 2007-11-09 김영조 학습용 게임기
US8587502B2 (en) * 2006-09-19 2013-11-19 Sharp Kabushiki Kaisha Liquid crystal panel driving device, method for driving liquid crystal panel, liquid crystal display device, and in-vehicle display device
US8941580B2 (en) 2006-11-30 2015-01-27 Sharp Laboratories Of America, Inc. Liquid crystal display with area adaptive backlight
JP4447627B2 (ja) * 2007-07-11 2010-04-07 統▲宝▼光電股▲分▼有限公司 液晶表示装置
US8068087B2 (en) 2008-05-29 2011-11-29 Sharp Laboratories Of America, Inc. Methods and systems for reduced flickering and blur
CN107045862B (zh) 2017-06-20 2019-12-13 惠科股份有限公司 一种显示面板的驱动电路、方法及显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0422923A (ja) * 1990-05-17 1992-01-27 Sanyo Electric Co Ltd 液晶表示装置
US5815134A (en) * 1994-05-16 1998-09-29 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal electro-optical device and driving method thereof
KR100624042B1 (ko) * 1998-05-04 2006-09-18 코닌클리케 필립스 일렉트로닉스 엔.브이. 디스플레이 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101254991B1 (ko) * 2006-06-30 2013-04-17 엘지디스플레이 주식회사 액정표시장치의 오버드라이빙 회로

Also Published As

Publication number Publication date
WO2004013835A1 (en) 2004-02-12
KR20050027135A (ko) 2005-03-17
EP1527435A1 (en) 2005-05-04
CN1672188A (zh) 2005-09-21
WO2004013835A8 (en) 2005-03-17
AU2003281791A1 (en) 2004-02-23

Similar Documents

Publication Publication Date Title
US8289312B2 (en) Liquid crystal display device
JP3451717B2 (ja) アクティブマトリクス表示装置及びその駆動方法
KR100596611B1 (ko) 표시 장치 및 표시용 구동 회로
JP2005534970A (ja) 液晶表示装置を駆動する方法及び回路
US6329980B1 (en) Driving circuit for display device
KR20170114067A (ko) 표시 장치
US10482838B2 (en) Active-matrix display device and method for driving the same
EP0696803A2 (en) A shift register useful as a select line scanner for a liquid crystal display
JP5122396B2 (ja) ドライバ及び表示装置
US20160379579A1 (en) Method of driving display panel and display apparatus for performing the same
KR20040023901A (ko) 구동 전압 생성 회로 및 이를 이용한 액정 표시 장치
US10685615B2 (en) Shift register and driving method thereof, gate driving circuit, and display device
WO2018233368A1 (zh) 像素电路、显示装置以及驱动方法
US20090256832A1 (en) Method and a device for driving liquid crystal display
KR20160068100A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US20210304660A1 (en) Mitigating artifacts associated with long horizontal blank periods in display panels
KR100205385B1 (ko) 액정표시장치의 데이타 드라이버
JP2009294306A (ja) 表示装置および表示装置の駆動方法
JP2007248536A (ja) 液晶表示装置ならびにその駆動回路および駆動方法
KR20060134779A (ko) 액정 표시 장치 및 그의 구동 방법
JP2506582B2 (ja) アクティブ液晶表示装置
JP2005128153A (ja) 液晶表示装置ならびにその駆動回路および駆動方法
US20200175935A1 (en) Display device and drive method thereof
US20050231655A1 (en) Method and circuit for driving a liquid crystal display
JP2806718B2 (ja) 表示装置の駆動方法及び駆動回路

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060707

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060707

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20070710