JP2005513553A - シャンティングされたメモリ効果を有するエレクトロルミネッセンスセルのマトリクスを有する画像表示パネル - Google Patents

シャンティングされたメモリ効果を有するエレクトロルミネッセンスセルのマトリクスを有する画像表示パネル Download PDF

Info

Publication number
JP2005513553A
JP2005513553A JP2003555482A JP2003555482A JP2005513553A JP 2005513553 A JP2005513553 A JP 2005513553A JP 2003555482 A JP2003555482 A JP 2003555482A JP 2003555482 A JP2003555482 A JP 2003555482A JP 2005513553 A JP2005513553 A JP 2005513553A
Authority
JP
Japan
Prior art keywords
cell
display panel
image display
electroluminescent
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003555482A
Other languages
English (en)
Other versions
JP4456868B2 (ja
Inventor
ダゴワ,ジャン−ポール
フェリー,クリストフ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2005513553A publication Critical patent/JP2005513553A/ja
Application granted granted Critical
Publication of JP4456868B2 publication Critical patent/JP4456868B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3216Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/04Sealing arrangements, e.g. against humidity
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/141Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light conveying information used for selecting or modulating the light emitting or modulating element
    • G09G2360/142Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light conveying information used for selecting or modulating the light emitting or modulating element the light being detected by light detection means within each pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • G09G2360/147Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel
    • G09G2360/148Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel the light being detected by light detection means within each pixel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本発明は:前面電極アレイ(18)と背面電極アレイ(11);各々のセルに対して、本発明に従って且つ並列にシャント素子ES.ELとAにおいて前面電極アレイの1つの電極に接続されるエレクトロルミネッセンス素子EELを構成するエレクトロルミネッセンス層(16);各々のセルに対して、背面電極アレイ(11)の1つの電極に接続された光導電素子EPCを構成する光導電層(12);エレクトロルミネッセンス素子(EEL)と光導電素子(EPC)との間を光学的に結合するための手段;から構成される表示パネルに関する。本発明に従ったシャントにより、メモリ効果を実質的に改善する。

Description

本発明は、エレクトロルミネッセンスセルのマトリクスから構成される画像表示パネルに関し、図1を参照するに、
− 前記パネルの前面の方に光を発光する(発光の矢印19)ことができるエレクトロルミネッセンス層16;
− エレクトロルミネッセンス層16の前の透明な前面電極層18;
− 前面電極層18の後の光導電層12であって、それ自身、不透明な背面電極層11とエレクトロルミネッセンス層16と接している中間電極層14との間に挿入されている、光導電層12;並びに
− 前記エレクトロルミネッセンス層16と前記光導電層12との間を光結合するために手段であって、例えば、特定の結合層13(図1に示す)または中間電極層14内に形成されることが可能である、手段;
を有する、画像表示パネルに関する。
この種のパネルはまた、上記の層の組み合わせを支持するために、パネルの前面又は背面に基板を含む。一般に、この基板はガラスプレートまたは高分子材料より成るシートである。
光導電層12は、下で説明するメモリ効果を有するパネルのセルを提供するためにデザインされている。
前面電極層18、背面電極層11及び中間電極層14より成る電極は、互いに独立して、パネルのセルの発光を制御し且つ維持すること自体公知の方法でデザインされている。この目的のために、前面電極層18の電極は、例えば、行Yに配列され、背面電極層11は、それ故、列Xに配列され、これら列は、一般に、行に対して直交している。これら電極はまた、逆の構成を有することが可能であり、即ち、前面電極を列とし背面電極を行とすることが可能である。パネルのセルは、行電極Yと列電極Xとの交点に位置付けられ、それらセルは、それ故、マトリクス状に配列している。
光のスポットの列に区分されるそのようなパネルにおいて画像を表示するために、前記画像の光スポットに対応する、パネルのセルの中を通って流れる電流を生成するように、種々の層の電極が提供されている。X電極とY電極との間で流れる電流は、これらの電極の交点に位置付けられるセルを提供するために、この交点に位置付けられるエレクトロルミネッセンス層16を流れる。それ故、この電流により励起されるセルは、パネルの前面の方に光19を発光する。パネルにおける全ての励起されたセルにより発光された光は画像を形成し表示される。
参照文献、米国特許第4,035,774号明細書(IBM)、米国特許第4,808,880号明細書(CENT)及び米国特許第6,188,175B1号明細書(CDT)は上記のような種類のパネルについて開示している。
エレクトロルミネッセンス層16は、それが有機材料である場合、3つのサブ層、即ち、ホール輸送サブ層162と電子輸送サブ層161との間のエレクトロルミネッセンス中央サブ層160から構成される。
ホール輸送サブ層162に接する前面電極層18の電極は、それ故、陽極としての機能を果たす。前面電極層18は、エレクトロルミネッセンス層16により発光される光がパネルの前面の方に通過するように、少なくとも部分的に透明である必要がある。前面電極層18の電極は、一般に、それ自体透明であり、混合ITO(indium tin oxide)またはポリエチレンジオキシチオフェン(PDOT)のような導電性高分子材料から成る。
中間電極層14は、エレクトロルミネッセンス層16と光導電層12との間に適切に光結合するように十分透明である必要があり、この光結合は、下で説明するメモリ効果を特に得るため及びパネルの機能のために必要である。
上記の参照文献はまた、上記の内容に反して、一方で、中間電極層14及びサブ層161の電極は、それぞれ、エレクトロルミネッセンスサブ層160におけるホールの注入及び輸送のための機能を果たし、他方、前面電極層18の電極及びサブ層162は、それぞれ、エレクトロルミネッセンスサブ層160における電極の注入及び輸送のための機能を果たす、構成を開示している。
他の実施形態に従って、前面電極層18自体は、ホール注入(陽極の場合)または電子注入(陰極の場合)を改善することを意図する有機エレクトロルミネッセンス層16を接続するためのサブ層を含む、幾つかのサブ層から構成されることが可能である。
光導電層16は、例えば、アモルファスシリコン又は硫化カドミウムから成ることが可能である。
この種の表示パネルにおいては、光導電層12の役割は、“メモリ効果”をもつパネルのセルを提供することである。図2を参照するに、パネルの各々のセルは、直列の2つの素子であって:
− エレクトロルミネッセンス層領域16を取り囲むエレクトロルミネッセンス素子EEL;並びに
− この同じエレクトロルミネッセンス層領域16の方を向いている光導電層領域12を取り囲む光導電素子EPC
により表されることが可能である。
図2に示すように、得られるメモリ効果はループ動作を頼りとしている。セルのエレクトロルミネッセンス素子EELが光19を発光する限り、その光19の一部19´は 光結合によりこの同じセルの光導電素子EPCに達し、この素子EPCにより形成されるスイッチは閉じており、このスイッチが閉じている限り、エレクトロルミネッセンス素子EELは、前面電極層18の1つの電極と背面電極層11の1つの電極に接する端子Bとの間に電流を供給される。エレクトロルミネッセンス素子EELは、それ故、光19を発光し、その光の一部19´は光導電素子EPCを励起する。
このループ動作は、それ故、エレクトロルミネッセンス層16と光導電層12との間の適切な光結合に頼っている。表示パネルが特定の光結合層を有する場合、例えば、この光結合層は、各々のエレクトロルミネッセンス素子EELの方を向いて位置付けられた適切な透明な開口を開けられた不透明は誘電体層とすることが可能である。特定な光結合層が存在しない場合、結合手段として、中間電極層14において形成された透明開口を用いることがまた、可能である。当業者に周知である他の光結合手段が考えられるが、ここでは、それらについての詳細説明はしないこととする。
この想定されたメモリ効果は、画像を表示するようにパネルの画素及びサブ画素を制御することをより容易にするために意図され、特に、パネルの各々の行に対して連続的に行をオンにするためにセルをオンにするようにデザインされたアドレス位相は、前のアドレス位相の間に置かれた又はそのままにされた状態に、この行のセルを保つためにデザインされたサステイン位相が後に続く。
実際には、パネルの各々の行は、好ましいオン又はオフの状態に走査される行の各々のセルを移行されるように、連続して走査される。所定の行が走査された後、この行の全てのセルは、走査の間に又は他の行がアドレスされている間に、この行においてオンにされたセルのみが光を発光するように、同じ様式に維持され又は供せられる。このようにして、ある行がサステイン位相にある間に、他の行のためにアドレス位相が実行されることは好ましい。
実際には、サステイン位相の持続時間は、パネルのセルの輝度を調節することであって、特に、画像を表示するために必要とされる階調を生成すること、を可能にする。
一般に、パネルのセルを駆動するためのそのような方法の実施は:
− アドレス位相の間に、オンにされたセルの端子A、Bのみに対してイグニッション電圧を加える段階;
− サステイン位相の間に、オン状態を維持するために予めオンにされたセルに対して電圧が十分大きい必要がある全てのセルの端子A、Bにサステイン電圧VSを加える段階;
を有する。
従って、アドレス位相は選択的位相であって、サステイン位相は選択的でないのとは対照的であり、それ故、全てのセルに同じ電圧を加えることを可能にして、パネルが駆動される方法を著しく簡単化する。
参照文献、“Erasable memory storage display”と題されたIBM Technical Disclosure Bulletin,Vol.24,No.5,pp 2307−2310は、表示パネルであって、各々のセルが:
− 上記の種類の表示パネルにおけるように直列に接続された有機エレクトロルミネッセンス素子Zel及び光導電素子LPC;並びに
− 更に、前記エレクトロルミネッセンス素子に並列に接続された、上記文献における光導電消去素子、即ち、基準EPC;
を有する、表示パネルについて説明している。
エレクトロルミネッセンス素子を用いるパネルにおける光導電消去素子は、消去照射により光導電消去素子が励起されるときの低い値R−ONと、光導電消去素子が照射されないときの低い値R−OFFとの間で変化する抵抗を有する。上記参照文献に従って、この光導電消去素子は、サステイン位相にあって且つオンであった対応するセルをオフにするために機能する。それ故、パネルを駆動するための手法はセルを消去するための位相を含み、その位相の間に、それらのセルは消去照射により照射される。
一般に、サステイン位相を終了させる消去位相の間に、消去されるべきオン状態にある各々のセル及び励起される光導電消去素子においては、前記セルは特にオフにされるべきであるため、尚もオン状態にあるセルを流れる電流の強度が実質的に光導電消去素子を通って流れて、エレクトロルミネッセンス素子EELを通って流れないように、抵抗R−ONは、オン状態においてエレクトロルミネッセンス素子EELが有する抵抗RON−ELより小さい。
消去位相の範囲の外においては、光導電消去素子は抵抗R−OFFを有し、パネルのエレクトロルミネッセンス素子EELは、オフ状態において、抵抗ROFF−ELを有するか又は、オン状態において、抵抗RON−ELを有する。ROFF−ELの値と比較されるR−OFFの値について上記文献には記載はなく、それ故、当業者は、オフ状態にあるエレクトロルミネッセンス素子に関連して非励起状態において光導電消去素子が有するか又は有しない、効果的で有効なシャント機能に関する教示を得ることができない。
従って、上記文献は、エレクトロルミネッセンス素子を消去するために、オン状態のエレクトロルミネッセンス素子を効果的にシャントすることを可能にする記載された手段には制約があり、本発明は、下で理解されるであろうように、全く異なる目的に対して、オフ状態にあるエレクトロルミネッセンス素子をシャントする手段を提供する。
このようなタイプの駆動手法が、前記のようなメモリ効果を有するエレクトロルミネセンスパネルに適用されるときであって、その場合に、各々のエレクトロルミネッセンス素子EELに特有の中間電極層14の領域は他の領域から電気的に絶縁され、それ故、エレクトロルミネッセンス素子EELと光導電素子EPCとの共通ポイントCの電位はフローティングである。
又、図2を参照するに、表示パネルは、エレクトロルミネッセンス素子EELの端子に対応するポイントAに接続される前面層18の行電極Y、Yn+1により、そして、光導電素子EPCの端子の対応するポイントBに接続される背面層11の列電極X、Xp+1により供給され且つ光を発光することができるセルCn,pの集合を生成する。
図3は、このような従来の駆動モードに従って:
− セルCn,pについて、t>tに対してオンに留まる、該セルのイグニッションを伴う時間tにおける該行に対するアドレスシーケンス;並びに
− 次の行Cn+1,pのセルついて、t>tに対してオフに留まる、該セルのイグニッションを伴わない時間tにおける行に対するアドレスシーケンス;
を例示している。
この3つのタイミング図Y、Yn+1、Xは、これらのシーケンスを得るために、行電極Y、Yn+1及び列電極Xに印加される電圧を示している。
図3の下部には、セルCn,p、Cn+1,pの端子A、B(図2)における電位と、これらセルのオン又はオフの状態を示している。
それ故、図2に示すように、セルの端子A、Bに:
− オン状態にスイッチングするセルのために、オフ状態にあるセルに電位Vを加え;
− オン状態に留まるセルのために、オン状態にあるセルに電位V又は(V−Voff)を加え;並びに
− オフ状態に留めるセルのために、オフ状態にあるセルに電位(V−Voff)又はVを加えるとき、図3の下部に示したオンまたはオフの状態を得ることが必要である。
これらの種々の電位値は:
− ダイオードがオフである電圧より小さく及びダイオードがオンである電圧より大きい、セル(図2)の発光ダイオードEELの端子A、C間の、閾値電圧Vs.ELであって、そのようなダイオードEELの代表的な特性は図5に示されている、閾値電圧Vs.EL;並びに
− オフ状態のセルがイグニッションされてオン状態に移行する電圧より大きい、セルの端子A、B間の、電圧V
に関連してそれらの電位値を設定することにより、図4において繰り返される。
好ましいメモリ効果を得るために、セルの端子間に印加される電圧V−Voffがセルをオンにするには不十分であって、それ故、V−Voff<Vであるように、及び、V−Voffがセルのオン又はオフ状態に影響を与えない、それ故、VS,EL<V−Voffであるように、Xのような列電極に印加されることができる電圧値が選択される必要がある。
図4に示すように、パネルが正確に動作するように、たとえ端子間に印加される電圧がV−Voffまで低下し、VS,ELに留まるとしても、かなりの量の光を発光し続けるために電圧V>Vが印加されたセルCn,pに対しては、それ故、前記の選択が必要である。このようなタイプの動作に対して、セル、即ち、実質的なヒステリシスを現すように直列に接続されるエレクトロルミネッセンス素子EEL及び光導電素子EPCに対して、前記の選択が必要である。
パネルのセルCn,pの光導電素子EPCの典型的な特性(光導電素子EPCが10Vの電圧を印加されるとき、ルーメンスで表す照明の関数としてのアンペアで表す電流)を図6に示す。エレクトロルミネッセンス素子EELの上記の特性(図5)を考慮すると、ここで、パネルのセルCn,pを構成する直列のこれら素子EELとEPCの両方の全体的な電流−電圧特性を表すことが可能である。セルの端子A、B間に0Vから20Vまでの電圧増加及び、次いで、20Vから0Vへの電圧減少を適用するときの様子を示す図7を参照されたい。
− セルのエレクトロルミネッセンス素子の端子A、Cにおける電圧VE−el
− セルのエレクトロルミネッセンス素子の端子C、Bにおける電圧VE−pc;並びに
− 該セルに流れる電流の強度I。
電圧がイグニッション(大きい強度)まで増加し、次いで消滅まで減少する1サイクルの間に、該セルにおける電流の強度の変化は、ヒステリシスであって、予めオンにされたセルがオンのまま留まる電圧値のサステイン領域(図4参照)が実際には存在しないことを示す、ヒステリシスを示さない。上記のメモリ効果は、それ故、得られない。
本発明の目的は、欠如した又不十分なメモリ効果を克服することである。
この目的のために、本発明の主題は、前記パネルの前面の方に光を発光することが可能であるメモリ効果を有するエレクトロルミネッセンスセルのマトリクスから構成される画像表示パネルであって:
− 前面電極アレイと背面電極アレイであって、前面電極アレイの電極は前記セルの各々において背面電極アレイの電極と交差する、前面電極アレイと背面電極アレイ;
− 各々のセルに対して、少なくとも1つのエレクトロルミネッセンス素子を形成する少なくとも1つのエレクトロルミネッセンス層;
− 各々のセルに対して、光導電素子を形成する、前記メモリ効果を得るための光導電層;
から構成され、少なくとも1つのエレクトロルミネッセンス素子と各々のセルの光導電素子は直列に電気的に接続され、前記直列の2つの最外端子は接続され、それら2つの最外端子の1つの場合は、前記前面アレイの1つの電極に、他の最外端子の場合は、前記背面アレイの1つの電極に接続され、
− パネルの少なくとも1つのエレクトロルミネッセンス層と前記光導電層との間を、各々のセルにおいて光学的に結合するための手段;
から更に構成され、画像表示パネルは、各々のセルに対して、前記セルの少なくとも1つのエレクトロルミネッセンス素子と共に並列に位置付けられたシャント素子と、照射に依存しない抵抗とから構成される。
シャント素子の抵抗は照明に依存しないため、文献IBM Technical Disclosure Bulletin,Vol.24,No.5,pp.2307−2310において記載されているような光導電消去素子のシャントとして使用することは間善意除外される。用語“シャント素子”は、それ故、ここでは、非光導電材料を使用し且つ照明を用いて感知できる程に変化しない抵抗を有して作製される従来の抵抗を意味することを意図している。
好適には、パネルのエレクトロルミネッセンス層は有機物である。
本発明はまた、画像を表示するために必要とされる光を発行するための前面エレクトロルミネッセンス層と光導電セルを活性化し又は励起するために適する光を発光するための背面エレクトロルミネッセンス層とを含む上記文献、米国特許第4,035,774号明細書(IBM)に開示されているパネルと同じタイプのパネルに適用する。光導電層は、2つのエレクトロルミネッセンス層の間に挟まれ、背面エレクトロルミネッセンス層のみと又は主にそれと光学的に結合される。各々のセルは、ここでは、一方は背面に及び他方は前面における2つのエレクトロルミネッセンス素子と挟まれた光導電素子とから構成される。これら3つの素子により形成される一連の構成の最外端子は、それらの一方の場合は背面電極に、そして、他方の場合は前面電極に接続されている。
パネルが1つの有機エレクトロルミネッセンス層のみから構成される通常の状況においては、本発明の主題は、前記パネルの前面の方に光を発行することが可能であるメモリ効果を有するエレクトロルミネッセンスセルのマトリクスを構成する画像表示パネルであって:
− 前記セルの各々において前面電極アレイの電極は背面電極アレイの電極と交差する、前面電極アレイと背面電極アレイ;
− 各々のセルに対して、前記前面電極アレイの電極に接続される1つの端子をもつエレクトロルミネッセンス素子を形成するエレクトロルミネッセンス有機層;
− 各々のセルに対して、前記背面電極アレイの電極に接続される1つの端子をもつエレクトロルミネッセンス素子を形成する、前記メモリ効果を得るための光導電層;
− 各々のセルにおいて、エレクトロルミネッセンス素子の他の端子と光導電素子の他の端子とを同じ電位に電気的に接続するための手段;並びに
− 同じ該セルの前記光導電素子と各々のセルの前記エレクトロルミネッセンス素子との間を光学的に結合するための手段;
から構成され、各々のセルに対して、前記セルのエレクトロルミネッセンス素子と並列であるように位置付けされたシャント素子と照明に依存しない抵抗とから構成される、ことを特徴とする画像表示パネルである。
本発明の最も高い頻度の実施形態においては、パネルのいずれのセルの等価回路図を図9に示す。参照符号EPC及びEELは、上記の図2におけるように、それぞれ、セルの光導電素子及びエレクトロルミネッセンス素子である。本発明に従って、該セルは、更に、照明に依存しない一定の抵抗RS.ELのシャント素子と、エレクトロルミネッセンス素子EELと並列に接続される前記シャント素子とを含む。
本発明を最もうまく利用するために、どのような抵抗がシャント素子ES.ELの抵抗RS.ELに与えられる必要があるかをここで決定する。
第1に、勿論、抵抗RS.ELは、エレクトロルミネッセンス素子EELがオン状態にある抵抗RON−ELより大きいことが必要であり、それ故、セルがオン状態のとき、セルを流れる電流強度は、本質的にエレクトロルミネッセンス素子EELを流れる。それ故、好適には、RS.EL>RON−ELである。従って、セルがオンであるときのシャント素子におけるオーミック損失は制限される。オーミック損失が更に制限されるためには、RS.EL>2xRON−ELであることが好ましい。
この特徴は、本発明に従ったシャント素子と、上記の文献であるIBM Technical Disclosure Bulletin、Vol.24,No.5,pp.2307−2310に記載されているパネルの光導電消去素子との間に大きな差異をもたらすことに留意する必要がある。このことは、本発明のシャント素子の抵抗RON−ELが、エレクトロルミネッセンス素子EELがオン状態において有する内部抵抗RON−ELより大きいため、その光導電消去素子がオンであるときに対応するエレクトロルミネッセンス素子EELを効果的にシャンティングすることができない。対照的に、本発明に従ったシャント素子はオフになり、又は対応するエレクトロルミネッセンス素子を消去し、このことは本発明の目的には全く反することとなる。
要約すると、上記の文献、IBM Technical Disclosure Bulletin、Vol.24,No.5,pp.2307−2310は、オン状態にあるエレクトロルミネッセンス素子をシャンティングするための手段を開示し、本発明の目的は、オフ状態にあるエレクトロルミネッセンス素子をシャンティングするための手段を提供する。
第2に、抵抗RS.ELは、セルがオフ状態のとき、セルを流れる電流強度が本質的にシャント素子ES.ELを流れることを考慮することが可能であるように、オフ状態にあるエレクトロルミネッセンス素子EELが有する内部抵抗ROFF−ELより小さく、好適には非常に小さいことが必要である。従って、RS.EL<ROFF−ELであり、好適には、RS.EL<1/2ROFF−ELである。換言すれば、本発明に従ったシャント素子は、エレクトロルミネッセンス素子EELがオフ状態にあるとき、“導電的”である一方、上記文献、IBM Technical Disclosure Bulletinに開示されている光導電消去素子は、エレクトロルミネッセンス素子EELがオン状態にあるとき、“導電的”となることができるようにデザインされている。
一般に、ROFF−EL<RON−EL、即ち、RS.EL>RON−EL及びRS.EL<ROFF−ELは、上記の2つの条件を結び付けることを可能にすることに留意する必要がある。
OFF−PCは、非励起状態またはオフ状態にある光導電素子EPCの抵抗であるとする。上記で与えられた定義に従って、図3及び4を参照して上記のパネル駆動条件の下で、Vは、消灯された該セル(オフ状態)がイグニッションされてスイッチをオン状態にした電圧より大きい、該セルの端子A、B間の電圧とする。それ故、イグニッション電圧Vより非常に僅かに小さい電圧V−ε(εは非常に小さい)に対して、エレクトロルミネッセンス素子EELの端子間の電圧VE−elは上で定義した閾値VS.ELと殆ど同じであり、
それ故、VE−el=VS.EL−ε´(ε´は非常に小さい)である。VPCが光導電素子EPCの端子間の電圧である場合、V−ε=VPC+VS.EL−ε´である。更に、Iがセルを流れる電流の強度である場合であって、該電流の全てがシャント素子ES.ELを流れ、エレクトロルミネッセンス素子EELを流れない場合、セルは消灯されているため、次式のようになる。
−ε=VPC+VS.EL−ε´=(ROFF−PC+RS.EL)xI
E−el=VS.EL−ε´=RS.ELxI
これら2つの式から、V−ε=(1+ROFF/RS.EL)(VS.EL−ε´)であって、簡単のために、V=(1+ROFF/RS.EL)VS.EL又は(V/VS.EL)=(1+ROFF/RS.EL)を導き出すことが可能である。
図4に示すパネル駆動電圧の図をよくみると、“サステイン領域”の幅はV/VS.ELに対応する。実際には、表示パネルを容易に駆動することができるように十分広い“サステイン領域”をうまく利用するために、差V−VS.ELが8又は9Vに等しいか又はそれ以上である必要がある。例えば、発光ダイオードをトリッピングするための閾値電圧がVS.EL=9である場合、(V/VS.EL)≧2、即ち、(ROFF−PC/RS.EL)≧1又はRS.EL≦ROFF−PCである。損失を制限する目的で、画像を表示するための発行ダイオード技術は、9Vの値より小さい値までトリップ閾値電圧を小さくする方向に向かっており、このことは、“サステイン領域”の幅が8又は9Vより大きく留まるように、比(V/VS.EL)は厳密的には2より大きく、或いは3に等しいか又はそれより大きく、比(ROFF−PC/RS.EL)は厳密的には1より大きく、或いは2に等しいか又はそれより大きい、ことを意味する。
従って、好適には、本発明に従ったパネルの各々のセルに対して、該セルのエレクトロルミネッセンス素子EELのシャント素子ES.ELの抵抗RS.ELは、セルが励起状態にないとき、対応する光導電素子EPCの抵抗ROFF−PCに等しいかそれより小さく、セルがオフのとき、対応するエレクトロルミネッセンス素子EELの抵抗ROFF−ELより小さく、一般に、ROFF−EL>ROFF−PCである。
好適には、本発明のセルのエレクトロルミネッセンス素子EELのシャント素子ES.ELの抵抗RS.ELは、セルが励起状態にないとき、厳密には対応する光導電素子EPCの抵抗ROFF−PCより小さく、又は、該抵抗の二分の一に等しいか又はそれより更に小さい。
本発明に従ったエレクトロルミネッセンス素子EELのシャント素子ES.ELのお陰で、下の例において更に詳細に示すように、上記のように、パネルは、従来の駆動手法により実際に利用することができるメモリ効果を備え、パネルの各々のセルにおける電流の強度Iの変化は、ヒステリシスと、予めオンにされたセルを用いて、オンに保たれる電圧値を有するサステイン領域(図4および10参照)とを示す。
本発明の他の有利な実施形態においては、本発明に従ったパネルは又、各々のセルに対して、前記セルの光導電素子と並列に位置付けられたシャント素子を含む。
それ故、パネルのエネルギー消費における実質的減少が実現する。更に、この付加的なシャントは、光導電素子がデエキサイトされることを容易にし、パネルのセルスイッチング時間を減少させることを可能にし、有利である。
本発明のこのような他の有利な実施形態も従ったパネルのいずれのセルの等化回路図を図15に示している。参照符号EPC、EELは、該セルの光導電素子とエレクトロルミネッセンス素子をそれぞれ表す。該セルは、ここでは、エレクトロルミネッセンス素子EELと並列に接続された抵抗RS.ELのシャント素子ES.ELのみではなく、光導電素子EPCと並列に接続された抵抗RS.PCのシャント素子ES.PCを含む。
OFF−PCは、非励起状態またはオフ状態である光導電素子EPCのテイクより非常に小さいように選択される穂津洋画あり、それ故、セルがオフ状態にあるとき、セルを流れる電流の強度は、全部、シャント素子ES.PCを流れる。従って、RS.PC>ROFF−PCであり、好適には、RS.PC>1/2ROFF−PCである。
パネル駆動条件(図3及び4を参照して上で説明した)下で、既に与えられた定義に従って、Vは、消灯された該セル(オフ状態)がイグニッションされてオン状態にスイッチングされた電圧より大きい、該セルの端子A、B間の電圧であるとする。それ故、イグニッション電圧Vより非常に僅かに小さい電圧V−ε(εは非常に小さい)に対して、エレクトロルミネッセンス素子EELの端子間の電圧VE−elは既に定義された閾値VS.ELと殆ど同じであり、それ故、VE−el=VS.EL−ε´(ε´は非常に小さい)である。VPCが光導電素子EPCの端子間の電圧である場合、V−ε=VE−pc+VS.EL−ε´である。更に、Iがセルを流れる電流の強度である場合であって、該電流の全てがシャント素子ES.PC及びES.ELを流れ、光導電素子EPC及びエレクトロルミネッセンス素子EELを流れない場合、セルはオフであるため、次式のようになる。
−ε=VE−pc+VS.EL−ε´=(RS.PC+RS.EL)xI
E−el=VS.EL−ε´=RS.ELxI
これら2つの式から、V−ε=(1+RS.PC/RS.EL)(VS.EL−ε´)であって、簡単のために、V=(1+ROFF/RS.EL)VS.EL又は(V/VS.EL)=(1+ROFF/RS.EL)を導き出すことが可能である。
図4に示すパネル駆動電圧の図をよくみると、“サステイン領域”の幅はV/VS.ELに対応する。実際には、表示パネルを容易に駆動することができるように十分広い“サステイン領域”をうまく利用するために、差V−VS.ELが8又は9Vに等しいか又はそれ以上である必要がある。例えば、発光ダイオードをトリッピングするための閾値電圧がVS.EL=9である場合、(V/VS.EL)≧2、即ち、(RS.PC/RS.EL)≧1又はRS.EL≦ROFF−PCである。損失を制限する目的で、画像を表示するための発行ダイオード技術は、9Vの値より小さい値までトリップ閾値電圧を小さくする方向に向かっており、このことは、“サステイン領域”の幅が8又は9Vより大きく留まるように、比(V/VS.EL)は厳密的には2より大きく、或いは3に等しいか又はそれより大きく、比(RS.PC/RS.EL)は厳密的には1より大きく、或いは2に等しいか又はそれより大きい、ことを意味する。
従って、好適には、本発明に従ったパネルの各々のセルに対して、該セルの光導電素子EPCのシャント素子ES.PCの抵抗RS.PCは、同じ該セルのエレクトロルミネッセンス素子EELのシャント素子ES.ELの抵抗RS.ELに等しいかそれより大きい。
好適には、RS.PC/RS.EL≧2であって、更に好適には、RS.PC/RS.EL≧3である。
好適には、本発明に従ったパネルは、対応するエレクトロルミネッセンス素子と光導電素子を直列であって電気的に接続するように、各々のセル内に、少なくとも1つのエレクトロルミネッセンス層と光導電層との間の各々の界面に導電素子を含み、種々のセルの導電素子は互いに電気的に絶縁されている。
好適には、同じエレクトロルミネッセンス層と同じ光導電層との間の導電素子は全く同一の導電層であり、種々のセルの導電素子は互いに電気的に絶縁されるように明らかに不連続とする。上記の文献、米国特許第4,035,774号明細書において記載されている、2つのエレクトロルミネッセンス層を有するタイプのパネルの場合には、それ故、2つの導電界面層を必要とする。
1つのエレクトロルミネッセンス層を有する最も一般的な場合には、エレクトロルミネッセンス素子の各々のシャント素子は、シャンティングするエレクトロルミネッセンス素子EELと同じ中間層の導電素子及び同じ前面アレイの電極に接続される。光導電素子の適切な各々のシャント素子が、シャンティングする光導電素子EPCと同じ中間層の導電素子及び同じ背面アレイの電極に接続される。用語“シャント素子”は、いずれのシャンティング手段を意味するとして理解される。幾つかの例を後に挙げることとする。
有利なことに、本発明に従ったパネルは、画像を表示するためにセルを駆動するための手段を含み、前記手段は、パネルのセルの各々の行に対して連続的に、該行においてオンにされるべきセルをオンにすることを意図された選択アドレス位相が、前のアドレス位相の間に置かれた又はそのままにされた状態で該行のセルを維持するようにデザインされた、非選択サステイン位相により後継される手法が実行されるようにデザインされている。
本発明の他の特徴及び優位性は、添付図面を参照する、限定的でない例として提供する好適な実施形態の説明において理解されることであろう。
タイミングチャートを示す図は、比率が尊重された場合に明らかに理解されない特定の詳細をより理解し易くするために、比率には厳密に従わない。
説明を簡単化し、本発明を先行技術と比較して差異及び優位性を明確化するために、同じ機能を果たす構成要素に対して同等の参照符号を用いる。
本発明の一般的実施形態におけるパネル、即ち、エレクトロルミネッセンス素子のみに対してシャント素子を有するパネルについて、以下、説明する。このようなパネルを製造するプロセスについて、又、説明する。
図8を参照するに、本発明に従ったパネルの各々のセルであって、図1を参照して既に説明したパネルの構成要素は別として、この場合は同じ参照符号を有す、各々のセルは:
− 該セルのエレクトロルミネッセンス層領域16と中間電極層領域14との周囲のバリアリブ20であって、その底部は光導電層12を支持し、その上部は透明な前面電極層18の高さに少なくとも達する、バリアリブ20;並びに
− 光導電層12が透明な前面電極層18の電極と電気接触をするようにこれらのバリアリブの側面に設けられるシャント層21であって、該シャント層21は本発明に従ったシャント素子ES.ELを形成し、該シャント素子ES.ELの抵抗RS.ELはシャント層21(バリアリブの高さ方向に沿って伸びる)の幅に比例し、その膜厚に反比例し、該シャント層の寸法、特にその膜厚と、該シャント層21の材料は、各々のセル内の、その材料が形成する該シャント素子の抵抗が:
− 一方で、励起状態でないとき、該セルのエレクトロルミネッセンス層領域16に対応して光導電素子EPCの抵抗ROFF−ELに等しいか又はそれより小さく;並びに
− 他方で、励起状態でないとき、該セルの光導電層領域12に対応して、シャント層がシャンティングするエレクトロルミネッセンス素子EELの抵抗ROFF−ELより小さい;
ように選択される、シャント層21;
から構成される。
最終的に、該シャント層21の材料は、対応するシャント素子の抵抗が照明に依存しないように、光導電性でない。
それ故、バリアリブ20は、パネルのセルを規定するために2次元ネットワークを形成する。これらのバリアリブの寸法、特に高さと、これらのバリアリブの材料は、各々のセル内で、下端部と上端部との間で測定されるこれらバリアリブの電気抵抗は、該セルの
シャント素子ES.ELの抵抗RS.ELより実質的に大きいように、選択される。それ故、これらのバリアリブは互いにパネルのセルを電気的に絶縁している。従って:
− シャント素子ES.ELは互いに絶縁され;並びに
− 各々のセルに特有の中間電極層領域14は、該セルのエレクトロルミネッセンス素子EELと光導電素子EPCとの間の共通のポイントにおける電位がフローティングであるように、互いに電気的に絶縁される。
本発明の他の実施形態(図示せず)に従って、シャント層は、セルのバリアリブの周囲において不連続性を有し、それ故、例えば、各々のセルの一側面におけるバリアリブのみがシャント層により覆われる。しかしながら、勿論、該シャント層は、光導電層12が透明な前面電極層18の電極と電気接触をするようにすることは重要である。
他の実施形態(図示せず)においては、このような電気接触は、中間層14の電極により間接的に提供されることが可能である。
図9を参照するに、パネルの各々のセルは、次の素子により現されることが可能である。
− エレクトロルミネッセンス層領域16の周囲のエレクトロルミネッセンス素子EEL
− エレクトロルミネッセンス素子EELと直列である、同じ該エレクトロルミネッセンス層領域16に対する光導電層領域12を取り囲む光導電素子EPC;並びに
− エレクトロルミネッセンス素子EELと並列である、該セルのシャント層21により構成されるシャント素子ES.EL
本発明に従ったシャント素子ES.ELの付加により、電圧がイグニッション(高強度)まで増加し、次いで励起まで減少するサイクルの間に、該セルにおける電流の強度Iにおける変化は実質的にヒステリシスを示す。
従って、パネルのセルを駆動するため及び画像を表示するために、パネルの各々の行において連続的に、該行においてオンにされるべきセルをオンにするようにデザインされた選択アドレス位相が、前のアドレス位相の間に置かれた又はそのままにされた状態に該行のセルを維持するためにデザインされた非選択サステイン位相により後継される手法を用いることが可能である。
このような駆動手法を採用するために、図3及び4を参照して、V、V、Voffの上記の定義を用いることにより:
− 電圧Vに等しいか又はそれより大きいV(セルのイグニッション電圧)を選択することが満たされる。電圧Vは、オフ状態にある消灯されたセルの端子間に印加され、セルがイグニッションされてオン状態にスイッチングされるようにする電圧である。Vの値は図10により与えられ、次のようになる。
− 値(V−Voff)が電圧VS.ELに等しいか又はそれより大きくなるようなV(セルのサステイン電圧)及びVoffを選択することが満たされる。電圧VS.ELは、エレクトロルミネッセンス素子EELの端子間に印加され、そのイグニッション(V>VS.EL)又はその励起(V<VS.EL)をもたらす電圧である。VS.ELの値はまた、図10において与えられる。
上で説明したように、更に、Vは、V=(1+ROFF−PC/RS.EL)VS.ELにより与えられることが可能である。
先行技術とは異なり、予めオンにされたパネルのセルを用いて、それ以後はオンに留まる電圧値のサステイン領域(図4及び10参照)が存在することが理解された。本発明に特有のシャント素子ES.ELのお陰で、上記のメモリ効果は、それ故、パネルのセル全てに対して得られる。
本発明に従ってエレクトロルミネッセンス表示パネルを作製するために、当業者が従来から採用してきた層の析出及びエッチング方法が、このタイプのパネルに対して使用される。そのようなパネルを作製するための一プロセスについて、行電極の方向にパネルを貫いた断面及び列電極の方向にパネルを貫いたそれぞれ断面である、図11及び12を参照して、以下、説明する。
アルミニウムの一様な層を、スパッタリング又は真空蒸着(PVD)により、例えばガラスプレートにより構成される基板10に析出され、次いで、その得られた層は、並行な電極又は列電極X、Xp+1のアレイを形成するためにエッチングする。このようにして、背面電極層11が得られる。
続いて、例えば、プラズマ強化化学蒸着法(PECVD)によるアモルファスシリコン、或いは化学的気相蒸着法(CVD)又はスピンコーティング法による有機光導電材料名度の光導電材料12の一様な薄膜を、この列電極11の上に析出する。
続いて、光結合層13を形成し、この層は、各々の後のエレクトロルミネッセンスセルCn,pのために、非価値導電層12の方に光を通すようにするためにデザインされた孔26によりセルの中央において孔を開けられた不透明なアルミニウム層部分により形成された結合素子25から構成されている。この形成は、アルミニウム25の一様な層を析出し、次いで、パネルの後のセルの中央に位置付けされた光結合孔26をエッチングにより形成し、この領域のエッチングはパネルをセルに区画することを意図している後のバリアリブ20を規定する。
続いて、光導電層12の光導電素子とこのセルのエレクトロルミネッセンス素子との間の中間接続電極を形成することを意図して、混合ITO(indium tin oxide)の薄膜導電層14を、真空スパッタリングにより析出する。次いで、再びバリアリブ20が位置付けされる領域を規定するために、該層はエッチングされる。
続いて、パネルをエレクトロルミネッセンスセルCn,pに区画し且つ各々のセルのシャント素子ES.ELを電気的に絶縁することを意図して、バリアリブ20の2次元ネットワークが形成される。この目的のために、有機バリアリブ樹脂の一様な層が、先ず、スピンコーティングにより形成され、次いで、該層は、バリアリブ20の2次元ネットワークを形成するためにエッチングされる。
続いて、本発明に従った“シャンティング”のために用いられる材料が、パネルの全体的な活性表面に亘って全体的な層として均一に析出される。該層は、プロセスのこの段階においてパネル表面が有する凹凸に適合する。本発明に従ったシャント素子ES.ELは、次いで、バリアリブ20の壁のみへのコーティングの初期膜厚に等しい膜厚のシャンティング層を残すように、ウェーハ全体に亘って異方的にエッチングすることにより得られる。図を参照するに、エッチングは垂直方向にのみ実施され、シャンティング層の水平部分の身が取り除かれる。本発明に従ったシャンティング層21及びシャント素子ES.ELは、化学的気相蒸着法(CVD)により得られる窒化チタン(TiN)とすることが可能である。異方性エッチングは、それ自体既知である適切な化学半のうを用いる“高密度”プラズマエッチングチャンバ内で実施されることが可能である。500x500μmのセルに対して、本発明に従ったメモリ効果をもつ双安定モードにおける動作を提供することが可能である、約5kΩのシャント抵抗RS.ELを得るためには、2nm乃至100nmの範囲内野膜厚の窒化チタン(TiN:低効率を2x10−4Ωcm乃至10−2Ωcmの範囲内で調整することができる)を得ることが要求される。
図12を参照するに、次いで、列電極X、Xp+1に対して垂直なセパレータ20´が、列電極X、Xp+1に対して垂直であり且つ後のセルの間にあるバリアリブ20の上に設けられる。この目的のために、先ず、一様な有機バリアリブの層がスピンコーティングにより形成され、次いで、セパレータ20´のアレイを形成するためにエッチングされる。セパレータの高さ、即ち、析出される層の膜厚は、図12に示すように、プロセスの後のフェーズにおいて更に析出される層より実質的に大きい必要がある。
続いて、エレクトロルミネッセンス層16のエレクトロルミネッセンス素子EELを形成することを意図して、有機層161、160、162が、本発明に従ったシャント層21をコーティングされたバリアリブ20間に析出される。これら有機層161、160、162は、それ自体既知であり、ここでは詳細について説明しない。他の変形は、特に無機エレクトロルミネッセンス材料の使用において、本発明の範囲を逸脱することなく、考案することが可能である。
続いて、行電極Y、Yn+1を形成するために、列電極X、Xp+1に垂直に高いバリアリブ20´間に、透明な導電層18が析出される。好適には、該層は、陰極およびITO層から構成される。析出条件は、各々のセルのシャント素子ES.ELのエッジが該透明な層18により覆われるようなものである必要がある。本発明に従った画像表示パネルが、従って、得られる。
本発明に従ったパネルを作製するためのプロセスの変形について、ここで、図13及び14を参照して説明する。そのプロセスは、シャント層21に代えて、本発明に従ったシャント素子ES.ELとして、バリアリブ20の側面の表面層を用いることを除いて、上記プロセスと同様のままである。この目的のために、バリアリブは、その表面層をより導電性の大きいものとするように、表面に析出される。このプロセスは、特定のシャント層を析出することにより分配されるため、優位性がある。バリアリブの通常の寸法(幅40μmに対して膜厚1μmのオーダー)を与える場合、バリアリブの表面ドープにより生じるリークは、各々のセル内のエレクトロルミネッセンス素子EELの端子における電極間の好ましいシャント効果を得るためには十分である。バリアリブの導電性ドープは表面のみであるため、パネルのセル間の以前と同様の電気的絶縁が維持される。
第3の実施形態に従って、本発明のシャント機能は、この層を通る電荷の非再結合輸送
のための並行チャネルを生成するために適切な方法で、有機エレクトロルミネッセンスマルチレイヤ16をドープすることにより提供される。
当業者は、本発明の好適な実施形態に従ったパネルであって、本命最初の冒頭において提供した実施形態の一般的記載に基づいて、エレクトロルミネッセンス素子と光導電素子の両方のシャント素子を有するパネルを作製するために必要とされる素子を所有する一般知識から及び上記の詳細説明から容易に導き出すことができるであろう。
本発明は、有機エレクトロルミネッセンス材料または無機エレクトロルミネッセンス材料を使用する、いずれのタイプのエレクトロルミネッセンスマトリクスパネルに適用することができる。
先行技術の光導電層を有するエレクトロルミネッセンスパネルのセルの断面図である。 図1のセルの等価回路図である。 このパネルのセルのメモリ効果をうまく利用するようにデザインされた従来のパネル駆動手法が用いられるとき、メモリ効果を有するエレクトロルミネッセンスマトリクスパネルの2つの行電極と1つの列電極に印加される電圧の3つのタイミングチャートである。 図3に示す駆動手法を適用する間のパネルの電極に印加される種々の電圧のポジショニングを示す図である。 図1に示すパネルのセルのエレクトロルミネッセンス素子EELの代表的な特性を示す図である。 図2に示すパネルのセルの光導電素子EPCの代表的な特性を示す図である。 先行技術に従って、電圧増加(0Vから20Vまで)と続く電圧減少(20Vから0Vまで)から構成されるサイクルがセルの端子A、Bに適用されるとき、図1及び2に示されるパネルのセルのエレクトロルミネッセンス素子EEL及び光導電素子EPCの端子間それぞれの電圧VE−el及びVE−pcの分布を示す図である。この図はまた、セルを通って流れる電流の強度変化を示す。 本発明の一実施形態における光導電層を有するエレクトロルミネッセンスパネルのセルの断面図である。 図8のセルの等化回路図である。 本発明に従って、電圧増加(0Vから20Vまで)と続く電圧減少(20Vから0Vまで)から構成されるサイクルがセルの端子A、Bに適用されるとき、図8及び9に示されるパネルのセルのエレクトロルミネッセンス素子EEL及び光導電素子EPCの端子間それぞれの電圧VE−el及びVE−pcの分布を示す図である。この図はまた、セルを通って流れる電流の強度変化を示す。 本発明に従ったパネルの第1実施形態の行電極の方向おける断面図であって、パネルを作製するためのプロセスを示すことを意図した、断面図である。 本発明に従ったパネルの第1実施形態の列電極の方向おける断面図であって、パネルを作製するためのプロセスを示すことを意図した、断面図である。 本発明に従ったパネルの第2実施形態の行電極の方向おける断面図であって、図11に示したパネルを作製するためのプロセスの他の構成を示すことを意図した、断面図である。 本発明に従ったパネルの第2実施形態の列電極の方向おける断面図であって、図12に示したパネルを作製するためのプロセスの他の構成を示すことを意図した、断面図である。 本発明の他の有利な実施形態におけるセルの等価回路図である。

Claims (12)

  1. 画像表示パネルの前面の方に光を発光することが可能であるメモリ効果を有するエレクトロルミネッセンスセル(1)のマトリクスから構成される前記画像表示パネルであって:
    各々の前記セルにおいて前面電極アレイの電極は背面電極アレイの電極と交差する、前面電極アレイ(18)及び背面電極アレイ(11);
    各々のセル(1)に対して、少なくとも1つのエレクトロルミネッセンス素子(EEL)を構成する少なくとも1つのエレクトロルミネッセンス層(16);
    各々のセル(1)に対して、光導電素子(EPC)を構成する、前記メモリ効果を得るために光導電層(12);
    から構成され、
    少なくとも1つのエレクトロルミネッセンス素子(EEL)と各々のセルの光導電素子(EPC)は直列に電気的に接続され、前記直列の2つの最外端子は接続され、それら2つの最外端子の1つの場合には前記前面電極アレイ(18)の電極に、他の最外端子の場合には前記背面電極アレイ(11)の電極に接続され;
    パネルの少なくとも1つのエレクトロルミネッセンス層(16)と前記光導電層(12)との間を、各々のセルにおいて光学的に結合するための手段;
    から更に構成され、
    画像表示パネルは、各々のセル(1)に対して、前記セルの少なくとも1つのエレクトロルミネッセンス素子(EEL)と並列に位置付けられたシャント素子(ES.EL)(21)と、照射に依存しない抵抗とから構成される;
    ことを特徴とする画像表示パネル。
  2. 請求項1に記載の画像表示パネルであって、各々のセルに対して、該セルの少なくとも1つのエレクトロルミネッセンス素子(EEL)のシャント素子(ES.EL)の抵抗(RS.EL)は、オン状態においてエレクトロルミネッセンス素子(EEL)が有する抵抗(RON+EL)より大きい、ことを特徴とする画像表示パネル。
  3. 請求項1または2に記載の画像表示パネルであって、少なくとも1つのエレクトロルミネッセンス層(16)は有機物である、ことを特徴とする画像表示パネル。
  4. 請求項1乃至3のいずれか一項に記載の画像表示パネルであって、各々のセルに対して、該セルの少なくとも1つのエレクトロルミネッセンス素子(EEL)のシャント素子(ES.EL)の抵抗(RS.EL)は、セルが励起状態にないとき、対応する光導電素子(EPC)の抵抗(ROFF+PC)に等しいか又はそれより小さく、セルがオフのとき、対応するエレクトロルミネッセンス素子(EEL)の抵抗(ROFF+EL)に等しいか又はそれより小さい、ことを特徴とする画像表示パネル。
  5. 請求項4に記載の画像表示パネルであって、前記セルの少なくとも1つのエレクトロルミネッセンス素子(EEL)のシャント素子(ES.EL)の抵抗(RS.EL)は、セルが励起状態にないとき、厳密には対応する光導電素子(EPC)の抵抗(ROFF−PC)より小さい、ことを特徴とする画像表示パネル。
  6. 請求項5に記載の画像表示パネルであって、前記セルの少なくとも1つのエレクトロルミネッセンス素子(EEL)のシャント素子(ES.EL)の抵抗(RS.EL)は、セルが励起状態にないとき、厳密には対応する光導電素子(EPC)の抵抗(ROFF−PC)の半分に等しいか又はそれより小さい、ことを特徴とする画像表示パネル。
  7. 請求項1乃至6のいずれか一項に記載の画像表示パネルであって、前記画像表示パネルは、各々のセル(1)に対して、前記セルの光導電素子(EPC)と並列に位置付けされた
    シャント素子(ES.PC)(22)をまた含む、ことを特徴とする画像表示パネル。
  8. 請求項7に記載の画像表示パネルであって、各々のセルに対して、該セルの光導電素子(EPC)のシャント素子(ES.PC)の抵抗(RS.PC)は:
    セルが励起状態にないとき、光導電素子(EPC)の抵抗(ROFF+PC)に等しいか又はそれより小さく;並びに
    同じ該セルの少なくとも1つのエレクトロルミネッセンス素子(EEL)のシャント素子(ES.EL)の抵抗(RS.EL)に等しいか又はそれより大きい;
    ことを特徴とする画像表示パネル。
  9. 請求項8に記載の画像表示パネルであって、各々のセルに対して、RS.PC/RS.EL≧2である、ことを特徴とする画像表示パネル。
  10. 請求項9に記載の画像表示パネルであって、各々のセルに対して、RS.PC/RS.EL≧3である、ことを特徴とする画像表示パネル。
  11. 請求項1乃至10のいずれか一項に記載の画像表示パネルであって、各々のセルにおいて、対応するエレクトロルミネッセンス素子及び光導電素子が電気的に直列に接続されるように少なくとも1つのエレクトロルミネッセンス層及び光導電層との間の各々の界面における導電素子を含み、種々のセルの前記導電素子は互いに電気的に絶縁されている、ことを特徴とする画像表示パネル。
  12. 請求項1乃至11のいずれか一項に記載の画像表示パネルであって、画像を表示するためにセルを駆動するための手段を含む手段であって、パネルのセルの各々の行に対して連続的に、該行においてオンにされるべきセルをオンにすることを意図された選択アドレス位相が、前のアドレス位相の間に、置かれたか又はそのままにされた状態で該行のセルを維持するようにデザインされた非選択サステイン位相により後継される手法を実行するようにデザインされている、ことを特徴とする画像表示パネル。
JP2003555482A 2001-12-18 2002-12-12 シャンティングされたメモリ効果を有するエレクトロルミネッセンスセルのマトリクスを有する画像表示パネル Expired - Fee Related JP4456868B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0116843A FR2833741A1 (fr) 2001-12-18 2001-12-18 Panneau de visualisation d'images forme d'une matrice de cellules electroluminescentes a effet memoire shuntees
PCT/FR2002/004314 WO2003054843A2 (fr) 2001-12-18 2002-12-12 Panneau de visualisation d'images forme d'une matrice de cellules electroluminescentes a effet memoire shuntees

Publications (2)

Publication Number Publication Date
JP2005513553A true JP2005513553A (ja) 2005-05-12
JP4456868B2 JP4456868B2 (ja) 2010-04-28

Family

ID=8870970

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003555482A Expired - Fee Related JP4456868B2 (ja) 2001-12-18 2002-12-12 シャンティングされたメモリ効果を有するエレクトロルミネッセンスセルのマトリクスを有する画像表示パネル

Country Status (9)

Country Link
US (1) US7439673B2 (ja)
EP (1) EP1456831B1 (ja)
JP (1) JP4456868B2 (ja)
KR (1) KR100911275B1 (ja)
CN (1) CN100351885C (ja)
AU (1) AU2002364644A1 (ja)
DE (1) DE60236455D1 (ja)
FR (1) FR2833741A1 (ja)
WO (1) WO2003054843A2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005017959A (ja) * 2003-06-27 2005-01-20 Fuji Electric Holdings Co Ltd 表示装置の駆動方法
JP2006011391A (ja) * 2004-05-21 2006-01-12 Semiconductor Energy Lab Co Ltd 表示装置
JP2010079056A (ja) * 2008-09-26 2010-04-08 Kyocera Corp 画像表示装置
US8760374B2 (en) 2004-05-21 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Display device having a light emitting element

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1599855A2 (en) * 2003-02-13 2005-11-30 Koninklijke Philips Electronics N.V. An optically addressable matrix display
FR2869143A1 (fr) * 2004-04-16 2005-10-21 Thomson Licensing Sa Panneau electroluminescent bistable a trois reseaux d'electrodes
KR100759685B1 (ko) * 2005-09-08 2007-09-17 삼성에스디아이 주식회사 레이저 전사용 전사부재 및 이를 이용한 발광소자 및발광소자의 제조방법
WO2008078979A1 (en) * 2006-12-22 2008-07-03 Otb Group B.V. Oled display, and method for operating and method for manufacturing such oled display
CN108648690B (zh) * 2018-04-26 2020-04-17 上海天马有机发光显示技术有限公司 一种显示面板及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2874308A (en) * 1956-07-02 1959-02-17 Sylvania Electric Prod Electroluminescent device
GB889277A (en) * 1957-10-24 1962-02-14 Nat Res Dev Improvements relating to switching devices
US3070701A (en) * 1959-07-14 1962-12-25 Sylvania Electric Prod Electroluminescent device
US3786307A (en) * 1972-06-23 1974-01-15 Atronics Corp Solid state electroluminescent x-y display panels
US4035774A (en) * 1975-12-19 1977-07-12 International Business Machines Corporation Bistable electroluminescent memory and display device
FR2643180B1 (fr) * 1989-02-10 1991-05-10 France Etat Dispositif d'affichage monochrome a memoire du type photoconducteur-electroluminescent
US6188175B1 (en) * 1995-04-18 2001-02-13 Cambridge Display Technology Limited Electroluminescent device
US5990629A (en) * 1997-01-28 1999-11-23 Casio Computer Co., Ltd. Electroluminescent display device and a driving method thereof
FR2827991A1 (fr) * 2001-07-27 2003-01-31 Thomson Licensing Sa Panneau de visualisation d'images forme d'une matrice de cellules electroluminescentes a effet memoire

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005017959A (ja) * 2003-06-27 2005-01-20 Fuji Electric Holdings Co Ltd 表示装置の駆動方法
JP2006011391A (ja) * 2004-05-21 2006-01-12 Semiconductor Energy Lab Co Ltd 表示装置
US8760374B2 (en) 2004-05-21 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Display device having a light emitting element
JP2010079056A (ja) * 2008-09-26 2010-04-08 Kyocera Corp 画像表示装置

Also Published As

Publication number Publication date
US7439673B2 (en) 2008-10-21
KR20040075006A (ko) 2004-08-26
CN100351885C (zh) 2007-11-28
JP4456868B2 (ja) 2010-04-28
EP1456831A2 (fr) 2004-09-15
EP1456831B1 (fr) 2010-05-19
AU2002364644A1 (en) 2003-07-09
KR100911275B1 (ko) 2009-08-11
DE60236455D1 (de) 2010-07-01
WO2003054843A2 (fr) 2003-07-03
FR2833741A1 (fr) 2003-06-20
WO2003054843A3 (fr) 2004-04-15
US20050116618A1 (en) 2005-06-02
CN1605091A (zh) 2005-04-06

Similar Documents

Publication Publication Date Title
JP3063453B2 (ja) 有機薄膜el素子の駆動方法
EP0845812B1 (en) Display apparatus
KR100859970B1 (ko) 화상표시장치 및 그 구동방법
WO1996033594A1 (en) Electroluminescent device
JP2004111369A (ja) 有機電界発光表示装置及びその製造方法
JPH10268798A (ja) 表示装置
JP4540903B2 (ja) アクティブマトリクス型表示装置
JP4456868B2 (ja) シャンティングされたメモリ効果を有するエレクトロルミネッセンスセルのマトリクスを有する画像表示パネル
US7202840B2 (en) Method for driving an organic electroluminescent display device
JP4107328B2 (ja) 表示装置及びその駆動方法
EP1735835B1 (en) Display panel
KR100860799B1 (ko) 메모리-효과 전자발광 셀 매트릭스로 구성된 이미지디스플레이 패널
US7714514B1 (en) Large area organic electroluminescent display using bimorph MEMS devices
US20020190664A1 (en) Organic EL element, organic EL element array and organic EL display
JP4658466B2 (ja) 画像の表示装置
US10211268B1 (en) Large area OLED display
WO2003046876A1 (fr) Circuit d'entrainement destine a un dispositif a diode organique electroluminescente
US10529279B1 (en) Large area OLED display with MEMS switching device
KR20030085239A (ko) 액티브 매트릭스형 유기 전계발광 표시패널 및 그의제조방법
JP2008191684A (ja) アクティブマトリクス型表示装置
JP2004093960A (ja) 表示装置の駆動方法
JP2003271096A (ja) 有機el表示装置およびその駆動方法
JP2002328650A (ja) 有機電界発光素子の駆動回路
JP2005017959A (ja) 表示装置の駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081111

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090602

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090824

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100112

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100208

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130212

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4456868

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130212

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140212

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees